0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

BGA封裝焊盤走線設(shè)計及制作工藝,你都知道嗎

華秋電子 ? 2023-03-24 14:05 ? 次閱讀

BGA是一種芯片封裝的類型,英文 (Ball Grid Array)的簡稱,封裝引腳為球狀柵格陣列在封裝底部,引腳都成球狀并排列成一個類似于格子的圖案,由此命名為BGA。

主板控制芯片諸多采用此類 封裝技術(shù) ,采用BGA技術(shù)封裝的內(nèi)存,可以使其在體積不變的情況下,容量提高2-3倍,BGA與TSOP相比,體積更小、散熱和電性能更好。

BGA封裝焊盤走線設(shè)計

1

BGA焊盤間走線

設(shè)計時,當(dāng)BGA焊盤 間距小于10mil ,兩個BGA焊盤中間 不可走線 ,因為走線的線寬間距都超出生產(chǎn)的工藝能力,除非減小BGA焊盤,在制作生產(chǎn)稿時保證其間距足夠,但當(dāng)焊盤被削成異形后,可能導(dǎo)致焊接位置不準(zhǔn)確。

圖片

2

盤中孔樹脂塞孔電鍍填平

當(dāng)BGA封裝的焊盤間距小而無法出線時,需設(shè)計盤中孔,將孔打在焊盤上面,從內(nèi)層走線或底層走線,這時的盤中孔需要 樹脂塞孔電鍍填平 ,如果盤中孔不采取樹脂塞孔工藝,焊接時會導(dǎo)致焊接不良,因為焊盤中間有孔焊接面積少,并且孔內(nèi)還會漏錫。

3

BGA區(qū)域過孔塞孔

BGA焊盤區(qū)域的過孔一般都需要 塞孔 ,而樣板考慮到成本以及生產(chǎn)難易度,基本過孔都是 蓋油 ,塞孔方式選擇的是油墨塞孔,塞孔的好處是防止孔內(nèi)有異物或保護(hù)過孔的使用壽命,再者是在SMT貼片過回流焊時,過孔冒錫會造成另一面開短路。

4

盤中孔、HDI設(shè)計

引腳間距較小的BGA芯片,當(dāng)超出工藝制成引腳焊盤無法出線時,建議直接設(shè)計 盤中孔 ,例如手機(jī)板的BGA芯片比較小,且引腳多,引腳的間距小到無法從引腳中間走線,就只能采取HDI盲埋孔布線方式設(shè)計PCB,在BGA焊盤上面打盤中孔,內(nèi)層打埋孔,在內(nèi)層布線導(dǎo)通。

圖片

BGA焊接工藝

1

印刷錫高

焊膏印刷的目的,是將適量的錫膏均勻施加在PCB焊盤上,以保證貼片元器件與PCB相對應(yīng)的焊盤再回流焊接時,達(dá)到良好的 電氣連接 ,并具有足夠的機(jī)械強(qiáng)度,印刷錫膏需要制作鋼網(wǎng),錫膏通過各焊盤在鋼網(wǎng)上對應(yīng)的開孔,在刮刀的作用下,將錫均勻的涂覆在各焊盤上,以達(dá)到良好焊接的目前。

2

器件放置

器件放置就是 貼片 ,用貼裝機(jī)將片式元器件,準(zhǔn)確的貼裝到印好錫膏或貼片膠的PCB表面相應(yīng)的位置,高速貼片機(jī),適用于貼裝小型大量的組件,如電容電阻等,也可貼裝一些IC組件;泛用貼片機(jī),適用于貼裝異性或精密度高的組件,如QFP,BGA,SOT,SOP,PLCC等。

3

回流焊接

回流焊是通過熔化電路板焊盤上的錫膏,實現(xiàn)表面組裝元器件焊端與PCB焊盤之間的機(jī)械與電氣連接,形成 電氣回路 ,回流焊作為SMT生產(chǎn)中的關(guān)鍵工序,合理的溫度曲線設(shè)置是保證回流焊質(zhì)量的關(guān)鍵,不恰當(dāng)?shù)臏囟惹€會使PCB板出現(xiàn)焊接不全、虛焊、元件翹立、焊錫球過多等焊接缺陷,影響產(chǎn)品質(zhì)量。

4

X-Ray檢查

X-Ray幾乎可以檢查全部的工藝缺陷,通過其透視特點,檢查焊點的形狀,和電腦庫里標(biāo)準(zhǔn)的形狀比較,來判斷 焊點的質(zhì)量 ,尤其對BGA、DCA元件的焊點檢查,作用不可替代,無須測試模具,缺點是價格目前相當(dāng)昂貴。

BGA焊接不良原因

1

BGA焊盤孔未處理

BGA焊接的焊盤上有孔,在焊接過程中 焊球會與焊料一起丟失 ,由于PCB生產(chǎn)中缺乏電阻焊接工藝,焊錫和焊球會通過靠近焊板的孔而流失,從而導(dǎo)致焊球流失。

2

焊盤大小不一

BGA焊接的焊盤大小不一,會影響焊接的品質(zhì)良率,BGA焊盤的出線,應(yīng) 不超過焊盤直徑的50% ,動力焊盤的出線,應(yīng) 不小于0.1mm ,且可以加粗,為防止焊接盤變形,焊接阻擋窗不得大于0.05mm,銅面上的開窗,應(yīng)與線路PAD一樣大,否則BGA焊盤做出來大小不一。

快速解決BGA焊接問題

因前期設(shè)計不當(dāng),而在生產(chǎn)中引發(fā)相關(guān)問題的情況屢見不鮮,那有什么辦法可以一勞永逸,提前解決生產(chǎn)困擾呢?這里不得不提到一款可以完美避開生產(chǎn)風(fēng)險的軟件: 華秋DFM

1

封裝的盤中孔

使用華秋DFM一鍵分析功能,檢測設(shè)計文件是否存在盤中孔,提示設(shè)計工程師存在盤中孔是否需要修改文件不做盤中孔設(shè)計,因為盤中孔制造成本非常高,如能把盤中孔改為普通孔,可減少產(chǎn)品的成本,同時也提醒制造板廠有設(shè)計盤中孔,需做樹脂塞孔走盤中孔生產(chǎn)工藝。

圖片

2

焊盤與引腳比

使用華秋DFM組裝分析功能,檢測設(shè)計文件的BGA焊盤與實際器件引腳的大小比例,焊盤直徑比BGA引腳小于20%,可能存在焊接不良問題,大于25%則使布線空間變小,此時需設(shè)計工程師調(diào)整焊盤與BGA引腳直徑的比例。

圖片

華秋DFM軟件針對BGA焊盤等問題,具有詳盡的 可焊性解決方案 ,生產(chǎn)前幫助用戶評審BGA設(shè)計文件的可焊性,避免在組裝過程中出現(xiàn)BGA芯片的可焊性問題,并提示BGA芯片存在可焊性品質(zhì)良率等。

圖片

目前華秋DFM軟件推出了新版本,可實現(xiàn)制造與設(shè)計過程同步,模擬選定的PCB產(chǎn)品從設(shè)計、制造到組裝的整個生產(chǎn)流程。

華秋DFM使BOM表整理、元器件匹配、裸板分析及組裝分析四個模塊相互聯(lián)系,共同協(xié)作來完成一個完整的DFM分析

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4294

    文章

    22773

    瀏覽量

    393217
  • 封裝
    +關(guān)注

    關(guān)注

    125

    文章

    7592

    瀏覽量

    142144
  • 焊盤
    +關(guān)注

    關(guān)注

    6

    文章

    535

    瀏覽量

    37929
收藏 人收藏

    評論

    相關(guān)推薦

    Xilinx FPGA BGA設(shè)計:NSMD和SMD的區(qū)別

    Xilinx建議使用非阻定義的(NSMD)銅材BGA,以實現(xiàn)最佳板設(shè)計。NSMD是不被
    發(fā)表于 04-19 11:05 ?1886次閱讀
    Xilinx FPGA <b class='flag-5'>BGA</b>設(shè)計:NSMD和SMD<b class='flag-5'>焊</b><b class='flag-5'>盤</b>的區(qū)別

    BGA生產(chǎn)工藝設(shè)計規(guī)則

    塞樹脂/銅漿的應(yīng)用,使中孔成為精密板布線的最佳選擇。同時多層板更新了高端設(shè)備,可以制作更精密的BGA
    發(fā)表于 04-10 14:34 ?316次閱讀
    <b class='flag-5'>BGA</b>生產(chǎn)<b class='flag-5'>工藝</b>設(shè)計規(guī)則

    究竟FPC上的間距做多大才能保證阻

    : 連接器封裝設(shè)計間距8.6mil。 當(dāng)時他們的PCB生產(chǎn)工廠發(fā)過來工程確認(rèn),說間距太近,無法保證
    發(fā)表于 04-07 10:35

    BGA設(shè)計有什么要求?PCB設(shè)計BGA設(shè)計的基本要求

    深圳清寶是擁有平均超過20年工作經(jīng)驗PCB設(shè)計團(tuán)隊的專業(yè)PCB設(shè)計公司,可提供多層、高密度、高速PCB布線設(shè)計及PCB設(shè)計打樣服務(wù)。接下來為大家介紹BGA設(shè)計的基本要求。 BGA
    的頭像 發(fā)表于 03-03 17:01 ?1226次閱讀

    PCB設(shè)計中,BGA盤上可以打孔嗎?

    PCB設(shè)計中,BGA盤上可以打孔嗎? 在PCB(印刷電路板)設(shè)計中,BGA(球柵陣列)盤上是可以打孔的。然而,在決定是否將BGA
    的頭像 發(fā)表于 01-18 11:21 ?1433次閱讀

    AD畫封裝如何不外露

    封裝的目的是保護(hù)電子器件的引腳,并提供穩(wěn)定的電氣和機(jī)械連接。封裝的外露可能導(dǎo)致接觸氧氣和
    的頭像 發(fā)表于 01-04 13:54 ?641次閱讀

    5大高精密多層pcb的特點知道嗎

    5大高精密多層pcb的特點知道嗎
    的頭像 發(fā)表于 12-08 16:10 ?729次閱讀

    肖特基二極管4大特性,知道嗎?

    肖特基二極管4大特性,知道嗎
    的頭像 發(fā)表于 12-07 16:29 ?578次閱讀
    肖特基二極管4大特性,<b class='flag-5'>你</b><b class='flag-5'>都</b><b class='flag-5'>知道嗎</b>?

    自動化建模和優(yōu)化112G封裝過孔 ——封裝Core層過孔和BGA區(qū)域的阻抗優(yōu)化

    自動化建模和優(yōu)化112G封裝過孔 ——封裝Core層過孔和BGA區(qū)域的阻抗優(yōu)化
    的頭像 發(fā)表于 11-29 15:19 ?717次閱讀
    自動化建模和優(yōu)化112G<b class='flag-5'>封裝</b>過孔 ——<b class='flag-5'>封裝</b>Core層過孔和<b class='flag-5'>BGA</b><b class='flag-5'>焊</b><b class='flag-5'>盤</b>區(qū)域的阻抗優(yōu)化

    PCB基板設(shè)計原則解讀

    基板的制作工藝特殊,每條都必須是由電鍍采用電鍍的手法將銅材質(zhì)澆筑以至形成
    發(fā)表于 11-08 15:08 ?521次閱讀
    PCB基板設(shè)計原則解讀

    無源與有源器件的這些區(qū)別知道嗎

    無源與有源器件的這些區(qū)別知道嗎?
    的頭像 發(fā)表于 10-26 15:27 ?4541次閱讀
    無源與有源器件的這些區(qū)別<b class='flag-5'>你</b><b class='flag-5'>都</b><b class='flag-5'>知道嗎</b>?

    如何在Cadence Allegro軟件中制作通孔

    通孔可以說是PCB中最常見的之一了,對于插針等插件元器件的焊接,其采用的大都是通孔
    的頭像 發(fā)表于 10-21 14:10 ?3450次閱讀
    如何在Cadence Allegro軟件中<b class='flag-5'>制作</b>通孔<b class='flag-5'>焊</b><b class='flag-5'>盤</b>

    PCB元器件擺放的十條小技巧,知道嗎

    PCB元器件擺放的十條小技巧,知道嗎?
    的頭像 發(fā)表于 10-17 14:52 ?2264次閱讀
    PCB元器件擺放的十條小技巧,<b class='flag-5'>你</b><b class='flag-5'>都</b><b class='flag-5'>知道嗎</b>?

    BGA設(shè)計經(jīng)驗交流分享

    引起BGA性不良的原因: 1.綠油開窗比BGA
    發(fā)表于 10-17 11:47 ?502次閱讀
    <b class='flag-5'>BGA</b><b class='flag-5'>焊</b><b class='flag-5'>盤</b>設(shè)計經(jīng)驗交流分享

    Cadence Allegro 22.1-1-3-將網(wǎng)絡(luò)顯示在、、銅皮上

    Cadence Allegro 22.1-1-3-將網(wǎng)絡(luò)顯示在、銅皮上
    的頭像 發(fā)表于 09-25 09:12 ?3305次閱讀
    Cadence Allegro 22.1-1-3-將網(wǎng)絡(luò)顯示在<b class='flag-5'>焊</b><b class='flag-5'>盤</b>、<b class='flag-5'>走</b><b class='flag-5'>線</b>、銅皮上