0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SiC MOSFET的設(shè)計挑戰(zhàn)——如何平衡性能與可靠性

英飛凌工業(yè)半導(dǎo)體 ? 2023-04-13 15:40 ? 次閱讀

作者簡介

作者:Friedrichs Peter

翻譯:趙佳

碳化硅(SiC)的性能潛力是毋庸置疑的,但設(shè)計者必須掌握一個關(guān)鍵的挑戰(zhàn):確定哪種設(shè)計方法能夠在其應(yīng)用中取得最大的成功。

先進的器件設(shè)計都會非常關(guān)注導(dǎo)通電阻,將其作為特定技術(shù)的主要基準參數(shù)。然而,工程師們必須在主要性能指標(如電阻和開關(guān)損耗),與實際應(yīng)用需考慮的其他因素(如足夠的可靠性)之間找到適當?shù)钠胶狻?/p>

優(yōu)秀的器件應(yīng)該允許一定的設(shè)計自由度,以便在不對工藝和版圖進行重大改變的情況下適應(yīng)各種工況的需要。然而,關(guān)鍵的性能指標仍然是盡可能低的比電阻,并結(jié)合其他重要的參數(shù)。圖1顯示了我們認為必不可少的幾個標準,或許還可以增加更多。

099898c2-d831-11ed-ad0d-dac502259ad0.png

圖1:SiC MOSFET的魯棒性和制造穩(wěn)定性(右)必須與性能參數(shù)(左)相平衡

元件在其目標應(yīng)用的工作條件下的可靠性是最重要的驗收標準之一。與已有的硅(Si)器件的主要區(qū)別是:SiC元件在更強的內(nèi)部電場下工作。因此,設(shè)計者應(yīng)該非常謹慎地分析相關(guān)機制。硅和碳化硅器件的共同點是,元件的總電阻是由從漏極和源極的一系列電阻的串聯(lián)定義的。

這包括靠近接觸孔的高摻雜區(qū)域電阻、溝道電阻、JFET(結(jié)型場效應(yīng)晶體管)區(qū)域的電阻以及漂移區(qū)電阻(見圖2)。請注意,在高壓硅MOSFET(金屬氧化物半導(dǎo)體場效應(yīng)晶體管)中,漂移區(qū)阻顯然在總電阻中占主導(dǎo)地位。而在碳化硅器件中,工程師可以使用具有更高電導(dǎo)率的漂移區(qū),從而降低漂移區(qū)電阻的總比重。

099fde66-d831-11ed-ad0d-dac502259ad0.png

圖2:平面DMOS SiC MOSFET(左)和垂直溝槽TMOS SiC MOSFET的剖面圖,以及與電阻有關(guān)的貢獻的相應(yīng)位置

設(shè)計者必須考慮到,MOSFET的關(guān)鍵部分——碳化硅外延與柵極氧化層(二氧化硅)之間的界面,與硅相比有以下差異:

SiC的單位面積的表面態(tài)密度比Si高,導(dǎo)致Si-和C-懸掛鍵的密度更高。靠近界面的柵極氧化層中的缺陷可能在帶隙內(nèi)出現(xiàn),并成為電子的陷阱。

熱生長氧化物的厚度在很大程度上取決于晶面。

與硅器件相比,SiC器件在阻斷模式下的漏極誘導(dǎo)電場要高得多(MV而不是kV)。這就需要采取措施限制柵極氧化物中的電場,以保持氧化物在阻斷階段的可靠性。另見圖3:對于TMOS(溝槽MOSFET),薄弱點是溝槽拐角,而對于DMOS(雙擴散金屬氧化物半導(dǎo)體),薄弱點是元胞的中心。

與Si器件相比,SiC MOS結(jié)構(gòu)在給定的電場下顯示出更高的隧穿電流,因為勢壘高度較低。因此,工程師必須限制界面上SiC一側(cè)的電場。

上面提到的界面缺陷導(dǎo)致了非常低的溝道遷移率。因此,溝道對總導(dǎo)通電阻的貢獻很大。所以,SiC相對于硅,因為非常低的漂移區(qū)電阻而獲得的優(yōu)勢,被較高的溝道電阻削弱。

控制柵氧化層的電場強度

一個常用的降低溝道電阻的方法,是在導(dǎo)通狀態(tài)下增加施加在柵氧化層上的電場——或者通過更高的柵源(VGS(on))偏壓進行導(dǎo)通,或者使用相當薄的柵極氧化層。所應(yīng)用的電場超過了通常用于硅基MOSFET器件的數(shù)值(4至5MV/cm,而硅中最大為3MV/cm)。在導(dǎo)通狀態(tài)下,處于這種高電場的柵氧化層有可能加速老化,并限制了篩選外在氧化物缺陷的能力[1]。

09aa5b2a-d831-11ed-ad0d-dac502259ad0.png

圖3

左圖:平面MOSFET(半元胞)的典型結(jié)構(gòu)。它顯示了與氧化物場應(yīng)力有關(guān)的兩個敏感區(qū)域。

右圖:溝槽式MOSFET(半元胞)的典型結(jié)構(gòu)。這里的關(guān)鍵問題是溝槽邊角的氧化層應(yīng)力。

基于這些考慮,很明顯,SiC中的平面MOSFET器件實際上有兩個與氧化物場應(yīng)力有關(guān)的敏感區(qū)域,如圖3的左邊部分所示。首先,在反向阻斷模式下,漂移區(qū)和柵極氧化物界面存在高電場應(yīng)力。其次,柵極和源極之間的重疊部分在導(dǎo)通狀態(tài)下有應(yīng)力。

在導(dǎo)通狀態(tài)下的高電場被認為是更危險的,因為只要保證導(dǎo)通時的性能,就沒有器件設(shè)計措施可以減少導(dǎo)通狀態(tài)下的電場應(yīng)力。我們的總體目標是在盡量減小SiC的RDS(on)的同時,保證柵極氧化層安全可靠。

因此,我們決定放棄DMOS技術(shù),從一開始就專注于溝槽型器件。從具有高缺陷密度的晶面轉(zhuǎn)向其他更有利的晶面方向,可以在低柵氧化層場強下實現(xiàn)低通道電阻。

我們開發(fā)了CoolSiC MOSFET元胞設(shè)計,以限制通態(tài)和斷態(tài)時柵極氧化物中的電場(見圖4)。同時,它為1200V級別提供了一個有吸引力的比導(dǎo)通電阻,即使在大規(guī)模生產(chǎn)中也能以穩(wěn)定和可重復(fù)的方式實現(xiàn)。低導(dǎo)通電阻使得VGS(on)電壓可以使用低至15V的偏壓,同時有足夠高的柵源-閾值電壓,通常為4.5V。這些數(shù)值是SiC晶體管領(lǐng)域的基準。

該設(shè)計的特點包括通過自對準工藝將溝道定位在一個單一的晶面。這確保了最高的溝道遷移率,并縮小了閾值電壓分布范圍。另一個特點是深p型與實際的MOS溝槽在中心相交,以便允許窄的p+到p+間距尺寸,從而有效地屏蔽溝槽氧化層拐角。

總之,我們可以說,應(yīng)用于我們的CoolSiC器件的設(shè)計理念不僅提供了良好的導(dǎo)通電阻,而且還為大規(guī)模生產(chǎn)提供了可靠的制造工藝。

09b45b52-d831-11ed-ad0d-dac502259ad0.jpg

圖4:CoolSiC MOSFET元胞結(jié)構(gòu)剖面圖

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • MOSFET
    +關(guān)注

    關(guān)注

    142

    文章

    6936

    瀏覽量

    211750
  • SiC
    SiC
    +關(guān)注

    關(guān)注

    29

    文章

    2654

    瀏覽量

    62089
收藏 人收藏

    評論

    相關(guān)推薦

    使用SiC技術(shù)應(yīng)對能源基礎(chǔ)設(shè)施的挑戰(zhàn)

    本文簡要回顧了與經(jīng)典的硅 (Si) 方案相比,SiC技術(shù)是如何提高效率和可靠性并降低成本的。然后在介紹 onsemi 的幾個實際案例之前,先探討了 SiC 的封裝和系統(tǒng)集成選項,并展示了設(shè)計人員該如何最好地應(yīng)用它們來優(yōu)化
    的頭像 發(fā)表于 07-25 09:36 ?252次閱讀
    使用<b class='flag-5'>SiC</b>技術(shù)應(yīng)對能源基礎(chǔ)設(shè)施的<b class='flag-5'>挑戰(zhàn)</b>

    SiC功率器件性能可靠性的提升

    了顯著提升,但生產(chǎn)低缺陷密度和高性能SiC晶片以實現(xiàn)最佳產(chǎn)量的挑戰(zhàn)依然存在。為了應(yīng)對這一緊迫需求,一種開創(chuàng)SiC工程基板被引入以滿足行業(yè)
    的頭像 發(fā)表于 07-04 11:11 ?1255次閱讀
    <b class='flag-5'>SiC</b>功率器件<b class='flag-5'>性能</b>和<b class='flag-5'>可靠性</b>的提升

    瞻芯電子第三代1200V 13.5mΩ SiC MOSFET通過車規(guī)級可靠性測試認證

    近日,上海瞻芯電子科技股份有限公司(簡稱“瞻芯電子”)基于第三代工藝平臺開發(fā)的1200V 13.5mΩ SiC MOSFET產(chǎn)品(IV3Q12013T4Z)通過了車規(guī)級可靠性(AEC-Q101)測試
    的頭像 發(fā)表于 06-24 09:13 ?585次閱讀
    瞻芯電子第三代1200V 13.5mΩ <b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>通過車規(guī)級<b class='flag-5'>可靠性</b>測試認證

    如何增強SiC功率器件的性能與可靠性?

    電動汽車 (EV) 市場的快速增長推動了對下一代功率半導(dǎo)體的需求,尤其是對碳化硅 (SiC) 半導(dǎo)體的需求尤為強勁。
    的頭像 發(fā)表于 04-07 10:31 ?536次閱讀

    硬件工程師在可靠性設(shè)計中所面臨的挑戰(zhàn)及解決之道

    。在面對這些問題時,工程師需要運用自身經(jīng)驗、知識和創(chuàng)新能力,找到平衡點并確保產(chǎn)品的可靠性。Challenge各項挑戰(zhàn)如何解決01過高的成本提高產(chǎn)品的可靠性往往需要增
    的頭像 發(fā)表于 03-23 08:16 ?554次閱讀
    硬件工程師在<b class='flag-5'>可靠性</b>設(shè)計中所面臨的<b class='flag-5'>挑戰(zhàn)</b>及解決之道

    瞻芯電子開發(fā)的3款第二代650V SiC MOSFET通過了車規(guī)級可靠性認證

    3月8日,瞻芯電子開發(fā)的3款第二代650V SiC MOSFET產(chǎn)品通過了嚴格的車規(guī)級可靠性認證(AEC-Q101 Qualified)。
    的頭像 發(fā)表于 03-11 09:24 ?630次閱讀
    瞻芯電子開發(fā)的3款第二代650V <b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>通過了車規(guī)級<b class='flag-5'>可靠性</b>認證

    英飛凌推出CoolSiC MOSFET G2技術(shù),提升電力效率與可靠性

    另外,CoolSiC MOSFET產(chǎn)品組合還成功實現(xiàn)了SiC MOSFET市場中的最低導(dǎo)通電阻值(Rdson),這大大提高了能效、功率密度,以及在電力系統(tǒng)中的可靠性,降低了零件使用數(shù)量
    的頭像 發(fā)表于 03-10 12:32 ?888次閱讀

    瞻芯電子兩款SiC MOSFET產(chǎn)品通過車規(guī)級可靠性認證

    Ω規(guī)格的IV2Q06060D7Z,均成功通過了嚴苛的車規(guī)級可靠性認證。這一認證標志著瞻芯電子的SiC MOSFET產(chǎn)品已經(jīng)滿足了汽車行業(yè)對高可靠性、高
    的頭像 發(fā)表于 03-07 09:43 ?630次閱讀

    3300V SiC MOSFET柵氧可靠性研究

    大功率領(lǐng)域,能顯著提高效率,降低裝置體積。在這些應(yīng)用領(lǐng)域中,對功率器件的可靠性要求很高,為此,針對自主研制的3300V SiC MOSFET 開展柵氧可靠性研究。首先,按照常規(guī)的評估技
    的頭像 發(fā)表于 01-04 09:41 ?1835次閱讀
    3300V <b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>柵氧<b class='flag-5'>可靠性</b>研究

    提升SiC MOS器件性能可靠性的表面優(yōu)化途徑

    SiC MOSFET器件存在可靠性問題,成為產(chǎn)業(yè)發(fā)展瓶頸。
    的頭像 發(fā)表于 12-12 09:33 ?768次閱讀
    提升<b class='flag-5'>SiC</b> MOS器件<b class='flag-5'>性能</b><b class='flag-5'>可靠性</b>的表面優(yōu)化途徑

    1000h SiC MOSFET體二極管可靠性報告

    1000h SiC MOSFET體二極管可靠性報告
    的頭像 發(fā)表于 12-05 14:34 ?443次閱讀
    1000h <b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>體二極管<b class='flag-5'>可靠性</b>報告

    SiC MOSFET AC BTI 可靠性研究

    SiC MOSFET AC BTI 可靠性研究
    的頭像 發(fā)表于 11-30 15:56 ?904次閱讀
    <b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b> AC BTI <b class='flag-5'>可靠性</b>研究

    避免可靠性風(fēng)險的技巧:電子設(shè)計中的關(guān)鍵考慮因素

    隨著電子設(shè)備的復(fù)雜不斷增加,設(shè)計人員面臨著確保產(chǎn)品可靠性平衡可制造、用戶體驗、不斷增長的功率需求和環(huán)境耐用
    的頭像 發(fā)表于 11-30 14:15 ?379次閱讀
    避免<b class='flag-5'>可靠性</b>風(fēng)險的技巧:電子設(shè)計中的關(guān)鍵考慮因素

    高溫電子設(shè)備對設(shè)計和可靠性帶來的挑戰(zhàn)

    電子發(fā)燒友網(wǎng)站提供《高溫電子設(shè)備對設(shè)計和可靠性帶來的挑戰(zhàn).pdf》資料免費下載
    發(fā)表于 11-24 11:25 ?0次下載
    高溫電子設(shè)備對設(shè)計和<b class='flag-5'>可靠性</b>帶來的<b class='flag-5'>挑戰(zhàn)</b>

    英飛凌如何控制基于SiC功率半導(dǎo)體器件的可靠性呢?

    英飛凌如何控制和保證基于 SiC 的功率半導(dǎo)體器件的可靠性
    的頭像 發(fā)表于 10-11 09:35 ?1108次閱讀
    英飛凌如何控制基于<b class='flag-5'>SiC</b>功率半導(dǎo)體器件的<b class='flag-5'>可靠性</b>呢?