ESD(Electrostatic Discharge)測試,即靜電放電測試,是所有電子設(shè)備必須要通過的測試,其目的是仿真操作人員或物體在接觸設(shè)備時產(chǎn)生的放電以及人或物體對鄰近物體之放電,以檢測被測設(shè)備抵抗靜電放電之干擾能力。
比較通用的一個測試標(biāo)準(zhǔn)是國際電工委員會(IEC)于1995年制定的 IEC 61000-4-2。
IEC 61000-4-2定義,ESD分為直接放電和間接放電。
直接放電,即利用放電點擊直接對受試設(shè)備實施放電,其中又分為接觸放電(Contact Discharge)和空氣放電(Air Discharge)。
間接放電,即對受試設(shè)備附近的耦合板實施放電,以模擬人體對受試設(shè)備附近的物體的放電。
淘晶馳電子生產(chǎn)的串口屏通過ESD測試IEC 61000-4-2:2001的標(biāo)準(zhǔn)。有更高需求的客戶也可定制更高標(biāo)準(zhǔn)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
電子發(fā)燒友網(wǎng)站提供《TPS92630EVM ESD測試報告.pdf》資料免費下載
發(fā)表于 09-13 10:16
?0次下載
ESD測試,即靜電放電測試(Electrostatic Discharge Testing),是一種用于評估電子設(shè)備或組件在靜電放電環(huán)境下的性能穩(wěn)定性和可靠性的測試方法。以下是關(guān)于
發(fā)表于 09-09 18:17
?389次閱讀
(0.32V-0.24V);
請問:一般來說這兩Pin的電壓差多少合適 以及 這么小的電壓差會不會存在什么異常(比如ESD測試時導(dǎo)致其輸出截然相反);
發(fā)表于 07-31 08:17
有)和垂直耦合板(后者有絕緣支架)的材料與參考接地板相同。兩塊耦合板各有一根兩端接有470kΩ電阻的電纜線與參考接地板相連,以便泄放試驗中靜電電荷。那么為什么ESD測試平
發(fā)表于 07-31 08:06
?759次閱讀
放電 (ESD) 測試 ● 電快速瞬變 (EFT) /脈沖群抗擾度(Burst)測試 ● 浪涌抗擾度測試 今天為您介紹,TS RadiMation測
發(fā)表于 07-26 10:47
?255次閱讀
放電的模型。4 kV HBM ESD容差意味著該器件在模擬人體模型靜電放電測試中能夠承受最高4千伏的靜電放電,而不會損壞或失效。 具體解釋 HBM(Human Body Model):HBM是一種
發(fā)表于 07-10 11:30
?1.1w次閱讀
的成本。而潛在性損傷指的是器件部分被損,功能尚未喪失,且在生產(chǎn)過程的檢測中不能發(fā)現(xiàn),但在使用當(dāng)中會使產(chǎn)品變得不穩(wěn)定,時好時壞,因而對產(chǎn)品質(zhì)量構(gòu)成更大的危害。
ESD測試相關(guān)
常見的靜電耦合途徑:空氣
發(fā)表于 06-04 07:22
必須要遵守ESD標(biāo)準(zhǔn)。在ESD測試中,裸露的引腳是特意注入電壓尖峰,產(chǎn)品不能夠損壞。
2、重置引腳
一般來說,不會希望產(chǎn)品在沒有什么理由的情況下重置或者重啟,這個時候復(fù)位引腳可從外部訪問,當(dāng)
發(fā)表于 03-26 18:47
圖中有兩條ESD共模干擾路徑,即圖中左邊ICM1所在路徑和右邊ICM2路徑。
很明顯,第二條干擾路徑才是ESD測試不通過的主要原因。
發(fā)表于 03-05 10:28
?1935次閱讀
LED的反向漏電流(Ir)偏移量超過ESD測試前測量值的10倍。這也是判斷LED是否受到靜電擊穿的一個指標(biāo)。
發(fā)表于 02-18 12:28
?1686次閱讀
NUC972 USB做ESD測試時如何防護
發(fā)表于 01-17 07:32
ESD測試用于檢驗設(shè)備對靜電放電的抵抗能力,如人體靜電放電或靜電放電設(shè)備引起的放電。這項測試可以確保設(shè)備在實際使用時不會受到靜電干擾的影響。
發(fā)表于 01-10 11:33
?1422次閱讀
杭州季豐電子ESD測試業(yè)務(wù)一直深受客戶的信任和好評,實驗室近期又對Thermo Celestron TLP(Standard TLP)測試系統(tǒng)進行了升級。Celestron TLP測試
發(fā)表于 12-11 16:51
?2062次閱讀
電容在ESD測試整改中的妙用
發(fā)表于 12-07 09:44
?602次閱讀
過程中使用銅箔層做出來的。這些三角形需設(shè)置在PCB板元器件的另一層放置,不能被綠油等蓋住。 PCB設(shè)計放電齒的作用 在浪涌測試或者ESD測試時,共模電感兩端將產(chǎn)生高壓,出現(xiàn)飛弧。若與周圍器件間距較近,可能使周圍器件損壞。因此可在
發(fā)表于 11-13 09:28
?1480次閱讀
評論