0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA管腳調(diào)整的注意事項(xiàng)

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-06-20 11:20 ? 次閱讀

點(diǎn)擊上方藍(lán)字關(guān)注我們

隨著FPGA的不斷開發(fā),其功能越來越強(qiáng)大,也給其布線帶來了很大的便捷性—管腳的調(diào)整。

對于密集的板卡,走線時可以不再繞來繞去,而是根據(jù)走線的順序進(jìn)行信號的調(diào)整,然后通過軟件編程來校正信號的通信就可以了。在調(diào)整FPGA管腳之前必須熟悉幾點(diǎn)注意事項(xiàng)。

FPGA管腳調(diào)整的注意事項(xiàng)

(1)如圖12-1所示,當(dāng)存在VRN/VRP管腳連接上/下拉電阻時,不可以調(diào),VRN/VRP管腳提供一個參考電壓供DCI內(nèi)部電路使用,DCI內(nèi)部電路依據(jù)此參考電壓調(diào)整I/O輸出阻抗與外部參考電阻R匹配。

(2)一般情況下,相同電壓的Bank之間是可以互調(diào)的,但部分客戶會要求在Bank內(nèi)調(diào)整,所以調(diào)整之前要跟客戶商量好,以免做無用功。

(3)做差分時,“P”“N”分別對應(yīng)正、負(fù),不可相互之間調(diào)整。

(4)全局時鐘要放在全局時鐘管腳的P端口,不可以隨便調(diào)整。

圖12-1 FPGA管腳調(diào)整的注意事項(xiàng)

FPGA管腳的調(diào)整技巧

(1)為了方便識別哪些Bank之間可以互調(diào),必須先對FPGA各個Bank進(jìn)行區(qū)分。在原理圖編輯界面中,執(zhí)行圖標(biāo)命令“交叉探針”,單擊某個FPGA的某個Bank,直接跳轉(zhuǎn)到PCB中相對應(yīng)的Bank管腳高亮,這時可以在某一機(jī)械層添加標(biāo)注,進(jìn)行標(biāo)記,如圖12-2所示。

圖12-2 Bank的標(biāo)記

(2)按照相同的操作方法可以把調(diào)整Bank在PCB中進(jìn)行標(biāo)記,如圖12-3所示。

圖12-3 被標(biāo)記的FPGA

(3)完成上述步驟之后,就可以按照正常的BGA出線方式把所有的信號腳進(jìn)行引出,并按照走線順序?qū)优帕?,但非連接上,如圖12-4所示,飛線是交叉的,但是不直接連上。保存好所有文檔。

圖12-4 信號走線的對接

(4)在PCB設(shè)計(jì)交互界面中,執(zhí)行菜單命令“工程-元器件關(guān)聯(lián)”,進(jìn)行元件匹配,將左邊元件全部匹配到右邊窗口,單擊“執(zhí)行更新”按鈕,執(zhí)行更新,如圖12-5所示。

圖12-5 元件的匹配

(5)執(zhí)行菜單命令“工具-管腳/部件交換-配置”,定義和使能可調(diào)換管腳元件,如果彈出警告,須重新返回第(4)步進(jìn)行操作,或者執(zhí)行從原理圖導(dǎo)入PCB的操作,使原理圖和PCB完全對應(yīng)上之后再按照此步驟進(jìn)行操作,否則會彈出如圖12-6所示的警告信息。

圖12-6 警告信息

(6)找到FPGA對應(yīng)的元件位號,勾選使能狀態(tài),雙擊該元件,對該元件的可以調(diào)換的I/O屬性管腳創(chuàng)建Group操作,單擊“OK”按鈕,設(shè)置完畢,如圖12-7所示。

圖12-7 可調(diào)換FPGA的使能及Group設(shè)置

(7)執(zhí)行菜單命令“工具-管腳/部件交換-交互式管腳/網(wǎng)絡(luò)交換”,單擊之前對接的信號走線,進(jìn)行線序調(diào)換。注意:“Project”工程文件一定要保存一下,再操作。

執(zhí)行完上述步驟之后,PCB管腳調(diào)換的工作就完成了,具體效果如圖12-8所示。

圖12-8 線序的調(diào)換調(diào)整

(8)PCB執(zhí)行調(diào)換更改之后,需要把網(wǎng)絡(luò)交互反導(dǎo)入原理圖,如圖12-9所示,執(zhí)行菜單命令“工程-工程選項(xiàng)”,勾選反導(dǎo)入選項(xiàng)“改變原理圖管腳”。

圖12-9 反導(dǎo)入原理圖設(shè)置

(9)在PCB設(shè)計(jì)交互界面中,執(zhí)行“Update Schematic in Project”命令,按照之前原理圖導(dǎo)入PCB那樣的方法,完成PCB導(dǎo)入原理圖。

因?yàn)橛行┰韴D繪制的方式或格式錯誤,執(zhí)行反標(biāo)可能不完全或殘缺,建議反標(biāo)之后利用正導(dǎo)入方式核對一遍或者直接手工方式繪制管腳更換表,再一一進(jìn)行比對更改。









有你想看的精彩



基于FPGA的CAN總線通信節(jié)點(diǎn)設(shè)計(jì)
至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、6月27號北京中心開課、歡迎咨詢!
基于FPGA的USB3.0 HUB設(shè)計(jì)方案








掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群




歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!


點(diǎn)個在看你最好看





原文標(biāo)題:FPGA管腳調(diào)整的注意事項(xiàng)

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598904

原文標(biāo)題:FPGA管腳調(diào)整的注意事項(xiàng)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    繞線電感定制的注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《繞線電感定制的注意事項(xiàng).docx》資料免費(fèi)下載
    發(fā)表于 09-20 11:24 ?0次下載

    共模電感定制的注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《共模電感定制的注意事項(xiàng).docx》資料免費(fèi)下載
    發(fā)表于 09-04 11:47 ?0次下載

    LiFePO4設(shè)計(jì)注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《LiFePO4設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 09-03 09:24 ?0次下載
    LiFePO4設(shè)計(jì)<b class='flag-5'>注意事項(xiàng)</b>

    先進(jìn)FPGA的電源設(shè)計(jì)注意事項(xiàng)(電源設(shè)計(jì)器121)

    電子發(fā)燒友網(wǎng)站提供《先進(jìn)FPGA的電源設(shè)計(jì)注意事項(xiàng)(電源設(shè)計(jì)器121).pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:27 ?0次下載
    先進(jìn)<b class='flag-5'>FPGA</b>的電源設(shè)計(jì)<b class='flag-5'>注意事項(xiàng)</b>(電源設(shè)計(jì)器121)

    FPGA的高速接口應(yīng)用注意事項(xiàng)

    FPGA的高速接口應(yīng)用注意事項(xiàng)主要包括以下幾個方面: 信號完整性與電磁兼容性(EMC) : 在設(shè)計(jì)FPGA高速接口時,必須充分考慮信號完整性和電磁兼容性。這要求合理的PCB布局、走線策略和屏蔽技術(shù)
    發(fā)表于 05-27 16:02

    FMD LINK 使用注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《FMD LINK 使用注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 05-06 10:11 ?0次下載

    FPGA設(shè)計(jì)添加復(fù)位功能的注意事項(xiàng)

    本文將回顧使用重置輸入對給定功能進(jìn)行編碼的一些基本注意事項(xiàng)。設(shè)計(jì)者可能會忽視使用復(fù)位輸入的后果,但不正確的復(fù)位策略很容易造成嚴(yán)重處罰。復(fù)位功能會對 FPGA 設(shè)計(jì)的速度、面積和功耗產(chǎn)生不利影響。
    發(fā)表于 05-03 09:49 ?145次閱讀
    向<b class='flag-5'>FPGA</b>設(shè)計(jì)添加復(fù)位功能的<b class='flag-5'>注意事項(xiàng)</b>

    浪涌抑制器的應(yīng)用及注意事項(xiàng)?

    浪涌抑制器的應(yīng)用及注意事項(xiàng)?|深圳比創(chuàng)達(dá)電子
    的頭像 發(fā)表于 01-19 09:55 ?555次閱讀
    浪涌抑制器的應(yīng)用及<b class='flag-5'>注意事項(xiàng)</b>?

    測速電機(jī): 常見6大注意事項(xiàng)

    測速電機(jī): 常見6大注意事項(xiàng)!測速電機(jī)是一種用于測量物體運(yùn)動速度的設(shè)備,廣泛應(yīng)用于工業(yè)生產(chǎn)和科學(xué)研究中。測速電機(jī)常見的6大注意事項(xiàng)以確保安全和準(zhǔn)確性。
    的頭像 發(fā)表于 01-11 10:53 ?312次閱讀
    測速電機(jī): 常見6大<b class='flag-5'>注意事項(xiàng)</b>

    霍爾元件使用的注意事項(xiàng)

    霍爾元件使用的注意事項(xiàng)? 霍爾元件是一種常見的電子元件,主要用于測量和檢測磁場的變化。它具有靈敏度高、響應(yīng)速度快、耐磁場干擾等優(yōu)點(diǎn),在各種應(yīng)用中得到廣泛使用。然而,為了確?;魻栐恼9ぷ骱脱娱L其
    的頭像 發(fā)表于 12-18 14:56 ?1009次閱讀

    電流互感器的使用注意事項(xiàng)

    當(dāng)談到電流互感器的使用時,有一些重要的注意事項(xiàng)需要我們牢記。在本文中,我們將探討這些注意事項(xiàng),為您提供詳細(xì)和全面的信息。
    的頭像 發(fā)表于 12-15 10:34 ?1071次閱讀
    電流互感器的使用<b class='flag-5'>注意事項(xiàng)</b>

    輕負(fù)載時開關(guān)元件工作相關(guān)的注意事項(xiàng)

    輕負(fù)載時開關(guān)元件工作相關(guān)的注意事項(xiàng)
    的頭像 發(fā)表于 12-14 15:43 ?326次閱讀
    輕負(fù)載時開關(guān)元件工作相關(guān)的<b class='flag-5'>注意事項(xiàng)</b>

    伺服電機(jī)常見故障維修及注意事項(xiàng)

    伺服電機(jī)常見故障維修及注意事項(xiàng)
    的頭像 發(fā)表于 11-28 13:29 ?1702次閱讀

    VGA OUT 的PCB設(shè)計(jì)注意事項(xiàng)

    VGA OUT 的PCB設(shè)計(jì)注意事項(xiàng)
    的頭像 發(fā)表于 11-23 09:04 ?647次閱讀

    自舉程序設(shè)計(jì)注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《自舉程序設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 09-25 09:22 ?0次下載
    自舉程序設(shè)計(jì)<b class='flag-5'>注意事項(xiàng)</b>