0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet混合鍵合難題取得新突破

旺材芯片 ? 來源:半導(dǎo)體芯聞 ? 2023-06-20 16:45 ? 次閱讀

芯片工程師們提供了半導(dǎo)體領(lǐng)域的新機遇,但當(dāng)前的鍵合技術(shù)帶來了許多挑戰(zhàn)。現(xiàn)在,IBM 和 ASMPT 之間的一家合資企業(yè)已經(jīng)開發(fā)出一種用于封裝芯片的新型混合鍵合技術(shù),可以在原子尺度上直接鍵合芯片,從而減小觸點尺寸。

chiplet 面臨哪些挑戰(zhàn),合資企業(yè)開發(fā)了什么,這將如何幫助加速未來的 chiplet 設(shè)計?

小芯片面臨哪些挑戰(zhàn)?

隨著半導(dǎo)體制造商努力縮小單個晶體管的尺寸,研究人員也在不斷尋找提高現(xiàn)代設(shè)備性能的新方法。雖然一種選擇是使通用處理器更強大(具有更快的計算速度和更大的內(nèi)存大?。?,但另一種選擇是識別資源密集型的特定任務(wù)并創(chuàng)建專用硬件加速器。這種硬件加速器的使用已經(jīng)得到廣泛使用,例如處理圖形例程的 GPU、針對神經(jīng)網(wǎng)絡(luò)優(yōu)化的 AI 加速器,以及允許在不影響性能的情況下進(jìn)行即時加密的加密加速器。

然而,對于加速器提供的所有好處,將加速器放置在芯片外部會對數(shù)據(jù)帶寬產(chǎn)生巨大影響,但嘗試將加速器集成到單個單片半導(dǎo)體中會減少可用于其他硬件(例如處理器內(nèi)核和內(nèi)存)的總面積。為了解決這一挑戰(zhàn),工程師們正在轉(zhuǎn)向小芯片,即具有特定用途的小型獨立半導(dǎo)體芯片,并將這些小芯片連接在一起以創(chuàng)建封裝模塊。

這不僅讓工程師能夠充分利用任何一個裸片上的硅空間,而且還允許定制,小芯片可以換成不同的設(shè)備,從而實現(xiàn) SoC 的完全定制。但是,盡管小芯片帶來了所有優(yōu)勢,但工程師們正在努力應(yīng)對一個主要缺點:芯片互連。

在 IBM Research 最近的一篇博客文章中,他們深入探討了小芯片的概念以及它們?nèi)绾螏椭朔@些挑戰(zhàn)。小芯片本質(zhì)上是復(fù)雜功能芯片的更小的功能塊,它可以包括獨立的計算處理器、圖形單元、AI 加速器和 I/O 功能。通過打破片上系統(tǒng)模型,chiplet 可以帶來更節(jié)能的系統(tǒng),縮短系統(tǒng)開發(fā)周期,并以比現(xiàn)在更低的成本構(gòu)建專用計算機。

一種解決方案是將小芯片倒裝到類似于 PCB 的基板上,并將裸片焊接到基板上。然而,由于目前焊接技術(shù)的限制,芯片上的焊盤尺寸必須大于幾十微米,這就限制了互連密度。同時,焊料可能難以控制,導(dǎo)致帶寬受限的低質(zhì)量連接。

IBM 的第二代納米片技術(shù)為在 300 毫米晶圓上生產(chǎn)的 2 納米節(jié)點鋪平了道路。這項技術(shù)允許在指甲蓋大小的空間內(nèi)安裝 500 億個晶體管。用于 2 納米芯片節(jié)點的納米片晶體管是對幾個較小的里程碑的驗證,這些里程碑證明了這是可以做到的,也是 IBM 跨學(xué)科專家團隊在材料、光刻、集成、設(shè)備、表征和建模方面的辛勤工作和奉獻(xiàn)精神的驗證。

另一種選擇是將裸片安裝到基板上并在裸片之間使用金線。雖然這通常用于芯片鍵合,但它是一種昂貴的工藝,可能不適合定制小芯片設(shè)計的小批量生產(chǎn)。還有一些實際限制可能會使芯片的鍵合線變得復(fù)雜(因為結(jié)束鍵合線會留下尾巴,尾巴會四處移動并可能導(dǎo)致短路)。

IBM 和 ASMPT 開發(fā)了

一種新的小芯片鍵合技術(shù)

認(rèn)識到小芯片鍵合面臨的挑戰(zhàn),IBM和ASMPT的研究人員聯(lián)合開發(fā)了一種新的解決方案,可以幫助加速小芯片的部署。這種用于封裝芯片的新型混合鍵合允許芯片在原子尺度上直接鍵合。

IBM 和 ASMPT 在 chiplet bonding 技術(shù)上取得了重大突破。他們開發(fā)了一種混合鍵合技術(shù),可以大大減少兩個小芯片之間所需的鍵合尺寸。這是通過在原子尺度上利用銅和氧化物層來實現(xiàn)的,鍵本身只有幾個原子厚。這一發(fā)展可能會徹底改變小芯片的封裝方式,并加速小芯片技術(shù)的部署。

為了幫助粘合小芯片,該研究機構(gòu)開發(fā)了一種混合技術(shù),該技術(shù)在原子尺度上利用銅和氧化物層(粘合本身只有幾個原子厚)。然而,為了使粘合起作用,必須去除兩個表面之間的所有水分和碎屑,因為即使是幾個水分子也足以影響兩個觸點之間的電氣連續(xù)性。這也適用于可能在兩個表面之間形成的潛在氣泡,因為小氣泡可以很容易地通過靜電力容納氣體分子。

a01cb1bc-0c29-11ee-962d-dac502259ad0.png

一張圖片展示了通過該團隊的方法實現(xiàn)的兩層之間的微小結(jié)合。

IBM 和 ASMPT 開發(fā)的混合鍵合技術(shù)改變了半導(dǎo)體行業(yè)的游戲規(guī)則。通過將兩個小芯片之間所需的鍵合尺寸減小到僅幾個原子,該技術(shù)可以顯著增加兩個不同芯片之間的連接密度。這反過來又會導(dǎo)致數(shù)據(jù)帶寬的大幅增加,為半導(dǎo)體產(chǎn)品的設(shè)計和性能開辟新的可能性。

據(jù)研究人員稱,所開發(fā)的方法與現(xiàn)有的不同小芯片之間使用的芯片接合方法極為相似,但規(guī)模要小得多。此外,該合資企業(yè)能夠?qū)崿F(xiàn)與 ASMPT 提供的現(xiàn)有機械的結(jié)合,這意味著這項新技術(shù)有可能在未來幾年內(nèi)得到部署。

這種貼片技術(shù)如何改變未來的技術(shù)?

到目前為止,新開發(fā)的鍵合技術(shù)提供的最大優(yōu)勢是它顯著增加了兩個不同芯片之間的連接密度,從而增加了數(shù)據(jù)帶寬。然而,增加連接密度也允許工程師將復(fù)雜的設(shè)計拆分到多個芯片上,這不僅有助于提高晶圓良率,而且會顯著增加設(shè)計的尺寸。反過來,這會增加大型半導(dǎo)體產(chǎn)品的晶體管數(shù)量,從而導(dǎo)致具有更高處理器和內(nèi)存容量的指數(shù)級更強大的系統(tǒng)。

此外,新的鍵合技術(shù)還有助于加速工程師的半導(dǎo)體定制。雖然仍處于起步階段,但如果 chiplet 行業(yè)與 PCB 行業(yè)有任何相似之處,那么用不了多久,工程師就能夠以近乎相同的方式設(shè)計自己的 SoC,以提供組裝服務(wù)的定制 PCB。此類服務(wù)將允許工程師創(chuàng)建適合其應(yīng)用的 SoC,為關(guān)鍵任務(wù)集成加速器,同時利用低能耗選項來降低功耗。

總體而言,IBM 和 ASMPT 開發(fā)的產(chǎn)品令 chiplet 行業(yè)興奮不已。雖然需要做更多的研究來確保鍵合技術(shù)的可靠性和可重復(fù)性,但這種用于封裝芯片的新型混合鍵合可能會徹底改變半導(dǎo)體的設(shè)計和制造方式。

這種新的混合鍵合技術(shù)的開發(fā)證明了IBM和ASMPT的研究人員正在進(jìn)行的創(chuàng)新工作。這是小芯片技術(shù)領(lǐng)域的一個重要里程碑,對未來充滿希望。隨著這項技術(shù)的不斷發(fā)展,我們可以期待在半導(dǎo)體的設(shè)計和制造方式上看到更多激動人心的發(fā)展。

IBM 對小芯片的研究已經(jīng)顯示出可喜的成果。他們正在根據(jù)行業(yè)小芯片標(biāo)準(zhǔn)的兩個主要競爭者通用小芯片互連快速 (UCIe) 聯(lián)盟和開放計算項目的線束規(guī)范的方向探索小芯片I/O 的各種設(shè)計。IBM 研究人員參與了這兩項計劃,在潛在的未來小芯片封裝解決方案的背景下研究信號映射策略。這種主動方法可確保 IBM 在標(biāo)準(zhǔn)達(dá)成一致后立即準(zhǔn)備好構(gòu)建小芯片。





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 加速器
    +關(guān)注

    關(guān)注

    2

    文章

    785

    瀏覽量

    37147
  • SoC芯片
    +關(guān)注

    關(guān)注

    1

    文章

    584

    瀏覽量

    34758
  • 封裝芯片
    +關(guān)注

    關(guān)注

    0

    文章

    16

    瀏覽量

    8563
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    404

    瀏覽量

    12513
收藏 人收藏

    評論

    相關(guān)推薦

    混合技術(shù):開啟3D芯片封裝新篇章

    在半導(dǎo)體制造領(lǐng)域,技術(shù)的每一次革新都標(biāo)志著行業(yè)邁向新的里程碑。近年來,隨著芯片性能需求的不斷提升,傳統(tǒng)的二維封裝技術(shù)已難以滿足日益增長的數(shù)據(jù)處理速度和功耗控制要求。在此背景下,混合(Hybrid
    的頭像 發(fā)表于 08-26 10:41 ?489次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>技術(shù):開啟3D芯片封裝新篇章

    SK海力士將在HBM生產(chǎn)中采用混合技術(shù)

    在半導(dǎo)體技術(shù)日新月異的今天,SK海力士再次站在了行業(yè)創(chuàng)新的前沿。據(jù)最新消息,該公司計劃于2026年在其高性能內(nèi)存(High Bandwidth Memory, HBM)的生產(chǎn)過程中引入混合技術(shù),這一舉措不僅標(biāo)志著SK海力士在
    的頭像 發(fā)表于 07-17 09:58 ?656次閱讀

    金絲強度測試儀試驗方法:拉脫、引線拉力、剪切力

    金絲強度測試儀是測量引線鍵合強度,評估強度分布或測定
    的頭像 發(fā)表于 07-06 11:18 ?347次閱讀
    金絲<b class='flag-5'>鍵</b><b class='flag-5'>合</b>強度測試儀試驗方法:<b class='flag-5'>鍵</b><b class='flag-5'>合</b>拉脫、引線拉力、<b class='flag-5'>鍵</b><b class='flag-5'>合</b>剪切力

    銅線焊接一致性:如何突破技術(shù)瓶頸?

    在微電子封裝領(lǐng)域,銅線技術(shù)以其低成本、高效率和良好的電氣性能等優(yōu)勢,逐漸成為芯片與基板連接的主流方式。然而,銅線過程中的焊接一致性問題是制約其進(jìn)一步發(fā)展和應(yīng)用的關(guān)鍵
    的頭像 發(fā)表于 07-04 10:12 ?1366次閱讀
    銅線<b class='flag-5'>鍵</b><b class='flag-5'>合</b>焊接一致性:如何<b class='flag-5'>突破</b>技術(shù)瓶頸?

    混合能走多遠(yuǎn)?

    推動了這項技術(shù)的發(fā)展,這項技術(shù)對尖端處理器和存儲器至關(guān)重要。這項技術(shù)被稱為混合,它將兩個或多個芯片堆疊在同一封裝中,使芯片制造商能夠增加處理器和存儲器中的晶體管數(shù)量,盡管曾經(jīng)定義摩爾定律的傳統(tǒng)晶體管
    的頭像 發(fā)表于 06-18 16:57 ?1258次閱讀

    新質(zhì)生產(chǎn)力賦能高質(zhì)量發(fā)展,青禾晶元突破8英寸SiC襯底制備!

    4月11日,青禾晶元官方宣布,公司近日通過技術(shù)創(chuàng)新,在SiC襯底的研發(fā)上取得重要進(jìn)展,在國內(nèi)率先成功制備了8英寸SiC襯底。
    的頭像 發(fā)表于 04-14 09:12 ?696次閱讀

    全球首臺光學(xué)拆設(shè)備發(fā)布,和激光拆有什么不同?

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)在芯片制造的過程中,拆是非常重要的一步。拆工藝是通過施加熱量或激光照射將重構(gòu)的晶圓與載板分離。在此過程中,熱敏或紫外線敏感膠帶層會軟化并失去附著力
    的頭像 發(fā)表于 03-26 00:23 ?2581次閱讀
    全球首臺光學(xué)拆<b class='flag-5'>鍵</b><b class='flag-5'>合</b>設(shè)備發(fā)布,和激光拆<b class='flag-5'>鍵</b><b class='flag-5'>合</b>有什么不同?

    銅絲的研究及應(yīng)用現(xiàn)狀

    共讀好書 周巖 劉勁松 王松偉 彭庶瑤 彭曉飛 (沈陽理工大學(xué) 中國科學(xué)院金屬研究所師昌緒先進(jìn)材料創(chuàng)新中心江西藍(lán)微電子科技有限公司) 摘要: 目前,銅絲因其價格低廉、具有優(yōu)良的材料性能等特點
    的頭像 發(fā)表于 02-22 10:41 ?704次閱讀
    <b class='flag-5'>鍵</b><b class='flag-5'>合</b>銅絲的研究及應(yīng)用現(xiàn)狀

    晶圓到晶圓混合:將互連間距突破400納米

    來源:IMEC Cu/SiCN技術(shù)的創(chuàng)新是由邏輯存儲器堆疊需求驅(qū)動的 晶圓到晶圓混合的前景 3D集成是實現(xiàn)多芯片異構(gòu)集成解決方案的關(guān)
    的頭像 發(fā)表于 02-21 11:35 ?468次閱讀
    晶圓到晶圓<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>:將互連間距<b class='flag-5'>突破</b>400納米

    消息稱三星正在整合混合技術(shù)

    據(jù)業(yè)界消息人士透露,為了進(jìn)一步提升其芯片代工能力,三星正全力推進(jìn)混合技術(shù)的整合工作。據(jù)悉,應(yīng)用材料公司和Besi Semiconductor已在三星的天安園區(qū)開始安裝先進(jìn)的混合
    的頭像 發(fā)表于 02-18 11:13 ?580次閱讀

    混合技術(shù)大揭秘:優(yōu)點、應(yīng)用與發(fā)展一網(wǎng)打盡

    混合技術(shù)是近年來在微電子封裝和先進(jìn)制造領(lǐng)域引起廣泛關(guān)注的一種新型連接技術(shù)。它通過結(jié)合不同方法的優(yōu)點,實現(xiàn)了更高的封裝密度、更強的機械
    的頭像 發(fā)表于 02-18 10:06 ?2271次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>技術(shù)大揭秘:優(yōu)點、應(yīng)用與發(fā)展一網(wǎng)打盡

    金絲引線鍵合的影響因素探究

    共讀好書 劉鳳華 中電科思儀科技股份有限公司 摘要: 對設(shè)備性能和人員技能的要求極高,屬于關(guān)鍵控制工序,質(zhì)量的好壞直接影響電路的可靠性。工藝人員需對
    的頭像 發(fā)表于 02-02 17:07 ?534次閱讀
    金絲引線<b class='flag-5'>鍵合</b>的影響因素探究

    鋁質(zhì)焊盤的工藝

    共讀好書 姚友誼 吳琪 陽微 胡蓉 姚遠(yuǎn)建 (成都西科微波通訊有限公司) 摘要: 從鋁質(zhì)焊盤后易發(fā)生欠和過
    的頭像 發(fā)表于 02-02 16:51 ?659次閱讀
    鋁質(zhì)焊盤的<b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝

    什么是混合?為什么要使用混合?

     要了解混合,需要了解先進(jìn)封裝行業(yè)的簡要歷史。當(dāng)電子封裝行業(yè)發(fā)展到三維封裝時,微凸塊通過使用芯片上的小銅凸塊作為晶圓級封裝的一種形式,在芯片之間提供垂直互連。凸塊的尺寸范圍很廣,從 40 μm 間距到最終縮小到 20 μm
    發(fā)表于 11-22 16:57 ?3702次閱讀
    什么是<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>?為什么要使用<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>?

    什么是引線鍵合?引線鍵合的演變

    引線鍵合是在硅芯片上的 IC 與其封裝之間創(chuàng)建互連的常用方法,其中將細(xì)線從器件上的焊盤連接到封裝上的相應(yīng)焊盤(即引線)。此連接建立了從芯片內(nèi)部電路到連接到印刷電路板 (PCB) 的外部引腳的電氣路徑。
    發(fā)表于 10-24 11:32 ?1968次閱讀
    什么是引線<b class='flag-5'>鍵合</b>?引線<b class='flag-5'>鍵合</b>的演變