芯熾集團·新品發(fā)布
SC6301
低功耗超低噪聲時鐘抖動消除器
SC6301是高性能時鐘調(diào)節(jié)器,支持JEDEC JESD204B。當使用設(shè)備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅(qū)動7個JESD204B轉(zhuǎn)換器或其他邏輯設(shè)備。SYSREF可以使用直流和交流耦合來提供。不僅限于JESD204B應(yīng)用,14個輸出均可單獨配置為傳統(tǒng)高性能時鐘系統(tǒng)輸出。
SC6301具有高性能、低功耗、雙VCO、動態(tài)數(shù)字延遲、信號丟失保持等特性。因此,SC6301是提供靈活的高性能時鐘樹的理想選擇。
新品簡介
01主要性能
支持JEDECJESD204B
超低RMS抖動
76fs RMS Jitter (10kHz到20MHz)
-162dBc/Hz@245.76 MHz
PLL2可提供多達14路差分時鐘
最多7個SYSREF時鐘
時鐘最大輸出頻率3.1GHz
支持LVPECL, LVDS, HSDS, LCPECL等輸出接口
PLL1提供一個VCXO/Crystal緩沖輸出
支持LVPECL, LVDS, 2路LVCMOS等輸出接口
PLL1
3個備用的輸入時鐘
手動切換模式
無中斷切換和LOS
集成低噪聲的晶體振蕩電路
具有輸入時鐘丟失的保持模式
PLL2
相位檢測速率:=<155MHz
2路集成低噪聲VCO
輸出支持1到32整數(shù)分頻,占空比50%
高精度數(shù)字延遲,可自適應(yīng)性
23ps步進模擬延遲
模式:雙PLL, 單PLL, 時鐘分布
工作溫度:-40℃到85℃
工作電壓:3.15V到3.45V
QFN-64封裝
02應(yīng)用場景
無線基礎(chǔ)設(shè)施
數(shù)據(jù)交換時鐘
網(wǎng)絡(luò), SONET/SDH, DSLAM
醫(yī)療/視頻
測量
03功能框圖
審核編輯:湯梓紅
-
時鐘抖動
+關(guān)注
關(guān)注
1文章
61瀏覽量
15913 -
消除器
+關(guān)注
關(guān)注
0文章
40瀏覽量
8638 -
低噪聲
+關(guān)注
關(guān)注
0文章
199瀏覽量
22807
原文標題:◣芯熾集團新品發(fā)布◥ SC6301 低功耗超低噪聲時鐘抖動消除器
文章出處:【微信號:HaveFunFPGA,微信公眾號:玩兒轉(zhuǎn)FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論