0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

邏輯電平轉換電路原理講解

pecron ? 來源:電路一點通 ? 2023-06-25 09:10 ? 次閱讀

當LV連接器的TXI-1為3V3高電平信號(LV排針接3V3,HV排針接5V)時,Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時Q1 mos管不導通,TXO-1被R3電阻拉高,輸出5V高電平。

當LV連接器的TXI-1為0V低電平信號(LV排針接3V3,HV排針接5V)時,Q1 mos管的柵極和源極之間的壓降為3V3(TXI-1與LV排針之間的電壓),此時Q1 mos管導通,TXO-1與TXI-1電平相等,輸出0V低電平。

wKgaomSXlBqAVu9dAADY9kexGog583.jpg

當HV連接器的TXO-1為5V高電平信號(LV排針接3V3,HV排針接5V)時,Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時Q1 mos管不導通,TXI-1被R1電阻拉高,輸出3V3高電平。

當HV連接器的TXO-1為0V低電平信號(LV排針接3V3,HV排針接5V)時,Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時Q1 mos管不導通,單是Q1 mos管的寄生二極管導通,壓降為0.3V,TXI-1電平為0.3V,輸出0.3V低電平(屬于低電平)。

發(fā)送二路

當LV連接器的TXI-2為3V3高電平信號(LV排針接3V3,HV排針接5V)時,Q2 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時Q2 mos管不導通,TXO-2被R4電阻拉高,輸出5V高電平。

當LV連接器的TXI-2為0V低電平信號(LV排針接3V3,HV排針接5V)時,Q2 mos管的柵極和源極之間的壓降為3V3(TXI-1與LV排針之間的電壓),此時Q2 mos管導通,TXO-2與TXI-2電平相等,輸出0V低電平。

當HV連接器的TXO-2為5V高電平信號(LV排針接3V3,HV排針接5V)時,Q2 mos管的柵極和源極之間的壓降為0V(TXI-2與LV排針之間的電壓),此時Q2 mos管不導通,TXI-2被R2電阻拉高,輸出3V3高電平。

當HV連接器的TXO-2為0V低電平信號(LV排針接3V3,HV排針接5V)時,Q2 mos管的柵極和源極之間的壓降為0V(TXI-2與LV排針之間的電壓),此時Q2 mos管不導通,單是Q2 mos管的寄生二極管導通,壓降為0.3V,TXI-2電平為0.3V,輸出0.3V低電平(屬于低電平)

接收路

RX接收端只是簡單的用2個電阻分壓,將5V電平信號轉換為2.5V電平信號,因為2.5V在3.3V單片機系統(tǒng)的高電平電壓范圍內,會被識別為高電平,但是建議使用合適的電阻將電平分壓到3.3V。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 連接器
    +關注

    關注

    98

    文章

    13844

    瀏覽量

    135070
  • MOS管
    +關注

    關注

    108

    文章

    2314

    瀏覽量

    65692
  • 邏輯電平
    +關注

    關注

    0

    文章

    150

    瀏覽量

    14367
  • 電平轉換電路

    關注

    1

    文章

    45

    瀏覽量

    13847

原文標題:邏輯電平轉換電路原理講解

文章出處:【微信號:電路一點通,微信公眾號:電路一點通】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    邏輯電平轉換電路原理講解

    當LV連接器的TXI-1為3V3高電平信號(LV排針接3V3,HV排針接5V)時,Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時Q1 mos管不導通,TXO-1被R3電阻拉高,輸出5V高電平。
    的頭像 發(fā)表于 03-16 10:01 ?4192次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b><b class='flag-5'>電路</b>原理<b class='flag-5'>講解</b>

    雙向邏輯電平轉換電路圖分享

    雙向邏輯電平轉換器是一種電子器件,用于在不同電壓邏輯電平之間進行轉換。它可以將一個
    的頭像 發(fā)表于 02-19 16:54 ?2196次閱讀
    雙向<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b>器<b class='flag-5'>電路</b>圖分享

    邏輯電平轉換說明

    邏輯電平轉換說明自從TTL和5V的COMS成為邏輯電路的主導標準以來,電子設計已發(fā)生了相當大的改變?,F代電子系統(tǒng)日益增加的復雜性導致了低電壓邏輯
    發(fā)表于 10-24 13:43

    邏輯電平轉換芯片的問題

    小弟畢設需要用到一個邏輯電平轉換模塊,主要問題如下: 1、FPGA輸出的 3.3V 數字信號 需要通過 邏輯電平
    發(fā)表于 09-04 21:21

    負-正電源邏輯電平轉換電路

    負-正電源邏輯電平轉換電路
    發(fā)表于 04-02 09:19 ?1450次閱讀
    負-正電源<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b>器<b class='flag-5'>電路</b>圖

    簡單的邏輯電平變換電路

    簡單的邏輯電平變換電路
    發(fā)表于 04-10 10:08 ?643次閱讀
    簡單的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>變換<b class='flag-5'>電路</b>

    邏輯電平轉換

    摘要:邏輯電平轉換技術及其缺陷—Maxim的解決方案。 對邏輯電平轉換的需求越來越多的數字I
    發(fā)表于 04-23 14:01 ?3154次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b>

    電平轉換器,電平轉換器原理和相關電路分析

    電平轉換器,電平轉換器原理和相關電路分析 在新一代電子電路設計中, 隨著低電壓
    發(fā)表于 03-24 14:41 ?8288次閱讀

    digilent邏輯電平轉換器介紹

    DigilentPmodLVLSHFT是一個數字邏輯電平轉換器。
    的頭像 發(fā)表于 11-29 14:53 ?1971次閱讀
    digilent<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b>器介紹

    傳統(tǒng)邏輯電平轉換方法及其優(yōu)缺點

    由于晶體管-晶體管邏輯(TTL)和互補金屬氧化物半導體(CMOS)是邏輯電路中的標準電平,因傳統(tǒng)邏輯電平
    發(fā)表于 08-12 16:16 ?2878次閱讀
    傳統(tǒng)<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b>方法及其優(yōu)缺點

    FPGA邏輯電平的互連電平轉換詳細說明

    電平轉換在實際電路設計中常常會用到,不同種類邏輯電平之間的轉換一般通過特定
    發(fā)表于 01-07 17:07 ?13次下載
    FPGA<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>的互連<b class='flag-5'>電平</b><b class='flag-5'>轉換</b>詳細說明

    雙向電平轉換電路——AiP2206

    在新一代電子電路設計中, 隨著低電壓邏輯的引入, 系統(tǒng)內部常常出現輸入-輸出邏輯不協(xié)調的問題, 從而提高了系統(tǒng)設計的復雜性。例如, 當1.8V的數字電路與工作在3.3V的模擬
    的頭像 發(fā)表于 12-22 10:29 ?2660次閱讀
    雙向<b class='flag-5'>電平</b><b class='flag-5'>轉換</b><b class='flag-5'>電路</b>——AiP2206

    邏輯電平轉換

    自TTL和5V CMOS成為邏輯電路的主要標準以來,電子設計發(fā)生了很大變化?,F代電子系統(tǒng)的日益復雜導致邏輯電壓降低,這反過來又可能導致系統(tǒng)內邏輯系列的輸入和輸出電平不兼容。例如,工作在
    的頭像 發(fā)表于 03-02 13:55 ?1664次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b>

    將5v轉換為3.3v的邏輯電平轉換電路

    ”。此問題可能會導致災難性的電路故障。為了解決這個問題,我們使用稱為邏輯電平轉換器的特殊電路。這些電路
    的頭像 發(fā)表于 06-18 11:30 ?5982次閱讀
    將5v<b class='flag-5'>轉換</b>為3.3v的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉換</b>器<b class='flag-5'>電路</b>

    什么是邏輯電平?如何實現電平轉換?(原理講解+電路圖)

    邏輯電平是數字電子系統(tǒng)中的關鍵概念之一。它決定了信號被認定為高電平還是低電平,并進一步影響著數字電路的正確操作。
    的頭像 發(fā)表于 11-24 08:20 ?7155次閱讀
    什么是<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>?如何實現<b class='flag-5'>電平</b><b class='flag-5'>轉換</b>?(原理<b class='flag-5'>講解</b>+<b class='flag-5'>電路</b>圖)