0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V處理器生態(tài)建設(shè)的實(shí)踐

智能計(jì)算芯世界 ? 來源:智能計(jì)算芯世界 ? 2023-06-26 10:19 ? 次閱讀

?

雖然RISC-V 架構(gòu)還不完善,在諸如安全、虛擬化架構(gòu)、IOMMU/SMMU、中斷控制架構(gòu)、RAS(Reliability,Availability and Serviceability)等方面還剛起步,在代碼密度(code size)、虛擬內(nèi)存管理、原子操作效率等方面也還存在一些缺陷,但這不會(huì)妨礙 RISC-V 架構(gòu)的長遠(yuǎn)向好發(fā)展,因?yàn)槠溟_源的本質(zhì)不曾改變。 回顧Linux 內(nèi)核的發(fā)展歷史,在 Linux 內(nèi)核之前,IBM 的 Unix 收費(fèi)操作系統(tǒng)無論在穩(wěn)定性和用戶體驗(yàn)上都是非常成功的,而相比之下剛出道的 Linux 內(nèi)核無論在穩(wěn)定性以及用戶體驗(yàn)上都比較糟糕,但是由于 Linux 內(nèi)核的開源屬性迅速在 5 年時(shí)間內(nèi)(1991 年到 1996 年)吸引了超過 350 萬開發(fā)者的使用。 經(jīng)過30年的發(fā)展,Linux 操作系統(tǒng)(基于 Linux 內(nèi)核開發(fā)的各種操作系統(tǒng))已經(jīng)成為世界上最主流的操作系統(tǒng)之一(Windows 主要在桌面機(jī),IOS/安卓主要在智能手機(jī)和平板電腦),無論在服務(wù)器、云計(jì)算以及嵌入式領(lǐng)域基本已是 Linux 內(nèi)核的天下。 RISC-V 和 X86、ARM 的競爭完全是不同維度的競爭,他們?nèi)齻€(gè)分別是全球處理器技術(shù)演進(jìn)在不同階段的產(chǎn)物,而基本可以確定的是未來三種架構(gòu)會(huì)長期共存,只是應(yīng)用的側(cè)重領(lǐng)域有所不同罷了。

入門級(jí)微控制器:E902

玄鐵 E902 采用 2 級(jí)極簡流水線并對(duì)執(zhí)行效率進(jìn)行了增強(qiáng),典型工作頻率>150MHz,是首款支持硬件安全擴(kuò)展技術(shù)的 RISC-V 處理器。可以應(yīng)用在對(duì)功耗和成本極其敏感的IoT、MCU 等場景。

c7da027a-13b0-11ee-962d-dac502259ad0.png

c7f19638-13b0-11ee-962d-dac502259ad0.png

E902 處理器采用 2 級(jí)流水線結(jié)構(gòu):取指和執(zhí)行。指令取指階段主要負(fù)責(zé)從內(nèi)存中獲取指令;指令執(zhí)行階段主要負(fù)責(zé)指令譯碼、執(zhí)行和回寫。

高能效微控制器:E906

玄鐵 E906 采用 5 級(jí)按序流水線,典型工作頻率>1GHz,可選性能優(yōu)異的單精度浮點(diǎn)單元以及標(biāo)量 DSP 計(jì)算單元。可以應(yīng)用在無線接入、音頻、中高端 MCU、導(dǎo)航等場景。

c8137a64-13b0-11ee-962d-dac502259ad0.png

c86abd1a-13b0-11ee-962d-dac502259ad0.png

E906 處理器采用 5 級(jí)流水線結(jié)構(gòu):取指、譯碼、執(zhí)行、內(nèi)存訪問、寫回。 ●取指階段,訪問指令 Cache 或者總線,獲取指令,同時(shí)訪問 BTB,發(fā)起 0 延時(shí)跳轉(zhuǎn)。 ●譯碼階段,訪問動(dòng)態(tài)分支預(yù)測器和返回棧,發(fā)起分支的預(yù)測跳轉(zhuǎn),同時(shí)進(jìn)行指令譯碼,讀取寄存器堆,處理數(shù)據(jù)相關(guān)性和數(shù)據(jù)前饋。 ●執(zhí)行階段,完成單周期整型計(jì)算指令和多周期乘除法指令的執(zhí)行、存儲(chǔ)/加載指令地址計(jì)算和跳轉(zhuǎn)指令處理。其中,整型計(jì)算包括普通的算術(shù)指令和邏輯指令。 ●內(nèi)存訪問階段,利用執(zhí)行階段產(chǎn)生的存儲(chǔ)/載入指令的目標(biāo)地址訪問數(shù)據(jù) Cache 或者總線。 ●寫回階段,將指令執(zhí)行結(jié)果寫回寄存器堆。 E906 設(shè)計(jì)有片上緊耦合的 IP 接口和多條 AHB-Lite 的總線接口。片上緊耦合的 IP 接口集成矢量中斷控制器(CLIC),支持中斷嵌套。外部中斷源數(shù)量最高可配置 240 個(gè),中斷優(yōu)先級(jí)支持 4/8/16/32 級(jí)可配置。

計(jì)算增強(qiáng)型微控制器:E907

玄鐵 E907 采用 5 級(jí)按序流水線,典型工作頻率>1GHz,是玄鐵 MCU 處理器中的性能最高的處理器核,可選配高性能浮點(diǎn)以及 DSP 計(jì)算單元,同時(shí)支持 TCM 擴(kuò)展以及中斷加速技術(shù)以進(jìn)一步提升實(shí)時(shí)性??梢詰?yīng)用在語音入口 MCU、TWS、MPU、多模無線接入等場景。

c889271e-13b0-11ee-962d-dac502259ad0.png

c8d5b638-13b0-11ee-962d-dac502259ad0.png

E907 處理器采用 5 級(jí)流水線結(jié)構(gòu):取指、譯碼、執(zhí)行、內(nèi)存訪問、寫回。 ●取指階段,訪問指令 Cache 或者外部總線,獲取指令,同時(shí)訪問 BTB,發(fā)起 0 延時(shí)跳轉(zhuǎn)。 ●譯碼階段,訪問動(dòng)態(tài)分支預(yù)測器和返回棧,發(fā)起分支的預(yù)測跳轉(zhuǎn),同時(shí)進(jìn)行指令譯碼,讀取寄存器堆,處理數(shù)據(jù)相關(guān)性和數(shù)據(jù)前饋。 ●執(zhí)行階段,完成單周期整型計(jì)算指令和多周期乘除法指令的執(zhí)行、存儲(chǔ)/加載指令地址計(jì)算和跳轉(zhuǎn)指令處理。其中,整型計(jì)算包括普通的算術(shù)指令和邏輯指令。 ●內(nèi)存訪問階段,利用執(zhí)行階段產(chǎn)生的存儲(chǔ)/載入指令的目標(biāo)地址訪問數(shù)據(jù) Cache 或者外部總線。 ●寫回階段,將指令執(zhí)行結(jié)果寫回寄存器堆。 E907 設(shè)計(jì)有片上緊耦合的 IP 接口和兩條主設(shè)備總線接口。片上緊耦合的 IP 接口集成矢量中斷控制器(CLIC),支持中斷嵌套。外部中斷源數(shù)量最高可配置 240 個(gè),中斷優(yōu)先級(jí)支持 4/8/16/32 級(jí)可配置。

高能效應(yīng)用處理:C906

玄鐵 C906 采用 5-8 級(jí)變長流水線,典型工作頻率>1GHz,標(biāo)配內(nèi)存管理單元,可運(yùn)行 Linux 等操作系統(tǒng),并可選性能優(yōu)異的單精度浮點(diǎn)和矢量運(yùn)算單元??梢詰?yīng)用在消費(fèi)類 IPC、多媒體、消費(fèi)類電子等場景。

c8ff623a-13b0-11ee-962d-dac502259ad0.png

c930de32-13b0-11ee-962d-dac502259ad0.png

C906 核內(nèi)子系統(tǒng)主要包含:指令提取單元(IFU)、指令譯碼單元(IDU)、整型執(zhí)行單元(IU)、浮點(diǎn)單元(FPU)、可配的矢量執(zhí)行單元(VPU)、存儲(chǔ)載入單元(LSU)、指令退休單元(RTU)、虛擬內(nèi)存管理單元(MMU)、物理內(nèi)存保護(hù)單元(PMP)、主設(shè)備接口單元(AXI Master IF)等。

兼容 64 位高能效處理:C908

玄鐵 C908 采用 9 級(jí)雙發(fā)按序流水線,典型工作頻率>2GHz,通過指令融合技術(shù)進(jìn)一步提升流水線效率,實(shí)現(xiàn)了卓越的能效比。兼容 RVA22 標(biāo)準(zhǔn),同時(shí)兼容 RISC-V 最新Vector1.0 標(biāo)準(zhǔn)以進(jìn)一步提升 AI 算力。

c94cd718-13b0-11ee-962d-dac502259ad0.png

c9b7d8a6-13b0-11ee-962d-dac502259ad0.png

C908 核內(nèi)子系統(tǒng)主要包含:指令提取單元(IFU)、指令執(zhí)行單元(IEU)、矢量浮點(diǎn)執(zhí)行單元(VFPU)、存儲(chǔ)載入單元(LSU)、虛擬內(nèi)存管理單元(MMU)和物理內(nèi)存保護(hù)單元(PMP)。

高性能應(yīng)用處理:C910

玄鐵 C910 采用 12 級(jí)多發(fā)亂序流水線,典型工作頻率>2.5GHz,是首款實(shí)現(xiàn)規(guī)模化量產(chǎn)的高性能亂序 RISC-V 處理器。采用 3 發(fā)射、8 執(zhí)行的深度亂序執(zhí)行架構(gòu),針對(duì)算術(shù)運(yùn)算、內(nèi)存訪問以及多核同步等方面進(jìn)行了增強(qiáng)。

c9d055e8-13b0-11ee-962d-dac502259ad0.png

ca12cd4c-13b0-11ee-962d-dac502259ad0.png

C910 核內(nèi)子系統(tǒng)主要包含:指令提取單元(IFU)、指令譯碼單元(IDU)、整型執(zhí)行單元(IU)、浮點(diǎn)單元(FPU)、存儲(chǔ)載入單元(LSU)、指令退休單元(RTU)、虛擬內(nèi)存管理單元(MMU)和物理內(nèi)存保護(hù)單元(PMP)。 C910 多核子系統(tǒng)包含:數(shù)據(jù)一致性接口單元(CIU)、二級(jí)高速緩存、主設(shè)備接口單元、可配置的 AXI4.0 設(shè)備一致性接口(DCP,Device Coherence Port)、平臺(tái)級(jí)中斷控制器(PLIC)、計(jì)時(shí)器和自定義多核單端口調(diào)試框架。

AI 加速引擎:C920

玄鐵 C920 采用 12 級(jí)多發(fā)亂序流水線,典型工作頻率>2.5GHz,標(biāo)配單精度浮點(diǎn)單元,并可進(jìn)一步選配高性能亂序矢量運(yùn)算單元。同時(shí)具備出色的訪存能力,支持高性能數(shù)據(jù)預(yù)取技術(shù)。可以應(yīng)用在有高并發(fā)算力要求的人工智能、自動(dòng)駕駛等場景。

ca541464-13b0-11ee-962d-dac502259ad0.png

ca9e494e-13b0-11ee-962d-dac502259ad0.png

C920 核內(nèi)子系統(tǒng)主要包含:指令提取單元(IFU)、指令譯碼單元(IDU)、整型執(zhí)行單元(IU)、浮點(diǎn)單元(FPU)、矢量執(zhí)行單元(VU)、存儲(chǔ)載入單元(LSU)、指令退休單元(RTU)、虛擬內(nèi)存管理單元(MMU)和物理內(nèi)存保護(hù)單元(PMP)。 C920 多核子系統(tǒng)包含:數(shù)據(jù)一致性接口單元(CIU)、二級(jí)高速緩存、主設(shè)備接口單元、可配置的 AXI4.0 設(shè)備一致性接口(DCP,Device Coherence Port)、平臺(tái)級(jí)中斷控制器(PLIC)、計(jì)時(shí)器和自定義多核單端口調(diào)試框架。

可靠實(shí)時(shí)增強(qiáng):R910

玄鐵 R910 用 12 級(jí)多發(fā)亂序流水線,典型工作頻率>2.5GHz,同時(shí)支持 Cache 以及TCM 存儲(chǔ)架構(gòu),各級(jí)片上存儲(chǔ)支持校驗(yàn)糾錯(cuò)以提升可靠性,可進(jìn)一步選配快速外設(shè)接口以及一致性外設(shè)接口,從而大幅提升系統(tǒng)實(shí)時(shí)性??梢詰?yīng)用在對(duì)實(shí)時(shí)性及算力有高要求的企業(yè)級(jí) SSD,網(wǎng)絡(luò)通信等場景。

cac3122e-13b0-11ee-962d-dac502259ad0.png

caf3f5d8-13b0-11ee-962d-dac502259ad0.png

R910 核內(nèi)子系統(tǒng)主要包含:指令提取單元(IFU)、指令譯碼單元(IDU)、整型執(zhí)行單元(IU)、浮點(diǎn)單元(FPU)、存儲(chǔ)載入單元(LSU)、指令退休單元(RTU)、虛擬內(nèi)存管理單元(MMU)和物理內(nèi)存保護(hù)單元(PMP)。 R910 多核子系統(tǒng)包含:數(shù)據(jù)一致性接口單元(CIU)、二級(jí)高速緩存、主設(shè)備接口單元、可配置的快速外設(shè)訪問接口(LLP)、可配置的 APB 主設(shè)備接口(FPP)、可配置的緊耦合內(nèi)存訪問接口(TCMSP)、可配置的 AXI4.0 設(shè)備一致性接口(DCP,Device Coherence Port)、平臺(tái)級(jí)中斷控制器(PLIC)、計(jì)時(shí)器和自定義多核單端口調(diào)試框架。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 操作系統(tǒng)
    +關(guān)注

    關(guān)注

    37

    文章

    6544

    瀏覽量

    122729
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3112

    瀏覽量

    65841
  • RISC-V處理器
    +關(guān)注

    關(guān)注

    0

    文章

    79

    瀏覽量

    9956

原文標(biāo)題:玄鐵RISC-V處理器入門及實(shí)戰(zhàn)

文章出處:【微信號(hào):AI_Architect,微信公眾號(hào):智能計(jì)算芯世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    RISC-V走向高性能計(jì)算,開源生態(tài)建設(shè)突飛猛進(jìn)

    ,RISC-V更加呼喚強(qiáng)大的生態(tài)建設(shè),以期補(bǔ)強(qiáng)生態(tài),更快地讓RISC-V芯片在中高端領(lǐng)域落地。會(huì)議期間,電子發(fā)燒友網(wǎng)等媒體也在第一時(shí)間采訪了RISC
    的頭像 發(fā)表于 08-31 11:28 ?1850次閱讀

    RISC-V有哪些優(yōu)缺點(diǎn)?是堅(jiān)持ARM方向還是投入risc-V的懷抱?

    。這種模塊化設(shè)計(jì)提高了RISC-V的適應(yīng)性和靈活性。 簡潔的指令集 :RISC-V的設(shè)計(jì)簡潔,指令數(shù)量相對(duì)較少,這有助于提高處理器的執(zhí)行速度和降低功耗。 強(qiáng)大的社區(qū)支持 :RISC-V
    發(fā)表于 04-28 08:51

    RISC-V有哪些優(yōu)點(diǎn)和缺點(diǎn)

    模塊化設(shè)計(jì)提高了RISC-V的適應(yīng)性和靈活性。 簡潔的指令集:RISC-V的設(shè)計(jì)簡潔,指令數(shù)量相對(duì)較少,這有助于提高處理器的執(zhí)行速度和降低功耗。 強(qiáng)大的社區(qū)支持:RISC-V擁有龐大的
    發(fā)表于 04-28 09:03

    科普RISC-V生態(tài)架構(gòu)(認(rèn)識(shí)RISC-V)

    處理器。目前,伯克利研究團(tuán)隊(duì)已經(jīng)完成了基于RISC-V指令集的順序執(zhí)行的64位處理器核心(代號(hào)為Rocket),并前后基于45nm與28nm工藝進(jìn)行了12次流片。Rocket芯片主頻1GHz,與ARM
    發(fā)表于 08-02 11:50

    沙龍活動(dòng):蓬勃發(fā)展的RISC-V生態(tài)

    ,實(shí)測結(jié)果達(dá)到業(yè)界一流指標(biāo)。聚焦RISC-V處理器內(nèi)核研發(fā),致力于賦能本土產(chǎn)業(yè)生態(tài),是芯來科技貫徹始終的愿景與追求。 深港澳天使投資人聯(lián)盟深圳天使母基金是深圳市***發(fā)起設(shè)立的戰(zhàn)略性、政策性母基金
    發(fā)表于 03-08 15:22

    沙龍活動(dòng):蓬勃發(fā)展的RISC-V生態(tài)

    RISC-V處理器內(nèi)核研發(fā),致力于賦能本土產(chǎn)業(yè)生態(tài),是芯來科技貫徹始終的愿景與追求。 更多詳情訪問:www.nucleisys.com深港澳天使投資人聯(lián)盟 深圳天使母基金是深圳市***發(fā)起設(shè)立的戰(zhàn)略性、政策性母
    發(fā)表于 03-08 16:26

    RISC-V是什么?如何去設(shè)計(jì)RISC-V處理器?

    RISC-V是什么?有哪些特點(diǎn)?如何去設(shè)計(jì)RISC-V處理器?
    發(fā)表于 06-18 09:24

    阿里平頭哥宣布開源玄鐵RISC-V系列處理器

    面臨應(yīng)用碎片化、開發(fā)效率低、軟硬件適配難等問題,軟硬件生態(tài)尚未成熟。玄鐵RISC-V系列處理器采用自研技術(shù),覆蓋從低功耗到高性能的各類場景,支持AliOS、FreeRTOS、RT-Thread
    發(fā)表于 10-20 14:09

    RISC-V系列處理器的相關(guān)資料推薦

    10 月 19 日,2021 云棲大會(huì)上,平頭哥開源了玄鐵RISC-V系列處理器,并開放了工具及系統(tǒng)軟件。這次的開源對(duì)國內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開源發(fā)布
    發(fā)表于 02-28 08:15

    OHDC2023回顧03 | “芯” 星之火!面向RISC-V的OpenHarmony生態(tài)建設(shè)

    “芯” 星之火!面向RISC-V的OpenHarmony生態(tài)建設(shè)演講PPT資料,有需要的自行下載~
    發(fā)表于 04-21 16:58

    RISC-V軟件生態(tài)計(jì)劃“RISE”啟動(dòng),平頭哥成中國大陸唯一董事會(huì)成員

    軟件生態(tài)建設(shè)。”RISE(RISC-V Software Ecosystem)成員將緊密協(xié)同合作,優(yōu)化和拓展RISC-V基礎(chǔ)軟件及應(yīng)用,推動(dòng)RISC-V架構(gòu)在不同操作系統(tǒng)上實(shí)現(xiàn)快速移植
    發(fā)表于 06-02 15:29

    RISC-V是通用RISC處理器還是可定制的處理器?

    隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因?yàn)樗敲赓M(fèi)的、靈活的,并且速度很快。這使RISC-V成為許多開發(fā)人員的安全便捷選擇。但是您會(huì)認(rèn)為RISC-V是通用RISC
    的頭像 發(fā)表于 11-17 16:11 ?3378次閱讀

    如何建設(shè)RISC-V軟件生態(tài)?

    本文從RISC-V軟件開源基礎(chǔ)平臺(tái)、RISC-V多樣化軟件生態(tài)以及RISC-V開源社區(qū)等三個(gè)方面詳細(xì)介紹了如何建設(shè)
    的頭像 發(fā)表于 06-23 11:21 ?3166次閱讀
    如何<b class='flag-5'>建設(shè)</b><b class='flag-5'>RISC-V</b>軟件<b class='flag-5'>生態(tài)</b>?

    時(shí)擎科技研:RISC-V指令架構(gòu)對(duì)智能芯片的賦能

    時(shí)擎科技是國內(nèi)最早投入RISC-V處理器研發(fā)的團(tuán)隊(duì)之一,18年初就啟動(dòng)了RISC-V處理器內(nèi)核的自研,也一直積極參與RISC-V相關(guān)的
    發(fā)表于 03-31 11:31 ?380次閱讀

    Codasip的系列RISC-V處理器助力RISC-V生態(tài)建設(shè)

    的客戶現(xiàn)在可以根據(jù)同一授權(quán)協(xié)議和合同去購買一系列精選的SmartDV外設(shè)IP的授權(quán)。這一合作伙伴關(guān)系支持使用Codasip RISC-V處理器的芯片設(shè)計(jì)人員,通過使用已驗(yàn)證過兼容性和集成便捷性等特性
    的頭像 發(fā)表于 07-03 16:13 ?637次閱讀