0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDS與PLL的區(qū)別解析

QuTG_CloudBrain ? 來源:RF通信 ? 2023-06-28 09:38 ? 次閱讀

頻率的產(chǎn)生有兩種方法:DDS和PLL,但是為什么射頻工程師一般用PLL多,很少用DDS呢?

DDS:直接數(shù)字式頻率合成器DDS(Direct Digital Synthesizer)。

實際上是一種分頻器:通過編程頻率控制字來分頻系統(tǒng)時鐘(SYSTEM CLOCK)以產(chǎn)生所需要的頻率。

DDS 有兩個突出的特點(diǎn)一方面,DDS工作在數(shù)字域,一旦更新頻率控制字,輸出的頻率就相應(yīng)改變,其跳頻速率高,另一方面,由于頻率控制字的寬度寬(48bit 或者更高),頻率分辨率高。

c20ac92e-1504-11ee-962d-dac502259ad0.png

PLL(Phase Locked Loop):為鎖相回路或鎖相環(huán),用來統(tǒng)一整合時鐘信號,使高頻器件正常工作,如內(nèi)存的存取資料等。PLL用于振蕩器中的反饋技術(shù)。

許多電子設(shè)備要正常工作,通常需要外部的輸入信號與內(nèi)部的振蕩信號同步。一般的晶振由于工藝與成本原因,做不到很高的頻率,而在需要高頻應(yīng)用時,由相應(yīng)的器件VCO,實現(xiàn)轉(zhuǎn)成高頻,但并不穩(wěn)定,故利用鎖相環(huán)路就可以實現(xiàn)穩(wěn)定且高頻的時鐘信號。

c231d0be-1504-11ee-962d-dac502259ad0.png

從兩個頻率合成器的介紹中我們可以得出:

1.DDS輸出頻率上限取決于參考時鐘,并且由于ADC變換的原因最多只能達(dá)到參考的一半。

PLL輸出頻率的上限取決于VCO的上限。

2.DDS頻率切換在數(shù)字域?qū)崿F(xiàn),時間非???,可以達(dá)到ns級;

PLL鎖定時間取決的硬件時間,時間為us級;

3.DDS的實現(xiàn)不要額外的模擬器件,所以功耗低。

鎖相環(huán)由于頻率的實現(xiàn)全部在模擬器件實現(xiàn),相對而言功耗較高。

上面講了DDS的優(yōu)點(diǎn),下面講一下DDS的缺點(diǎn),為什么射頻工程師很少用的原因。

DDS的輸出是DAC輸出,DAC我們都知道,輸出的并不是連續(xù)的正玄波,而是帶有正弦時間包絡(luò)的一系列脈沖。對應(yīng)的頻譜是一系列圖像和混疊信號。圖像沿sin(x)/x 包絡(luò)分布。有必要進(jìn)行濾波,以抑制目標(biāo)頻帶之外的頻率,但是不能抑制通帶中出現(xiàn)的高階混疊

c23f28a4-1504-11ee-962d-dac502259ad0.png

因此,DDS的輸出相位噪聲存在較多的小數(shù)雜散,并且很難濾除。對于設(shè)計高要求的接收機(jī)與發(fā)射機(jī),雜散的控制是一個很嚴(yán)的指標(biāo),基于雜散的可控制性,DDS對射頻工程師來說并不是一個很好的選擇。

同時由于DDS的輸出頻率最多只到達(dá)DAC的一半,目前DAC速率最高也就在12G左右,射頻輸出頻率最高不到6G,對于很多設(shè)計來說這個頻率上限可能不滿足設(shè)計。同樣的頻率相對功耗而言,雖然沒有很多的模擬器件,但是為了滿足高速采樣,DDS的接口功耗非常高。

綜上所述,在跳頻速率滿足的情況下,基于雜散,整體功耗等考慮,PLL指標(biāo)與性能更能滿足射頻工程師的需求。

c25daf18-1504-11ee-962d-dac502259ad0.png





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    3758

    瀏覽量

    138500
  • 接收機(jī)
    +關(guān)注

    關(guān)注

    8

    文章

    1158

    瀏覽量

    53167
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    21

    文章

    625

    瀏覽量

    152288
  • 數(shù)字頻率合成器

    關(guān)注

    0

    文章

    8

    瀏覽量

    6432
  • PLL電路
    +關(guān)注

    關(guān)注

    0

    文章

    92

    瀏覽量

    6371

原文標(biāo)題:DDS與PLL的區(qū)別對比

文章出處:【微信號:CloudBrain-TT,微信公眾號:云腦智庫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DDS為參考的PLL在電臺設(shè)計中的應(yīng)用

    的輸出作為PLL的參考信號,就能滿足現(xiàn)代電臺對頻率合成器的設(shè)計要求。本文將介紹DDSPLL的工作原理,并結(jié)合一電臺(工作頻率2 MHz~500 MHz)的設(shè)計,給出DDS做參考的
    發(fā)表于 07-16 09:09

    DDS芯片選型,請問DDS專用芯片與基于FPGA的DDS區(qū)別是什么?

    DDS專用芯片與基于FPGA的DDS區(qū)別什么地方,優(yōu)勢在哪?關(guān)于DDS選型,DAC的位數(shù)影響DDS的什么性能,怎么選擇合適DAC位數(shù)?AD
    發(fā)表于 08-06 09:13

    關(guān)于DDS+PLL雷達(dá)發(fā)射源芯片選型問題請教

    請教有經(jīng)驗的射頻工程師,采用DDS+PLL的方式設(shè)計雷達(dá)發(fā)射源,要求發(fā)射信號為26GHz單頻連續(xù)波信號以及三角形LFMCW信號,25.5GHz~26.5GHz,調(diào)制周期2ms,通過單片機(jī)控制波形切換,請推薦DDSPLL芯片型號
    發(fā)表于 10-09 17:39

    DDSPLL的細(xì)微差別

    本文由ADI時鐘和信號部市場經(jīng)理JLKeip撰寫在上篇內(nèi)容 DDS or PLL? 中承諾,我會對DDS/PLL優(yōu)勢對比表的一些微妙之處做一個評述。 這里先談?wù)勎艺J(rèn)為更適合
    發(fā)表于 10-11 11:15

    PLL相比于DDS所擁有的典型優(yōu)勢分享

    沒想起他了,但當(dāng)我撰寫本文時,我的腦海里又回響起了他的聲音和口頭禪:“以上......就是故事剩余的部分”。而下面,就是關(guān)于PLL相比于DDS所擁有的典型優(yōu)勢的微妙故事的剩余部分。功耗PLL的這部
    發(fā)表于 10-31 10:57

    DDSPLL的細(xì)微差別

    本文由ADI時鐘和信號部市場經(jīng)理JLKeip撰寫 在上篇內(nèi)容 DDS or PLL? 中承諾,我會對DDS/PLL優(yōu)勢對比表的一些微妙之處做一個評述。 這里先談?wù)勎艺J(rèn)為更適合
    發(fā)表于 01-18 13:19

    DDS還是PLL?

    合成一個正弦信號,那么了解一點(diǎn)直接數(shù)字式頻率合成器(Direct Digital Synthesizer,DDS)會有助于您確定最佳解決方案哦~ 多數(shù)工程師在求學(xué)時接觸過鎖相環(huán)(PLL),但DDS不是
    發(fā)表于 02-13 11:54

    改進(jìn)型DDS驅(qū)動PLL的原理及測試結(jié)果

    信號能力,具有寬帶、小步進(jìn)、低雜散的頻率源也就變得越來越重要?! ≈苯訑?shù)字式頻率合成源(DDS)驅(qū)動鎖相環(huán)(PLL)方式,近端環(huán)路內(nèi)雜散按20lgN惡化(N為鎖相環(huán)倍頻次數(shù))[1],其電路結(jié)構(gòu)簡單,易于
    發(fā)表于 12-03 16:06

    DDS PLL短波頻率合成器設(shè)計

    本文討論了DDS+PLL 結(jié)構(gòu)頻率合成器硬件電路設(shè)計中需要考慮的幾方面問題并給出了設(shè)計原則,依此原則我們設(shè)計了一套短波波段頻率合成器,實驗結(jié)果證實了其可行性。
    發(fā)表于 09-07 16:07 ?34次下載

    基于FPGA 的新的DDS+PLL時鐘發(fā)生器

    針對直接數(shù)字頻率合成(DDS)和集成鎖相環(huán)(PLL)技術(shù)的特性,提出了一種新的DDS 激勵PLL 系統(tǒng)頻率合成時鐘發(fā)生器方案。且DDS 避免
    發(fā)表于 12-14 10:22 ?36次下載

    基于DDS+PLL在電臺設(shè)計中的應(yīng)用

    本文將介紹DDSPLL的工作原理,并結(jié)合一電臺(工作頻率2 MHz~500 MHz)的設(shè)計,給出DDS做參考的PLL頻率合成器的設(shè)計方案。
    發(fā)表于 07-18 09:38 ?3634次閱讀
    基于<b class='flag-5'>DDS+PLL</b>在電臺設(shè)計中的應(yīng)用

    DDS-PLL組合跳頻頻率合成器

    DDS-PLL組合跳頻頻率合成器,有需要的都可以看看。
    發(fā)表于 07-20 15:48 ?43次下載

    DDS-PLL組合跳頻頻率合成器

    學(xué)習(xí)單片機(jī)電路圖的很好的資料——DDS-PLL組合跳頻頻率合成器
    發(fā)表于 11-03 15:15 ?0次下載

    基于DDS驅(qū)動PLL結(jié)構(gòu)的寬帶頻率合成器的設(shè)計與實現(xiàn)

    結(jié)合數(shù)字式頻率合成器(DDs)和集成鎖相環(huán)(PLL)各自的優(yōu)點(diǎn),研制并設(shè)計了以DDS芯片AD9954和集成鎖相芯片ADF4113構(gòu)成的高分 辨率、低雜散、寬頻段頻率合成器,并對該頻率合成器進(jìn)行了分析
    發(fā)表于 10-27 17:54 ?9次下載
    基于<b class='flag-5'>DDS</b>驅(qū)動<b class='flag-5'>PLL</b>結(jié)構(gòu)的寬帶頻率合成器的設(shè)計與實現(xiàn)

    直接數(shù)字頻率合成技術(shù)(DDS+PLL)

    直接數(shù)字頻率合成技術(shù)(DDS+PLL)資料下載。
    發(fā)表于 06-07 14:41 ?40次下載