0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

JK觸發(fā)器的工作原理及真值表

科技觀察員 ? 來(lái)源:build-electronic-circuits ? 作者:build-electronic-circ ? 2023-06-29 11:48 ? 次閱讀

JK觸發(fā)器是一種可以設(shè)置、重置和切換的人字拖。它可用于制造計(jì)數(shù)器、事件檢測(cè)器、分頻器等等。

在本教程中,您將了解它的工作原理、其真值表以及如何使用邏輯門(mén)構(gòu)建一個(gè)。

JK 觸發(fā)器符號(hào)JK 觸發(fā)器符號(hào)

什么是 JK 觸發(fā)器?

觸發(fā)器是可以在其輸出上存儲(chǔ)數(shù)字值的組件。它們有一個(gè)時(shí)鐘輸入(Clk),用于確定何時(shí)可以更改輸出狀態(tài)。

與你的想法相反,JK

Flip-Flop的兩個(gè)輸入“J”和“K”并不是引腳功能的縮寫(xiě)(S-R鎖存器就是這種情況)。它們的發(fā)明者杰克·基爾比(JK)選擇了它們,以將他的人字拖設(shè)計(jì)與其他類型的人字拖設(shè)計(jì)區(qū)分開(kāi)來(lái)。

您可以在下面看到該電路的基本實(shí)現(xiàn)。它基于 S-R 鎖存器,采用 NAND 門(mén)構(gòu)建:

JK 觸發(fā)器基本 NAND cirucuitJK觸發(fā)器基本電路

JK 觸發(fā)器的 J 和 K 輸入可用于設(shè)置、復(fù)位或切換輸出,如下所示:

J=1 和 K=0 將輸出設(shè)置為 1

J=0 和 K=1 將輸出復(fù)位為 0

J=1 和 K=1 切換輸出

但要使觸發(fā)器進(jìn)行任何更改,其時(shí)鐘輸入必須為 1。查看下面的真值表:

時(shí)鐘JKQ描述

0XXQClk in 0 Q 無(wú)

變化

100Q內(nèi)存

(無(wú)變化)

1101設(shè)置

1010重置

111問(wèn)切換

JK 觸發(fā)器真值表

實(shí)現(xiàn)基本JK觸發(fā)器電路的另一種方法是使用兩個(gè)AND門(mén)和兩個(gè)NOR門(mén),如下所示(它的工作原理與使用NAND門(mén)構(gòu)建的完全相同):

JK 電路,帶 AND 和 NOR 門(mén)

賽車(chē)問(wèn)題

原則上,上述基本實(shí)現(xiàn)有效,但會(huì)出現(xiàn)時(shí)序問(wèn)題。當(dāng)時(shí)鐘為“1”并且您想切換輸出時(shí),它將在“1”和“0”之間快速切換,直到時(shí)鐘回到“0”。此問(wèn)題稱為爭(zhēng)用條件。

您可以通過(guò)使觸發(fā)器脈沖觸發(fā)或邊緣觸發(fā)來(lái)解決此問(wèn)題。

脈沖觸發(fā) JK 觸發(fā)器

下面是一個(gè)基于主從原理的脈沖觸發(fā) JK 觸發(fā)器:

主從JK人字拖主從電路

如您所見(jiàn),要構(gòu)建此配置,您需要一個(gè)基本的 JK 觸發(fā)器電路,該電路與 S-R 觸發(fā)器連接在一起。

要了解此版本的工作原理,請(qǐng)查看下面的時(shí)序圖:

主從設(shè)置的時(shí)序圖

一旦時(shí)鐘產(chǎn)生上升沿 ↑,即從 0 到 1 (0→1

的變化),它就會(huì)觸發(fā)主部分。因此,此部分中輸出的值會(huì)更改。這些信號(hào)連接到從部分,但這不會(huì)在上升沿觸發(fā),因?yàn)闀r(shí)鐘已經(jīng)反轉(zhuǎn)。

一旦時(shí)鐘信號(hào)產(chǎn)生下降沿↓,從1變?yōu)?(1→0),就會(huì)觸發(fā)從機(jī)部分,使Q輸出反映主機(jī)的輸出值。

因此,該電路需要一個(gè)完整的脈沖(0→1→0)才能改變輸出。這就是為什么這種配置被稱為脈沖觸發(fā)的JK觸發(fā)器。

1.png

邊緣觸發(fā) JK 觸發(fā)器

與需要完整脈沖的主從設(shè)計(jì)不同,您還可以構(gòu)建從上升沿 ↑ 或下降沿 ↓ 觸發(fā)的邊沿觸發(fā)設(shè)計(jì)。

下面是在上升沿觸發(fā)的時(shí)序圖:

邊緣觸發(fā)時(shí)序圖

上圖顯示了該電路如何只需要Clk輸入上的上升沿來(lái)改變輸出Q的狀態(tài)。它只會(huì)在上升沿發(fā)生變化。

2.png

要構(gòu)建僅由上升沿信號(hào)觸發(fā)的 JK 觸發(fā)器,您可以使用上升沿觸發(fā)的 D 觸發(fā)器、NOT 門(mén)和 NAND 門(mén),如下所示:

邊緣觸發(fā) JK 觸發(fā)器電路

邊緣觸發(fā) JK 觸發(fā)器電路

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 真值表
    +關(guān)注

    關(guān)注

    0

    文章

    25

    瀏覽量

    15139
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    1995

    瀏覽量

    61010
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    R-S觸發(fā)器真值表 R-S觸發(fā)器工作原理及邏輯功能

    Q端為“1”(即高電平)、Q端為“0”(即低電平)時(shí),稱觸發(fā)器處于“1”狀態(tài);反之,當(dāng)Q=“0”、Q=“1”時(shí),稱為“0”狀態(tài)。R-S觸發(fā)器真值表1-8。為了使
    發(fā)表于 12-25 17:21

    JK觸發(fā)器基本教程,講的超詳細(xì)??!

    通過(guò)上級(jí)“與非”門(mén)通過(guò)Q的“ 0”狀態(tài)禁止K輸入。由于Q和Q總是不同的,我們可以使用它們來(lái)控制輸入。當(dāng)輸入J和K都等于邏輯“ 1”時(shí),JK觸發(fā)器如以下真值表所示進(jìn)行切換。JK函數(shù)的
    發(fā)表于 02-01 09:15

    jk觸發(fā)器是什么原理

    jk觸發(fā)器是什么原理jk觸發(fā)器特性和狀態(tài)轉(zhuǎn)換圖
    發(fā)表于 02-26 08:18

    JK觸發(fā)器 D觸發(fā)器 RS觸發(fā)器 T觸發(fā)器 真值表

    D觸發(fā)器真值表分析: 1. D 觸發(fā)器真值表   Dn   
    發(fā)表于 09-11 23:15 ?1.9w次閱讀

    主從jk觸發(fā)器電路及工作原理

    主從jk觸發(fā)器電路及工作原理
    發(fā)表于 01-21 14:00 ?1.7w次閱讀
    主從<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>電路及<b class='flag-5'>工作原理</b>

    JK觸發(fā)器,JK觸發(fā)器是什么意思

    JK觸發(fā)器,JK觸發(fā)器是什么意思 1.主從JK觸發(fā)器主從結(jié)構(gòu)
    發(fā)表于 03-08 13:36 ?6719次閱讀

    JK觸發(fā)器原理是什么?

    JK觸發(fā)器原理是什么? JK觸發(fā)器是一種功能較完善,應(yīng)用很廣泛的雙穩(wěn)態(tài)觸發(fā)器。圖9-5(a)所示是一種典型結(jié)構(gòu)的
    發(fā)表于 03-08 13:41 ?2.4w次閱讀

    JK觸發(fā)器工作原理詳細(xì)介紹

    JK觸發(fā)器工作原理詳細(xì)介紹 JK觸發(fā)器,采用與或非電路結(jié)構(gòu),它的工作原理為:CP為0時(shí),
    發(fā)表于 03-08 13:47 ?5.3w次閱讀

    jk觸發(fā)器是什么原理_jk觸發(fā)器特性和狀態(tài)轉(zhuǎn)換圖

    JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器具有置0、置1、保持和翻轉(zhuǎn)功能,在各類集成觸發(fā)
    發(fā)表于 12-25 17:30 ?18.8w次閱讀
    <b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>是什么原理_<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>特性<b class='flag-5'>表</b>和狀態(tài)轉(zhuǎn)換圖

    jk邊沿觸發(fā)器工作原理

    本文開(kāi)始介紹了JK觸發(fā)器工作特性與邊沿JK觸發(fā)器的特點(diǎn),其次介紹了邊沿JK
    發(fā)表于 01-30 17:17 ?3.7w次閱讀
    <b class='flag-5'>jk</b>邊沿<b class='flag-5'>觸發(fā)器</b><b class='flag-5'>工作原理</b>

    主從jk觸發(fā)器工作原理

    為了解決輸入信號(hào)之間的約束問(wèn)題,避免輸入端r、s出現(xiàn)全1的情況,可將電路改進(jìn)為主從型jk觸發(fā)器,簡(jiǎn)稱為jk觸發(fā)器
    的頭像 發(fā)表于 08-05 15:49 ?4.2w次閱讀
    主從<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>工作原理</b>

    JK觸發(fā)器邏輯符號(hào)_jk觸發(fā)器的特性方程

    JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器具有置0、置1、保持和翻轉(zhuǎn)功能,在各類集成觸發(fā)
    的頭像 發(fā)表于 11-08 14:48 ?9.2w次閱讀
    <b class='flag-5'>JK</b><b class='flag-5'>觸發(fā)器</b>邏輯符號(hào)_<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>的特性方程

    JK觸發(fā)器工作原理及競(jìng)態(tài)條件

    JK觸發(fā)器也稱為通用可編程觸發(fā)器,因?yàn)槭褂闷銳、K輸入具有預(yù)置和清除功能,它可以模仿任何其它觸發(fā)器的功能。
    的頭像 發(fā)表于 09-20 16:42 ?3.9w次閱讀
    <b class='flag-5'>JK</b><b class='flag-5'>觸發(fā)器</b>的<b class='flag-5'>工作原理</b>及競(jìng)態(tài)條件

    jk觸發(fā)器和t觸發(fā)器工作原理、特點(diǎn)和應(yīng)用

    JK觸發(fā)器和T觸發(fā)器都是數(shù)字電路中常用的觸發(fā)器,它們?cè)诖鎯?chǔ)和傳遞信息方面發(fā)揮著重要作用。然而,它們?cè)诠δ芎蛻?yīng)用上存在一定的差異。 一、JK
    的頭像 發(fā)表于 08-28 09:43 ?1947次閱讀

    jk觸發(fā)器的功能有哪些

    JK觸發(fā)器是一種具有兩個(gè)穩(wěn)定狀態(tài)的雙穩(wěn)態(tài)電路,廣泛應(yīng)用于數(shù)字電路設(shè)計(jì)中。本文將詳細(xì)介紹JK觸發(fā)器的功能、工作原理、邏輯特性、應(yīng)用場(chǎng)景以及與其
    的頭像 發(fā)表于 08-28 09:48 ?902次閱讀