0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是D觸發(fā)器,D觸發(fā)器如何工作的?

科技觀(guān)察員 ? 來(lái)源:build-electronic-circuits ? 作者:build-electronic-circ ? 2023-06-29 11:50 ? 次閱讀

什么是觸發(fā)器?

鎖存器和觸發(fā)器有時(shí)組合在一起,因?yàn)樗鼈兌伎梢栽谄漭敵錾洗鎯?chǔ)一位(1或0)。與鎖存器相比,觸發(fā)器是需要時(shí)鐘信號(hào)(Clk)的同步電路。D 觸發(fā)器僅在時(shí)鐘從

0 到 1(上升沿)或 1 到 0(下降沿)時(shí)存儲(chǔ)來(lái)自 D 輸入的新值。

D 觸發(fā)器由兩個(gè) D 閂鎖構(gòu)成。您可以看到一個(gè) D 觸發(fā)器,它在下面的上升沿更新:

D 觸發(fā)器主從電路D 觸發(fā)器主從電路

該電路的時(shí)序圖如下所示。它顯示了上升沿觸發(fā)的 D 觸發(fā)器的行為。輸出Q僅在時(shí)鐘從0變?yōu)?時(shí)變?yōu)镈輸入的值。

D觸發(fā)器時(shí)序圖

D觸發(fā)器的時(shí)序圖

D觸發(fā)器如何工作?

由于輸出 Q 僅在時(shí)鐘輸入從 0 變?yōu)?1 時(shí)發(fā)生變化,因此您將獲得以下真值表:

時(shí)鐘DQ描述

0XQ內(nèi)存

(無(wú)變化)

0→1 (↑)00將 Q 重置為 0

0→1 (↑)11將 Q 設(shè)置為 1

1XQ內(nèi)存

(無(wú)變化)

在真值表的第一行和最后一行中,時(shí)鐘輸入為 0 和

1。它們都不是上升沿信號(hào),因此不會(huì)發(fā)生任何事情。Q輸出保留其具有的任何值。在這種情況下,無(wú)論D輸入具有什么值,Q輸出都不會(huì)改變,它將保持其值不變。這就是這個(gè)電路“記住”一點(diǎn)的方式。

看看中間的兩排。這里的時(shí)鐘輸入從0到1,所以你有一個(gè)上升沿。這意味著如果D輸入為0,Q輸出將復(fù)位為0。如果 D 輸入為 1,則 Q 輸出將設(shè)置為

1。

預(yù) 置

您在準(zhǔn)備使用的芯片(例如 CD4013)中找到的 D 觸發(fā)器通常還具有設(shè)置和重置輸入,您可以使用這些輸入強(qiáng)制 D 觸發(fā)器在輸出上以 1 或 0

開(kāi)頭。使用這些引腳有時(shí)稱(chēng)為“預(yù)設(shè)”D觸發(fā)器。

D 觸發(fā)器與鎖存器的優(yōu)勢(shì)

D 型鎖存電路在 D 觸發(fā)器中的應(yīng)用

D 鎖存電路

D鎖存器的缺點(diǎn)之一是,當(dāng)其使能引腳為1時(shí),其輸出可以隨時(shí)改變。因此,如果將時(shí)鐘信號(hào)應(yīng)用于 D 鎖存器,則在正脈沖持續(xù)期間,Q

輸出也可能發(fā)生變化。

在上面的時(shí)序圖中,您可以看到在一個(gè)時(shí)鐘周期內(nèi),輸出既是1又是0,因?yàn)镈輸入在時(shí)鐘脈沖期間發(fā)生變化。這是你不希望在時(shí)鐘數(shù)字系統(tǒng)中發(fā)生的事情。

要使該觸發(fā)器僅在時(shí)鐘信號(hào)的上升沿上改變其輸出,您可以構(gòu)建一個(gè)主從D觸發(fā)器電路,該電路需要兩個(gè)D鎖存器的組合,如下所示:

主從D觸發(fā)器的塊

D 人字拖的工作原理

當(dāng)Clk輸入為0時(shí),主鎖存器的輸出將更改為D輸入的輸出。

如果Clk為0,則表示從鎖存器的使能輸入也為0。因此,此鎖存器的輸出不會(huì)發(fā)生任何事情。

但在Clk從0變?yōu)?(上升沿)的那一刻,從鎖存器的使能輸入設(shè)置為1。這意味著當(dāng)Clk從0變?yōu)?時(shí),主鎖存器輸出端的任何內(nèi)容都將保存到從鎖存器的輸出中。

如果用 NAND 門(mén)構(gòu)建的 D 鎖存器替換符號(hào),您將獲得:

主從電路

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    903

    瀏覽量

    41311
  • D觸發(fā)器
    +關(guān)注

    關(guān)注

    3

    文章

    164

    瀏覽量

    47737
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    1990

    瀏覽量

    60867
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    關(guān)于D觸發(fā)器的問(wèn)題

    `如圖所示,圖中第一個(gè)觸發(fā)器D接第二個(gè)觸發(fā)器的非Q端,這個(gè)時(shí)序圖,整不明白啊,我的看法是:當(dāng)?shù)谝粋€(gè)時(shí)鐘信號(hào)高電平來(lái)的時(shí)候,第一個(gè)觸發(fā)器的輸出狀態(tài)Q是不能判斷的啊,因?yàn)?/div>
    發(fā)表于 01-16 11:50

    D觸發(fā)器/J-K觸發(fā)器的功能測(cè)試及其應(yīng)用

    D觸發(fā)器的功能測(cè)試74LS74型雙D觸發(fā)器芯片引腳圖,D觸發(fā)器功能測(cè)試的引腳連線(xiàn)圖,
    發(fā)表于 02-14 15:27 ?0次下載
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>/J-K<b class='flag-5'>觸發(fā)器</b>的功能測(cè)試及其應(yīng)用

    JK觸發(fā)器 D觸發(fā)器 RS觸發(fā)器 T觸發(fā)器 真值表

    D觸發(fā)器真值表分析: 1. D 觸發(fā)器真值表   Dn   
    發(fā)表于 09-11 23:15 ?1.9w次閱讀

    D觸發(fā)器

    D觸發(fā)器 同步式D觸發(fā)器邏輯電路圖 D觸發(fā)器功能
    發(fā)表于 10-20 09:57 ?2394次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>

    D觸發(fā)器,D觸發(fā)器是什么意思

    D觸發(fā)器,D觸發(fā)器是什么意思   邊沿D 觸發(fā)器:  電平
    發(fā)表于 03-08 13:53 ?4813次閱讀

    D觸發(fā)器工作原理是什么?

    D觸發(fā)器工作原理是什么? 邊沿D 觸發(fā)器: 負(fù)跳沿觸發(fā)的主從
    發(fā)表于 03-08 13:56 ?7w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>工作</b>原理是什么?

    D觸發(fā)器組成T和J-K觸發(fā)器電路圖

    圖中所示是用CMOS電路D觸發(fā)器組成T型觸發(fā)器和J-K觸發(fā)器線(xiàn)路。圖示線(xiàn)路將D觸發(fā)器的Q端與
    發(fā)表于 09-20 03:31 ?2w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>組成T和J-K<b class='flag-5'>觸發(fā)器</b>電路圖

    J-K觸發(fā)器組成D觸發(fā)器電路圖

    圖中所示是用J-K觸發(fā)器組成的D觸發(fā)器電路。 從J-K觸發(fā)器的邏輯圖已知在D觸發(fā)器端增
    發(fā)表于 09-24 00:21 ?8139次閱讀
    J-K<b class='flag-5'>觸發(fā)器</b>組成<b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>電路圖

    D觸發(fā)器的結(jié)構(gòu)特點(diǎn)、工作原理及主要應(yīng)用

    D觸發(fā)器也稱(chēng)為“延遲觸發(fā)器”或“數(shù)據(jù)觸發(fā)器”,主要用于存儲(chǔ)1位二進(jìn)制數(shù)據(jù),是數(shù)字電子產(chǎn)品中廣泛使用的觸發(fā)器之一。除了作為數(shù)字系統(tǒng)中的基本存儲(chǔ)
    的頭像 發(fā)表于 10-11 17:21 ?15.4w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>的結(jié)構(gòu)特點(diǎn)、<b class='flag-5'>工作</b>原理及主要應(yīng)用

    d觸發(fā)器有幾個(gè)穩(wěn)態(tài) d觸發(fā)器和rs觸發(fā)器的區(qū)別

    D觸發(fā)器的穩(wěn)態(tài) D觸發(fā)器是數(shù)字電路中常用的一種存儲(chǔ)元件,它有兩種穩(wěn)態(tài),即低電平穩(wěn)態(tài)和高電平穩(wěn)態(tài)。當(dāng)輸入D為低電平時(shí),輸出Q保持為低電平;當(dāng)輸
    的頭像 發(fā)表于 02-06 11:32 ?2896次閱讀

    d觸發(fā)器的邏輯功能 d觸發(fā)器sd和rd作用

    D觸發(fā)器是一種常見(jiàn)的數(shù)字邏輯電路,它在數(shù)字系統(tǒng)和計(jì)算機(jī)中扮演著重要的角色。本文將詳細(xì)探討D觸發(fā)器的邏輯功能、工作原理以及RD(Reset-
    的頭像 發(fā)表于 02-06 13:52 ?1.7w次閱讀

    t觸發(fā)器d觸發(fā)器的區(qū)別和聯(lián)系

    在數(shù)字電路設(shè)計(jì)中,觸發(fā)器是一種非常重要的存儲(chǔ)元件,用于存儲(chǔ)一位二進(jìn)制信息。觸發(fā)器的種類(lèi)很多,其中最為常見(jiàn)的是T觸發(fā)器(Toggle Flip-Flop)和D
    的頭像 發(fā)表于 08-11 09:37 ?524次閱讀

    d觸發(fā)器是電平觸發(fā)還是邊沿觸發(fā)

    D觸發(fā)器(Data Flip-Flop)是一種常見(jiàn)的數(shù)字邏輯電路元件,主要用于存儲(chǔ)一位二進(jìn)制數(shù)據(jù)。D觸發(fā)器可以是電平觸發(fā)的,也可以是邊沿
    的頭像 發(fā)表于 08-22 10:17 ?207次閱讀

    t觸發(fā)器變?yōu)?b class='flag-5'>d觸發(fā)器的條件

    在數(shù)字電路設(shè)計(jì)中,觸發(fā)器是一種非常重要的存儲(chǔ)元件,用于存儲(chǔ)一位二進(jìn)制信息。觸發(fā)器的種類(lèi)很多,其中最為常見(jiàn)的有JK觸發(fā)器、D觸發(fā)器和T
    的頭像 發(fā)表于 08-22 10:33 ?257次閱讀

    d觸發(fā)器和jk觸發(fā)器的區(qū)別是什么

    ,可以存儲(chǔ)一位二進(jìn)制信息。觸發(fā)器的輸出狀態(tài)取決于輸入信號(hào)和觸發(fā)器的當(dāng)前狀態(tài)。觸發(fā)器的分類(lèi)主要有D觸發(fā)器、JK
    的頭像 發(fā)表于 08-22 10:37 ?335次閱讀