0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AFE8092 AGC功能中的幀同步特性詳解

科技觀察員 ? 來源:e2echina.ti. ? 作者:Jason Ren ? 2023-07-03 17:29 ? 次閱讀

TI Transceiver芯片是高集成度,高性能的射頻收發(fā)器芯片。產(chǎn)品族內(nèi)產(chǎn)品架構(gòu)種類豐富。在產(chǎn)品架構(gòu)方面,包括了以AFE77xx系列為代表的零中頻架構(gòu)收發(fā)信機,以AFE80xx,AFE79xx,AFE76xx系列為代表的射頻直采架構(gòu)收發(fā)信機。在產(chǎn)品通道數(shù)方面,支持最低2T2R1F,4T4R2F到8T8R2F的通道數(shù)。同時,也支持大部分射頻控制功能,如AC校正,PAP保護(hù)以及AGC控制功能。本篇會簡單介紹AFE8092的AGC功能中涉及的幀同步特性,指導(dǎo)用戶針對射頻系統(tǒng)要求進(jìn)行參數(shù)指標(biāo)設(shè)計。

AFE8092是TI基于射頻直采架構(gòu)的收發(fā)信機,由于其大帶寬,高性能射頻指標(biāo),高靈活度的優(yōu)勢廣泛應(yīng)用在基站射頻板上。其框圖如下所示。其中,每個發(fā)射鏈路包含最高12Gsps采樣率的DAC,最高支持到800MHz的帶寬,40dB動態(tài)范圍0.125dB增益步進(jìn)(0.125dB由數(shù)字部分提供)的DSA用于進(jìn)行鏈路增益調(diào)整。其數(shù)字部分包括信號鏈路上的DDC/DUC,靈活適應(yīng)用戶的多頻段應(yīng)用場景,也包括數(shù)字PAP功能方便用戶進(jìn)行系統(tǒng)魯棒性設(shè)計。

每個接收鏈路包括最大采樣率4Gsps的ADC,最高支持400Mhz的帶寬,31dB步進(jìn)的DSA用于進(jìn)行鏈路增益控制。其數(shù)字部分和發(fā)射鏈路類似,同時也集成了AGC(AutomaticGain Control)控制功能。

圖1 AFE8092內(nèi)部模塊架構(gòu)框圖

在基站射頻系統(tǒng)應(yīng)用中,由于UE用戶接入的隨機性,接收機收到的射頻信號功率具有著時變特性,而基于射頻接收機動態(tài)靈敏度考慮,接收機需要根據(jù)基站收到的信號功率大小針對信號鏈路的增益進(jìn)行實時更新,因此AFE8092集成了AGC控制功能在系統(tǒng)中實現(xiàn)閉環(huán)增益控制功能。AFE8092的AGC控制框圖如下所示.AFE8092的AGC控制邏輯為基于器件RX鏈路上的射頻功率檢測器的回讀結(jié)果進(jìn)行動態(tài)的DSA擋位調(diào)節(jié)。

圖2 AFE8092 接收鏈路AGC模塊示意圖

可以看到,在傳統(tǒng)的AGC調(diào)整行為模式中,AGC控制器收到的信息只有射頻功率檢測器信息,只對外部信號功率負(fù)責(zé),不對射頻無線幀負(fù)責(zé)。但是在TDD應(yīng)用場景中,存在著無線幀的概念。如下圖所示,D時隙內(nèi)TX打開,U時隙內(nèi)RX打開,S時隙內(nèi)TX/RX按照特定比例時間打開??梢钥吹?,從D切換到S時,存在著RX從關(guān)閉到打開的情況,從U切換到D時,存在著RX從打開到關(guān)閉的情況。這種控制模式在某些場景下存在著兩點問題:(1)單個上行時隙中間位置,用戶不想要觸發(fā)AGC;

(2)在U時隙開始時可能存在的大信號是用戶想要忽略掉,不想要計入AGC事件中去的。因此,TI基于此需求在AFE8092中集成了我們所說的幀同步功能。

圖3 無線幀時隙示意圖

幀同步功能的核心是在單個上行時隙內(nèi)凍結(jié)DSA,在下次出現(xiàn)RX打開動作(RX_EN)時再進(jìn)行DSA調(diào)整。同時,計數(shù)器和調(diào)整DSA的動作都需要和RX_EN進(jìn)行時延上的聯(lián)動。共有兩種和系統(tǒng)聯(lián)動的配置模式:AGC功率統(tǒng)計窗長在單個RX時隙內(nèi)和AGC功率統(tǒng)計窗長跨RX時隙。

如圖3所示為AGC功率統(tǒng)計窗長(圖中紅色方框為功率統(tǒng)計窗)在單個RX時隙內(nèi)的行為模式示意圖,時間流動方向為從左到右,一次完整的AGC調(diào)整周期按照圖中標(biāo)注的步驟順次執(zhí)行。下面一一進(jìn)行解釋:

RX_EN信號來臨,RX通道開啟

RX_EN信號來臨后,一段時間(windowOffsetPeriod,用戶可配參數(shù))內(nèi)AGC的功率統(tǒng)計計數(shù)器和DSA不做任何動作。

經(jīng)歷過windowOffsetPeriod后,會有兩個動作:

如果上一周期內(nèi)的AGC觸發(fā)了控制動作,則DSA按照AGC控制邏輯調(diào)整到預(yù)期值

AGC觸發(fā)門限動作:功率統(tǒng)計計數(shù)器清零并重新計數(shù)

經(jīng)過一段時間(windowPeriod,用戶可配參數(shù))后,計數(shù)器被freeze同時DSA不做任何動作

進(jìn)入下一個幀同步周期

圖4 AGC功率統(tǒng)計窗長

如圖4所示為AGC功率統(tǒng)計窗長(圖中紅色方框為功率統(tǒng)計窗)跨越單個RX時隙的行為模式示意圖。與圖4的例子有些類似,區(qū)別主要是圖5的例子中,在RX_EN重新拉低后,RX的計數(shù)器不會復(fù)位直至WindowPeriod結(jié)束。在WindowPeriod跨越多個RX_EN的情況下,AGC會統(tǒng)計多個上行時隙的功率并進(jìn)行DSA動作判決。

圖5 AGC功率統(tǒng)計窗長

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • AGC
    AGC
    +關(guān)注

    關(guān)注

    0

    文章

    158

    瀏覽量

    51478
  • 幀同步
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    9370
收藏 人收藏

    評論

    相關(guān)推薦

    FPGA設(shè)計同步系統(tǒng)的實現(xiàn)

    FPGA設(shè)計同步系統(tǒng)的實現(xiàn)數(shù)字通信時,一般以一定數(shù)目的碼元組成一個個“字”或“句”,即組成一個個“”進(jìn)行傳輸,因此
    發(fā)表于 08-11 16:22

    FPGA設(shè)計同步系統(tǒng)的實現(xiàn)

    FPGA設(shè)計同步系統(tǒng)的實現(xiàn)數(shù)字通信時,一般以一定數(shù)目的碼元組成一個個“字”或“句”,即組成一個個“”進(jìn)行傳輸,因此
    發(fā)表于 08-11 17:44

    同步搜索電路同步標(biāo)志輸出無效

    輸入數(shù)據(jù)data為8 bit并行數(shù)據(jù)流,基本結(jié)構(gòu)為數(shù)據(jù),長為10字節(jié),同步字為H“FF”。clk為輸入同步時鐘。1、搜索出數(shù)據(jù)流
    發(fā)表于 04-28 09:55

    基于FPGA的光纖通信系統(tǒng)同步頭檢測設(shè)計

     為實現(xiàn)設(shè)備存在的低速數(shù)據(jù)光纖通信的同步復(fù)接/ 分接,提出一種基于FPGA 的同步頭信號提取檢測方案,其中頭由7 位巴克碼111001
    發(fā)表于 10-26 16:56 ?46次下載

    同步,同步是什么意思

    同步,同步是什么意思 在數(shù)字通信時,一般總是以一定數(shù)目的碼元組成一個個的“字”或“句”,即組成一個個的“群”進(jìn)行傳輸
    發(fā)表于 03-17 17:30 ?2.4w次閱讀

    VHDL語言實現(xiàn)的同步算法

    數(shù)字通信網(wǎng)同步同步復(fù)接設(shè)備中最重要的部分,他包括同步碼的產(chǎn)生和
    發(fā)表于 07-02 18:33 ?1605次閱讀
    VHDL語言實現(xiàn)的<b class='flag-5'>幀</b><b class='flag-5'>同步</b>算法

    采用FPGA實現(xiàn)同步同步系統(tǒng)的設(shè)計

    為了能在GPS接收端獲取正確導(dǎo)航電文,研究了CJPS接收機位同步同步的基本原理和實現(xiàn)方式。提出一種采用FPGA來實現(xiàn)位同步、
    發(fā)表于 11-07 17:13 ?12次下載
    采用FPGA實現(xiàn)<b class='flag-5'>同步</b>、<b class='flag-5'>幀</b><b class='flag-5'>同步</b>系統(tǒng)的設(shè)計

    AFE8092天線校正功能配置方法

    RF Transceiver芯片的集成度越來越高,AAU的射頻鏈路的功能前移。AFE8092是TI高性能,大帶寬的多通道射頻收發(fā)器件,已經(jīng)大規(guī)模在5G Massive MIMO射頻TRX板上成功商用
    的頭像 發(fā)表于 03-15 09:33 ?2066次閱讀
    <b class='flag-5'>AFE8092</b>天線校正<b class='flag-5'>功能</b>配置方法

    AFE8092IABJ 寬帶寬多通道收發(fā)器的中文資料

    AFE8092IABJ 寬帶寬多通道收發(fā)器的中文資料
    的頭像 發(fā)表于 12-16 14:17 ?1048次閱讀
    <b class='flag-5'>AFE8092</b>IABJ 寬帶寬多通道收發(fā)器的中文資料

    AFE8092同步特性簡析

    AFE8092同步特性簡析
    的頭像 發(fā)表于 08-24 13:37 ?557次閱讀
    <b class='flag-5'>AFE8092</b><b class='flag-5'>幀</b><b class='flag-5'>同步</b><b class='flag-5'>特性</b>簡析

    TI AFE8092 AFE8030 JESD204C配置及調(diào)試手冊 Part B

    電子發(fā)燒友網(wǎng)站提供《TI AFE8092 AFE8030 JESD204C配置及調(diào)試手冊 Part B.pdf》資料免費下載
    發(fā)表于 08-29 10:50 ?0次下載
    TI <b class='flag-5'>AFE8092</b> <b class='flag-5'>AFE</b>8030 JESD204C配置及調(diào)試手冊 Part B

    TI AFE8092/AFE8030 JESD204C配置及調(diào)試手冊 Part C

    電子發(fā)燒友網(wǎng)站提供《TI AFE8092/AFE8030 JESD204C配置及調(diào)試手冊 Part C.pdf》資料免費下載
    發(fā)表于 08-29 10:39 ?0次下載
    TI <b class='flag-5'>AFE8092</b>/<b class='flag-5'>AFE</b>8030 JESD204C配置及調(diào)試手冊 Part C

    TI AFE8092 AFE8030 JESD204配置及調(diào)試手冊- Part A

    電子發(fā)燒友網(wǎng)站提供《TI AFE8092 AFE8030 JESD204配置及調(diào)試手冊- Part A.pdf》資料免費下載
    發(fā)表于 09-03 10:02 ?2次下載
    TI <b class='flag-5'>AFE8092</b> <b class='flag-5'>AFE</b>8030 JESD204配置及調(diào)試手冊- Part A

    TI Transceiver芯片AFE8092AGC控制方法

    電子發(fā)燒友網(wǎng)站提供《TI Transceiver芯片AFE8092AGC控制方法.pdf》資料免費下載
    發(fā)表于 09-04 09:38 ?0次下載
    TI Transceiver芯片<b class='flag-5'>AFE8092</b>的<b class='flag-5'>AGC</b>控制方法

    基于TI AFE8092的AAU TX射頻鏈路設(shè)計分析

    電子發(fā)燒友網(wǎng)站提供《基于TI AFE8092的AAU TX射頻鏈路設(shè)計分析.pdf》資料免費下載
    發(fā)表于 09-11 10:23 ?0次下載
    基于TI <b class='flag-5'>AFE8092</b>的AAU TX射頻鏈路設(shè)計分析