0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鎖存器仿真設(shè)計

冬至子 ? 來源:半導(dǎo)體技術(shù)人 ? 作者:半導(dǎo)體技術(shù)人 ? 2023-07-06 15:10 ? 次閱讀

鎖存器(Latch)是一種對脈沖電平敏感的存儲單元,它們可以在特定輸入脈沖電平作用下改變狀態(tài)。鎖存,就是把信號暫存以維持某種電平狀態(tài)。

鎖存器的最主要作用是緩存,其次完成高速的控制器與慢速的外設(shè)的不同步問題,再其次是解決驅(qū)動的問題,最后是解決一個I/O口既能輸出也能輸入的問題。鎖存器是利用電平控制數(shù)據(jù)的輸入,它包括不帶使能控制的鎖存器和帶使能控制的鎖存器。

首尾相接的兩個反相器構(gòu)成了互相反饋耦合的形態(tài),這就是鎖存器的基本電路結(jié)構(gòu)。但是這里是基于一個假設(shè),假設(shè)反相器A的輸入為1,那么它的輸出為0,兩個反相器連在一起通過互相反饋加強,則能保持0和1兩個值。如果沒有這個假設(shè),它能保存的值將是不確定的。

圖片

圖片

模型參數(shù)

NPN(Is=6.734f Xti=3 Eg=1.11 Vaf=74.03 Bf=416.4 Ne=1.259 Ise=6.734f Ikf=66.78m Xtb=1.5 Br=.7371 Nc=2 Isc=0 Ikr=0 Rc=1 Cjc=3.638p Mjc=.3085 Vjc=.75 Fc=.5 Cje=4.493p Mje=.2593 Vje=.75 Tr=239.5n Tf=301.2p Itf=.4 Vtf=4 Xtf=2 Rb=10)

圖片

##########################################

圖片

圖片

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 控制器
    +關(guān)注

    關(guān)注

    112

    文章

    15885

    瀏覽量

    175357
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    308

    瀏覽量

    43046
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    903

    瀏覽量

    41314
  • 電平控制
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    7851
收藏 人收藏

    評論

    相關(guān)推薦

    FPGA的設(shè)計中為什么避免使用

    前言 在FPGA的設(shè)計中,避免使用是幾乎所有FPGA工程師的共識,Xilinx和Altera也在手冊中提示大家要慎用
    的頭像 發(fā)表于 11-16 11:42 ?8183次閱讀
    FPGA的設(shè)計中為什么避免使用<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>

    電工學(xué):RS仿真#電工

    仿真技術(shù)電工學(xué)
    學(xué)習(xí)電子
    發(fā)布于 :2022年11月13日 08:27:41

    的作用

    數(shù)碼管的動態(tài)顯示截取了部分程序,使用了74hc573,但是我覺得去掉程序照樣可以執(zhí)行
    發(fā)表于 03-11 16:59

    的缺點和優(yōu)點

    (latch)---對脈沖電平敏感,在時鐘脈沖的電平作用下改變狀態(tài)是電平觸發(fā)的存儲單
    發(fā)表于 04-23 03:35

    預(yù)放大比較是什么工作原理?如何使用Spectre預(yù)放大比較進行仿真?

    預(yù)放大比較是什么工作原理?運放的電路結(jié)構(gòu)分析如何使用Spectre預(yù)放大
    發(fā)表于 04-08 06:56

    關(guān)于modelsim后仿真出現(xiàn)不定態(tài)的問題

    未在延時鏈上傳遞時,結(jié)果是確定的。但是信號在演示鏈上傳播時,結(jié)果卻出現(xiàn)了不定態(tài)。有的時候?qū)懫渌某绦驎r,用D觸發(fā)
    發(fā)表于 09-26 20:41

    ,是什么意思

    ,是什么意思
    發(fā)表于 03-09 09:44 ?1.2w次閱讀

    地址,地址是什么意思

    地址,地址是什么意思   地址
    發(fā)表于 03-09 09:49 ?4755次閱讀

    常用芯片有哪些_的作用介紹

    本文開始介紹了什么是的工作原理,其次介紹了
    發(fā)表于 01-31 16:30 ?8w次閱讀
    常用<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>芯片有哪些_<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>的作用介紹

    的工作原理

    本文首先介紹了的工作原理,其次闡述了的作用,最后闡述了
    的頭像 發(fā)表于 08-21 18:57 ?9w次閱讀

    應(yīng)用的Multisim仿真實例實驗圖免費下載

    本文檔的主要內(nèi)容詳細介紹的是應(yīng)用的Multisim仿真實例實驗電路圖免費下載。
    發(fā)表于 09-04 16:55 ?26次下載
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>應(yīng)用的Multisim<b class='flag-5'>仿真</b>實例實驗圖免費下載

    原理測試的Multisim仿真實例原理圖免費下載

    本文檔的主要內(nèi)容詳細介紹的是原理測試的Multisim仿真實例原理圖免費下載。
    發(fā)表于 09-10 14:54 ?34次下載
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>原理測試的Multisim<b class='flag-5'>仿真</b>實例原理圖免費下載

    詳解

    P0口作為分時復(fù)用接口,既要作為數(shù)據(jù)總線口,又要作為地址總線口 輸出的低8位地址需要用8位 ALE的下降沿將P0口輸出的低8位地址
    發(fā)表于 11-26 20:51 ?11次下載
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>詳解

    的工作原理

    的工作原理? (latch)是一種用于存儲和記憶數(shù)字信號的電路。它被廣泛用于計算機和
    的頭像 發(fā)表于 12-08 11:18 ?4955次閱讀

    d解決了sr的什么問題

    D(Data Latch)和SR(Set-Reset Latch)是數(shù)字電路中常見的
    的頭像 發(fā)表于 08-28 09:16 ?218次閱讀