0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用CD4007陣列構(gòu)建CMOS邏輯功能

jf_pJlTbmA9 ? 來(lái)源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-10 10:12 ? 次閱讀

目標(biāo)

本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng)“使用CD4007陣列構(gòu)建CMOS邏輯功能”中探討的CMOS邏輯基本原理,并獲取更多使用復(fù)雜CMOS門級(jí)電路的經(jīng)驗(yàn)。具體而言,您將了解如何使用CMOS傳輸門和CMOS反相器來(lái)構(gòu)建傳輸門異或(XOR)和異或非邏輯功能。

背景知識(shí)

為了在本實(shí)驗(yàn)活動(dòng)中構(gòu)建邏輯功能,需要使用ADALP2000模擬部件套件中的CD4007 CMOS陣列和分立式NMOS和PMOS晶體管(ZVN2110A NMOS和ZVP2110A PMOS)。CD4007由3對(duì)互補(bǔ)MOSFET組成,如圖1所示。每對(duì)共用一個(gè)柵極(引腳6、3和10)。所有PMOSFET(正電源引腳14)以及NMOSFET(地引腳7)的襯底都共用。左邊一對(duì),NMOS源極引腳連接到NMOS襯底(引腳7),PMOS源極引腳連接到PMOS襯底(引腳14)。另外兩對(duì)均為通用型。右邊一對(duì),NMOS的漏極引腳連接到PMOS的漏極引腳,即引腳12。

1684200931155511.jpg

圖1.CD4007功能框圖。

CD4007是一款多功能IC。例如,單個(gè)CD4007可用于構(gòu)建三個(gè)反相器、一個(gè)反相器加上兩個(gè)傳輸門或其他復(fù)雜的邏輯功能,如NAND和NOR門。反相器和傳輸門尤其適合構(gòu)建傳輸門XOR和XNOR邏輯功能。XOR和XNOR邏輯門的示意圖符號(hào)如圖2所示。

1684200926696280.jpg

圖2.XOR和XNOR示意圖符號(hào)。

靜電放電

CD4007與許多CMOS集成電路一樣,很容易被靜電放電損壞。CD4007包括二極管,可防止其受靜電放電的影響,但如果操作不當(dāng)仍可能會(huì)損壞。使用對(duì)靜電敏感的電子產(chǎn)品時(shí),通常會(huì)使用防靜電墊和腕帶。然而,在家里(正規(guī)的實(shí)驗(yàn)環(huán)境之外)工作時(shí),可能沒有這些物品。避免靜電放電的一種低成本方法是在接觸IC之前先使自己接地。在操作CD4007之前,使積聚的靜電放電將有助于確保在實(shí)驗(yàn)過程中不會(huì)損壞芯片。

材料

?ADALM2000主動(dòng)學(xué)習(xí)模塊

?無(wú)焊試驗(yàn)板

?1個(gè)CD4007(CMOS陣列)

?2個(gè)ZVN2110A NMOS晶體管

?2個(gè)ZVP2110A PMOS晶體管

說明

現(xiàn)在我們將使用單刀雙擲(SPDT)傳輸門開關(guān)和兩個(gè)CMOS反相器來(lái)構(gòu)建XOR門(和XNOR),如圖3所示。兩個(gè)傳輸門協(xié)同工作以實(shí)現(xiàn)選擇器操作。根據(jù)A輸入的狀態(tài),輸入B或輸入B的反相會(huì)通過節(jié)點(diǎn)C (XOR)輸出。另外兩個(gè)反相器M9和M10使C反相以產(chǎn)生CBAR (XNOR)輸出。

在無(wú)焊試驗(yàn)板上構(gòu)建圖3所示的XOR/XNOR電路。器件M1至M6采用CD4007 CMOS陣列,兩個(gè)反相器級(jí)(反相器級(jí)M7和M8,以及M9和M10)分別使用ZVN2110A NMOS和ZVP2110A PMOS。電路使用ADALM2000的固定5 V電源供電。

電路中有兩個(gè)邏輯輸入A和B。同相XOR輸出位于節(jié)點(diǎn)C,而該輸出的反相位于節(jié)點(diǎn)CBAR以形成XNOR函數(shù)。

1684200920190940.jpg

圖3.XOR和XNOR門。

硬件設(shè)置

在實(shí)驗(yàn)最初,將兩個(gè)AWG輸出配置直流源。根據(jù)需要,示波器通道將用于監(jiān)控電路的輸入和輸出。固定+5 V電源用于為電路供電。在此實(shí)驗(yàn)中,應(yīng)禁用固定–5 V電源。

1684200916728251.jpg

圖4.XOR和XNOR門試驗(yàn)板電路。

程序步驟

將AWG1連接引腳6,作為A輸入端。將AWG2連接引腳1和9,作為B輸入端。示波器通道1連接引腳2、5和12,作為C輸出端。示波器通道2連接M9和M10的漏極引腳,作為CBAR輸出端。確保打開固定5 V電源。

首先,打開AWG控制界面并將AWG1設(shè)置為0 V直流電壓,對(duì)A施加邏輯低電平。將AWG2設(shè)置為0 V直流電壓,對(duì)B輸入段施加邏輯低電平。

1684200911351776.jpg

圖5.COUT和CBAR輸出。

觀察示波器通道1上柵極的輸出C。示波器界面上應(yīng)顯示穩(wěn)定的直流電壓。

現(xiàn)在將兩個(gè)AWG通道均配置為具有5 V幅度峰峰值和2.5 V偏移(0 V至5 V擺幅)的方波。將AWG1設(shè)置為1 kHz頻率,將AWG2設(shè)置為2 kHz頻率或AWG1頻率的兩倍。確保將AWG設(shè)置為同步運(yùn)行。

觀察示波器界面上A和B輸入信號(hào)相應(yīng)的C輸出和CBAR輸出。

接著,將AWG2設(shè)置為與AWG1相同的1 kHz頻率,但將AWG2的相位設(shè)置為90°。觀察示波器界面上A和B輸入信號(hào)相應(yīng)的C輸出和CBAR輸出。

XOR門用作鑒相器

鑒相器或相位比較器是一種邏輯電路,用于產(chǎn)生代表兩個(gè)邏輯信號(hào)輸入之間相位差的模擬輸出電壓信號(hào)。它是鎖相環(huán)(PLL)的中心元件。檢測(cè)信號(hào)之間的相位關(guān)系是許多系統(tǒng)中的重要功能模塊,如電機(jī)控制、雷達(dá)、電信、解調(diào)器和伺服機(jī)構(gòu)。

方波信號(hào)的鑒相器可由XOR邏輯門組成。當(dāng)比較的兩個(gè)信號(hào)完全同相時(shí),即相位差為0°,XOR門將輸出恒定的零電平。例如,當(dāng)兩個(gè)信號(hào)的相位相差10°時(shí),在10/180或1/18周期(兩個(gè)信號(hào)值不同的極小部分周期)中,XOR門將輸出高電平。當(dāng)信號(hào)相位相差180°時(shí),即一個(gè)信號(hào)為高電平而另一個(gè)為低電平,反之亦然,此時(shí)XOR門的輸出在每個(gè)周期內(nèi)都會(huì)保持高電平。

當(dāng)XOR門鑒相器用于PLL系統(tǒng)時(shí),它通常鎖定在相位檢測(cè)范圍中間的90°相位差附近。在90°時(shí),XOR具有50%占空比的方波輸出,輸出頻率是輸入頻率的兩倍。方波占空比根據(jù)兩個(gè)輸入信號(hào)的相位差發(fā)生變化。XOR門的輸出通過低通濾波器產(chǎn)生的模擬電壓與兩個(gè)信號(hào)之間的相位差成正比。它需要對(duì)稱的方波輸入。如果一個(gè)輸入的占空比與另一個(gè)輸入的占空比略有不同,則低通濾波輸出將會(huì)偏移90°相位差時(shí)的理想中間范圍。

說明

將圖6所示的RC低通濾波器添加到XOR試驗(yàn)板電路中。將示波器通道1連接到RC濾波器輸出。

1684200907854896.jpg

圖6.XOR門鑒相器。

硬件設(shè)置

將兩個(gè)AWG通道均配置為具有5 V幅度峰峰值和2.5 V偏移(0 V至5 V擺幅)的方波。將AWG1和AWG2的頻率都設(shè)置為1 kHz。同時(shí)確保從AWG1和AWG2的相位都設(shè)置為0°開始。確保將AWG設(shè)置為同步運(yùn)行。

1684200903795513.jpg

圖7.XOR門鑒相器試驗(yàn)板電路。

程序步驟

將示波器通道1連接到C1的RC濾波器輸出,觀察鑒相器的濾波(DC)輸出。將示波器通道2連接到XOR門的輸出C,觀察邏輯門輸出的脈沖寬度。

圖8為Scopy波形圖示例。

1684200899235554.jpg

圖8.XOR門鑒相器采樣輸出。

替代元件選擇

使用四個(gè)獨(dú)立NMOS和PMOS晶體管(ZVN2110A和ZVP2110A)構(gòu)建的反相器對(duì)也可以由第二個(gè)CD4007 IC構(gòu)成,或者可以是采用六路反相器IC的CMOS反相器,如74HC04或CD4049。CD4066四通道SPST開關(guān)也可以作為采用CD4007構(gòu)建的開關(guān)的替代器件。

問題

1.對(duì)于圖3中的電路,將AWG1和AWG2設(shè)置為邏輯高電平(5 V)和低電平(0 V)值,并填入以下表格。

1.每組輸入(AB)的輸出值

輸入A 輸入B 輸出C 輸出CBAR
0 0
1 0
0 1
1 1

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5620

    瀏覽量

    234490
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9499

    瀏覽量

    136930
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    CD4007里的group A subgroup是什么意思

    請(qǐng)問有人知道CD4007里的group A subgroup是什么意思嗎,就如下面圖片里的所示,搞不懂?謝謝了
    發(fā)表于 05-23 10:56

    CD4007.pdf

    The CD4007C consists of three complementary pairs of NandP-channel enhancement mode MOS transistors
    發(fā)表于 04-02 22:41 ?33次下載

    cd4007中文資料pdf

    CD4007 雙互補(bǔ)對(duì)及反相器簡(jiǎn)要說明CD4007由3個(gè)n溝道和3個(gè)p溝道增強(qiáng)型MOS晶體管構(gòu)成通過改變晶體管各單元的連接可廣泛用作反相器波形整形電賂與非或非門線性放大器時(shí)鐘
    發(fā)表于 06-11 09:26 ?206次下載

    CMOS集成邏輯門的邏輯功能與參數(shù)測(cè)試

    CMOS集成邏輯門的邏輯功能與參數(shù)測(cè)試一、實(shí)驗(yàn)?zāi)康?.掌握CMOS集成門電路的邏輯
    發(fā)表于 07-15 18:37 ?0次下載

    CD系列芯片資料

    CD4001,CD4002,CD4003,CD4004,CD4005,CD4006,
    發(fā)表于 02-06 14:31 ?353次下載

    常用CD系列門電路

    門電路CD4000 雙3輸入端或非門CD4001 四2輸入端或非門 *CD4002 雙4輸入端或非門CD4007 雙互補(bǔ)對(duì)加反向器
    發(fā)表于 04-17 21:18 ?5782次閱讀

    高速CMOS邏輯8輸入與非門cd74hct30手冊(cè)

    Harris CD74HC30、CD74HCT30各包含一個(gè)8輸入NAND門在一個(gè)封裝中。他們提供系統(tǒng)直接實(shí)現(xiàn)正向邏輯的設(shè)計(jì)器8輸入NAND功能。
    發(fā)表于 08-01 11:20 ?8次下載

    cd4007中文資料匯總(cd4007引腳圖及功能_特性及應(yīng)用電路)

    本文主要介紹了cd4007中文資料匯總(cd4007引腳圖及功能_特性及應(yīng)用電路)。CD4007 雙互補(bǔ)對(duì)及反相器。CD4007由3個(gè)n溝道
    發(fā)表于 05-10 09:59 ?2.8w次閱讀
    <b class='flag-5'>cd4007</b>中文資料匯總(<b class='flag-5'>cd4007</b>引腳圖及<b class='flag-5'>功能</b>_特性及應(yīng)用電路)

    CD4007UB-MIL CMOS 雙路輔助對(duì)反向器

    電子發(fā)燒友網(wǎng)為你提供TI(TI)CD4007UB-MIL相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有CD4007UB-MIL的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,CD4007UB-MIL真值表,CD
    發(fā)表于 12-07 16:14

    使用CD4007陣列構(gòu)建CMOS邏輯功能

    本實(shí)驗(yàn)活動(dòng)的目標(biāo)是使用CD4007晶體管陣列構(gòu)建各種CMOS邏輯功能。
    的頭像 發(fā)表于 11-02 17:25 ?3761次閱讀
    使用<b class='flag-5'>CD4007</b><b class='flag-5'>陣列</b><b class='flag-5'>構(gòu)建</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b><b class='flag-5'>功能</b>

    CMOS邏輯電路、D型鎖存器

    本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng) “ADALM2000實(shí)驗(yàn):使用CD4007陣列構(gòu)建CMOS邏輯
    的頭像 發(fā)表于 05-29 14:16 ?963次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>電路、D型鎖存器

    CMOS邏輯電路、傳輸門XOR

    本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng) “使用CD4007陣列構(gòu)建CMOS邏輯功能” 中探討
    的頭像 發(fā)表于 05-29 14:17 ?3082次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>電路、傳輸門XOR

    使用CD4007陣列構(gòu)建CMOS邏輯功能

    本實(shí)驗(yàn)活動(dòng)的目標(biāo)是使用CD4007晶體管陣列構(gòu)建各種CMOS邏輯功能。
    的頭像 發(fā)表于 05-29 14:18 ?1545次閱讀
    使用<b class='flag-5'>CD4007</b><b class='flag-5'>陣列</b><b class='flag-5'>構(gòu)建</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b><b class='flag-5'>功能</b>

    ADALM2000實(shí)驗(yàn):CMOS邏輯電路、D型鎖存器

    本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng)“ADALM2000實(shí)驗(yàn):使用CD4007陣列構(gòu)建CMOS邏輯
    的頭像 發(fā)表于 07-10 09:55 ?609次閱讀
    ADALM2000實(shí)驗(yàn):<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>電路、D型鎖存器

    CMoS雙互補(bǔ)對(duì)加型逆變器CD4007UB TYPES 數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CMoS雙互補(bǔ)對(duì)加型逆變器CD4007UB TYPES 數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-17 09:18 ?0次下載
    <b class='flag-5'>CMoS</b>雙互補(bǔ)對(duì)加型逆變器<b class='flag-5'>CD4007</b>UB TYPES 數(shù)據(jù)表