0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用虛擬實驗設(shè)計加速半導(dǎo)體工藝發(fā)展

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-10 10:18 ? 次閱讀

實驗設(shè)計(DOE)是半導(dǎo)體工程研發(fā)中一個強大的概念,它是研究實驗變量敏感性及其對器件性能影響的利器。如果DOE經(jīng)過精心設(shè)計,工程師就可以使用有限的實驗晶圓及試驗成本實現(xiàn)半導(dǎo)體器件的目標(biāo)性能。然而,在半導(dǎo)體設(shè)計和制造領(lǐng)域,DOE(或?qū)嶒灒┛臻g通常并未得到充分探索。相反,人們經(jīng)常使用非常傳統(tǒng)的試錯方案來挖掘有限的實驗空間。這是因為在半導(dǎo)體制造工藝中存在著太多變量,如果要充分探索所有變量的可能情況,需要極大的晶圓數(shù)量和試驗成本。在這種情況下,虛擬工藝模型和虛擬DOE可謂是探索巨大潛在解空間、加速工藝發(fā)展的同時減少硅實驗成本的重要工具。本文將說明我們在高深寬比通孔鎢填充工藝中,利用虛擬DOE實現(xiàn)了對空隙的有效控制和消除。示例中,我們使用原位沉積-刻蝕-沉積 (DED) 法進(jìn)行鎢填充工藝。

基于硅的掃描電鏡圖像和每個填充步驟的基本行為,使用SEMulator3D?虛擬工藝建模,重建了通孔鎢填充工藝。

建模工藝包括:

1.前置溝槽刻蝕(初刻蝕、初刻蝕過刻蝕、主刻蝕、過刻蝕)

2.DED工藝(第一次沉積、第一次深度相關(guān)刻蝕、第二次沉積工藝)

3.空隙定位和空隙體積的虛擬測量

為了匹配實際的硅剖面,工藝模型中的每個步驟都經(jīng)過校準(zhǔn)。

使用SEMulator3D生成的模擬3D輸出結(jié)構(gòu)與硅的圖像進(jìn)行對比,它們具有相似的空隙位置和空隙體積(見圖1)。圖1顯示了SEMulator3D和實際硅晶圓中的相應(yīng)工藝步驟。使用新校準(zhǔn)的模型,完成了3次虛擬DOE和500多次模擬運行,以了解不同工藝變量對空隙體積和彎曲關(guān)鍵尺寸的影響。

1681789451154235.png

圖1:DED工藝校準(zhǔn)

第一次DOE

在第一次DOE中,我們使用DED工藝步驟進(jìn)行了沉積和刻蝕量的實驗。在我們的測試條件下,空隙體積可以減小但永遠(yuǎn)不能化零,并且沉積層不應(yīng)超過頂部關(guān)鍵尺寸的45%(見圖 2)。

1681789443158244.png

1681789440691746.png

圖2:DED等高線圖、杠桿圖、DOE1的輸出結(jié)構(gòu)

第二次DOE

在第二次DOE中,我們給校準(zhǔn)模型(DEDED工藝流程的順序)加入了新的沉積/刻蝕工藝步驟。這些新的沉積和刻蝕步驟被設(shè)置了與第一次 DOE相同的沉積和刻蝕范圍(沉積1和刻蝕1)。沉積1(D1)/刻蝕1(E1)實驗表明,在D1和E1值分別為47nm和52nm時可以獲得無空隙結(jié)構(gòu)(見圖 3)。需要注意,與第一次DOE相比,DEDED工藝流程中加入了新的沉積和刻蝕步驟。與之前使用的簡單DED工藝相比,這意味著工藝時間的增加和生產(chǎn)量的降低。

1681789433431307.png

1681789415306045.png

圖3:DEDED等高線圖、杠桿圖、DOE2的輸出結(jié)構(gòu)

第三次DOE

在第三次DOE中,我們通過調(diào)整BT(初刻蝕)刻蝕行為參數(shù)進(jìn)行了一項前置通孔剖面的實驗。在BT刻蝕實驗中,使用SEMulator3D的可視性刻蝕功能進(jìn)行了工藝建模。我們在虛擬實驗中修改的是等離子體入射角度分布(BTA)和過刻蝕因子(Fact)這兩個輸入?yún)?shù)。完成虛擬通孔刻蝕后,使用虛擬測量來估測每次模擬運行的最大彎曲關(guān)鍵尺寸和位置。這個方法使用BTA(初刻蝕等離子體入射角度分布)和Fact(過刻蝕量)實驗實驗生成了虛擬結(jié)構(gòu),同時測量和繪制了彎曲關(guān)鍵尺寸和位置。第三次DOE的結(jié)果表明,當(dāng)彎曲關(guān)鍵尺寸足夠小時,可以獲得無空隙的結(jié)構(gòu);當(dāng)彎曲關(guān)鍵尺寸大于150nm時,空隙體積將急劇增加(見圖4)。因此,可以利用最佳的第三次DOE結(jié)果來選擇我們的制造參數(shù)并進(jìn)行硅驗證。

1681789404743278.png

1681789401790274.png

1681789397900540.png

1681789391293196.png

1681789387834666.png

1681789383764058.png

圖4:前置通孔剖面實驗等高線圖、杠桿圖、DOE3的輸出結(jié)構(gòu)

通過將前置通孔彎曲規(guī)格設(shè)置在150nm以下(圖5中的145nm),我們在最終的硅工藝中獲得了無空隙結(jié)構(gòu)。此次,硅結(jié)果與模型預(yù)測相符,空隙問題得到解決。

1681789380930935.png

圖5:當(dāng)彎曲關(guān)鍵尺寸小于150nm時,SEMulator3D預(yù)測的結(jié)果與實際的硅結(jié)果

此次演示中,我們進(jìn)行了SEMulator3D建模和虛擬DOE來優(yōu)化DED鎢填充,并生成無空隙結(jié)構(gòu),3次DOE都得到了空隙減小或無空隙的結(jié)構(gòu)。我們用DOE3的結(jié)果進(jìn)行了硅驗證,并證明我們解決了空隙問題。硅結(jié)果與模型預(yù)測相匹配,且所用時間比試錯驗證可能會花費的短很多。該實驗表明,虛擬DOE在加速工藝發(fā)展并降低硅晶圓測試成本的同時,也能成功降低DED鎢填充工藝中的空隙體積。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體工藝
    +關(guān)注

    關(guān)注

    19

    文章

    107

    瀏覽量

    26127
  • 泛林集團(tuán)
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    11780
收藏 人收藏

    評論

    相關(guān)推薦

    半導(dǎo)體發(fā)展的四個時代

    的那樣,半導(dǎo)體行業(yè)第四個時代的主旨就是合作。讓我們來仔細(xì)看看這個演講的內(nèi)容。 半導(dǎo)體的第一個時代——IDM 最初,晶體管是在貝爾實驗室發(fā)明的,緊接著,德州儀器 (TI)做出了第一個集成電路。當(dāng)仙童
    發(fā)表于 03-13 16:52

    半導(dǎo)體發(fā)展的四個時代

    的那樣,半導(dǎo)體行業(yè)第四個時代的主旨就是合作。讓我們來仔細(xì)看看這個演講的內(nèi)容。 半導(dǎo)體的第一個時代——IDM 最初,晶體管是在貝爾實驗室發(fā)明的,緊接著,德州儀器 (TI)做出了第一個集成電路。當(dāng)仙童
    發(fā)表于 03-27 16:17

    有關(guān)半導(dǎo)體工藝的問題

    問個菜的問題:半導(dǎo)體(或集成電路)工藝   來個人講講 半導(dǎo)體工藝 集成電路工藝工藝
    發(fā)表于 09-16 11:51

    半導(dǎo)體工藝講座

    半導(dǎo)體工藝講座ObjectiveAfter taking this course, you will able to? Use common semiconductor terminology
    發(fā)表于 11-18 11:31

    [課件]半導(dǎo)體工藝

    一個比較經(jīng)典的半導(dǎo)體工藝制作的課件,英文的,供交流……
    發(fā)表于 02-26 13:12

    半導(dǎo)體器件與工藝

    半導(dǎo)體器件與工藝
    發(fā)表于 08-20 08:39

    基于labview的高頻電子虛擬實驗設(shè)計

    求一基于labview的高頻電子虛擬實驗的設(shè)計,本人在做畢業(yè)設(shè)計,望各位大俠幫忙?。?!不勝感激??!最好有源程序,請發(fā)到389510391@qq.com,再次感謝?。?!基本要求1、包含實驗內(nèi)容、
    發(fā)表于 04-26 12:34

    基于LabVIEW的虛擬示波器仿真實驗設(shè)計

    基于LabVIEW的虛擬示波器仿真實驗設(shè)計
    發(fā)表于 04-26 17:59

    半導(dǎo)體工藝

    有沒有半導(dǎo)體工藝方面的資料啊
    發(fā)表于 04-09 22:42

    半導(dǎo)體工藝技術(shù)的發(fā)展趨勢

      業(yè)界對哪種半導(dǎo)體工藝最適合某一給定應(yīng)用存在著廣泛的爭論。雖然某種特殊工藝技術(shù)能更好地服務(wù)一些應(yīng)用,但其它工藝技術(shù)也有很大的應(yīng)用空間。像CMOS、BiCMOS、砷化鎵(GaAs)、磷
    發(fā)表于 07-05 08:13

    為什么說移動終端發(fā)展引領(lǐng)了半導(dǎo)體工藝新方向?

    長期演進(jìn)(LTE)等4G技術(shù)的發(fā)展,分立技術(shù)在通信領(lǐng)域中正變得越來越少見。事實上許多人相信,智能手機(jī)的普及敲響了手持通信產(chǎn)品中分立實現(xiàn)技術(shù)的喪鐘。這也是為什么大家說,移動終端發(fā)展引領(lǐng)了半導(dǎo)體
    發(fā)表于 08-02 08:23

    半導(dǎo)體工藝技術(shù)的發(fā)展趨勢是什么?

    業(yè)界對哪種半導(dǎo)體工藝最適合某一給定應(yīng)用存在著廣泛的爭論。雖然某種特殊工藝技術(shù)能更好地服務(wù)一些應(yīng)用,但其它工藝技術(shù)也有很大的應(yīng)用空間。像CMOS、BiCMOS、砷化鎵(GaAs)、磷化銦
    發(fā)表于 08-20 08:01

    半導(dǎo)體工藝幾種工藝制程介紹

      半導(dǎo)體發(fā)展至今,無論是從結(jié)構(gòu)和加工技術(shù)多方面都發(fā)生了很多的改進(jìn),如同Gordon E. Moore老大哥預(yù)測的一樣,半導(dǎo)體器件的規(guī)格在不斷的縮小,芯片的集成度也在不斷提升,工藝制程
    發(fā)表于 12-10 06:55

    使用虛擬實驗設(shè)計加速半導(dǎo)體工藝發(fā)展

    ,需要極大的晶圓數(shù)量和試驗成本。在這種情況下,虛擬工藝模型和虛擬DOE可謂是探索巨大潛在解空間、加速工藝
    的頭像 發(fā)表于 04-13 14:19 ?616次閱讀

    使用虛擬實驗設(shè)計加速半導(dǎo)體工藝發(fā)展

    作者: Coventor(泛林集團(tuán)旗下公司)半導(dǎo)體工藝與整合(SPI)高級工程師王青鵬博士 摘要:虛擬DOE能夠降低硅晶圓測試成本,并成功降低DED鎢填充工藝中的空隙體積
    的頭像 發(fā)表于 04-18 16:28 ?456次閱讀
    使用<b class='flag-5'>虛擬</b><b class='flag-5'>實驗設(shè)計</b><b class='flag-5'>加速</b><b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>工藝</b><b class='flag-5'>發(fā)展</b>