0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado 202x-Versal時鐘校準去歪斜的時序問題

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-07 14:14 ? 次閱讀

在 Vivado 2021.1 和 2021.1.1 中,默認啟用該功能。

在 Vivado 2021.2 和 2021.2.1 中,默認禁用該功能。

如果您當前使用“時鐘校準去歪斜”,那么時序所含的偏差結果是不正確的。

解決方案:

Vivado 2021.1 和 2021.1.1 使用“時鐘校準去歪斜”,因此您需要應用此處隨附的補丁。

使用“時鐘校準去歪斜”時,在 Vivado 中會顯示下列消息以指明是否啟用該功能特性。
INFO: [Constraints 18-5720] The default GCLK Deskew mode is Calibrated.

應用隨附補丁后,需重新實現(xiàn)設計,您可檢查 Vivado log 日志以驗證是否已應用該補丁。

100569941-298011-buding.jpg

Vivado 2021.2.x 默認禁用該功能特性,因此不受影響。

Vivado 版本 時鐘校準去歪斜默認設置
2020.3 及先前版本 關閉
2021.1 和 2021.1.1 開啟 *需補丁
2021.2 和 2021.2.1 關閉
2022.1 根據(jù)指定的器件和速度文件(請參閱下表),無需安裝補?。ㄕ垍㈤哣ivado 2022.1 - Versal 時鐘校準去歪斜的時序問題)
2022.2 根據(jù)指定的器件和速度文件(請參閱下表),無需安裝補?。ㄕ垍㈤?00034546 - Vivado 2022.2 - Versal 時鐘校準去歪斜的時序問題)
2022.2.2 根據(jù)指定的器件和速度文件(請參閱下表),無需安裝補?。ㄕ垍㈤哣ivado 2022.2.2 - Versal 時鐘校準去歪斜的時序問題)

注釋:本答復記錄隨附的策略補丁還提供了適用于下列問題的補丁。此處提供了單個通用補丁以便于您使用。

Vivado 2021.1.x 和更低版本中的“時鐘管理器”上的“去歪斜檢相器”(即,使用 CLKIN_DESKEW 和 CLKFB_DESKEW 管腳)可能導致 Vivado 時序報告中出現(xiàn)錯誤的時序。

[1] 由于 CPM4 會將 DPLL 與去歪斜檢相器搭配使用,因此會受此問題影響,請參閱76947 - 適用于 PCI Express 的 Versal ACAP CPM 模式 (Vivado 2021.1) - 啟用 CPM4 到 PL 接口的設計中可能存在時序問題

[2] 如果 MMCM 使用 CLKIN_DESKEW 管腳或 CLKFB_DESKEW 管腳,則可能會受此問題影響,請參閱76908 - Vivado 2021.1 Vivado Versal 時鐘設置:MMCM 和 DPLL 的去歪斜邏輯時序錯誤


審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘
    +關注

    關注

    10

    文章

    1673

    瀏覽量

    130972
  • Vivado
    +關注

    關注

    19

    文章

    797

    瀏覽量

    65860
  • Versal
    +關注

    關注

    1

    文章

    151

    瀏覽量

    7598
收藏 人收藏

    評論

    相關推薦

    錯誤時鐘偏移計算導致錯誤時序收斂的解決方案

    描述 本設計咨詢主要介紹一個錯誤的時鐘偏移計算導致錯誤時序收斂的問題。 出現(xiàn)問題的情況: 這可能會影響使用生成時鐘的設計,其具有以下特征: 使用 Vivado 2018.2.
    的頭像 發(fā)表于 12-24 11:16 ?5606次閱讀

    VIVADO時序約束及STA基礎

    時序約束的目的就是告訴工具當前的時序狀態(tài),以讓工具盡量優(yōu)化時序并給出詳細的分析報告。一般在行為仿真后、綜合前即創(chuàng)建基本的時序約束。Vivado
    的頭像 發(fā)表于 03-11 14:39 ?9492次閱讀

    vivado時序分析與約束優(yōu)化

    轉自:VIVADO時序分析練習時序分析在FPGA設計中是分析工程很重要的手段,時序分析的原理和相關的公式小編在這里不再介紹,這篇文章是小編在練習VI
    發(fā)表于 08-22 11:45

    抖動/歪斜,抖動/歪斜是什么意思

    抖動/歪斜,抖動/歪斜是什么意思 什么是抖動(jitter) 所謂jitter就是一種抖動。具體如何解釋呢?讓我
    發(fā)表于 03-22 14:42 ?1980次閱讀

    Vivado時鐘的兩大特性

    Vivado時鐘的兩大特性--時鐘延遲和時鐘的不確定性。
    發(fā)表于 11-17 11:38 ?5593次閱讀
    <b class='flag-5'>Vivado</b><b class='flag-5'>時鐘</b>的兩大特性

    關于Vivado時序分析介紹以及應用

    時序分析在FPGA設計中是分析工程很重要的手段,時序分析的原理和相關的公式小編在這里不再介紹,這篇文章是小編在練習Vivado軟件時序分析的筆記,小編這里使用的是18.1版本的
    發(fā)表于 09-15 16:38 ?6622次閱讀
    關于<b class='flag-5'>Vivado</b><b class='flag-5'>時序</b>分析介紹以及應用

    Vivado進行時序約束的兩種方式

    上面我們講的都是xdc文件的方式進行時序約束,Vivado中還提供了兩種圖形界面的方式,幫我們進行時序約束:時序約束編輯器(Edit Timing Constraints )和
    的頭像 發(fā)表于 03-08 17:17 ?1.9w次閱讀
    <b class='flag-5'>Vivado</b>進行<b class='flag-5'>時序</b>約束的兩種方式

    詳解Vivado時鐘的基礎知識

    數(shù)字設計中,“時鐘”表示在寄存器間可靠地傳輸數(shù)據(jù)所需的參考時間。Vivado時序引擎通過時鐘特征來計算時序路徑需求,通過計算裕量(Slac
    的頭像 發(fā)表于 04-20 10:40 ?8854次閱讀

    Versal HBM系列外部參考時鐘設計指南文章

    Versal HBM 棧可通過內(nèi)部 HSM0 參考時鐘來進行時鐘設置,此參考時鐘是由 CIPS 或外部時鐘源生成的。
    的頭像 發(fā)表于 06-05 09:41 ?675次閱讀
    <b class='flag-5'>Versal</b> HBM系列外部參考<b class='flag-5'>時鐘</b>設計指南文章

    如何讀懂Vivado時序報告

    FPGA開發(fā)過程中,vivado和quartus等開發(fā)軟件都會提供時序報告,以方便開發(fā)者判斷自己的工程時序是否滿足時序要求。
    的頭像 發(fā)表于 06-23 17:44 ?1052次閱讀
    如何讀懂<b class='flag-5'>Vivado</b><b class='flag-5'>時序</b>報告

    如何在Vivado中添加時序約束呢?

    今天介紹一下,如何在Vivado中添加時序約束,Vivado添加約束的方法有3種:xdc文件、時序約束向?qū)В–onstraints Wizard)、
    的頭像 發(fā)表于 06-26 15:21 ?3362次閱讀
    如何在<b class='flag-5'>Vivado</b>中添加<b class='flag-5'>時序</b>約束呢?

    如何讀懂FPGA開發(fā)過程中的Vivado時序報告?

    FPGA開發(fā)過程中,vivado和quartus等開發(fā)軟件都會提供時序報告,以方便開發(fā)者判斷自己的工程時序是否滿足時序要求。
    發(fā)表于 06-26 15:29 ?832次閱讀
    如何讀懂FPGA開發(fā)過程中的<b class='flag-5'>Vivado</b><b class='flag-5'>時序</b>報告?

    Versal ACAP DDRMC-DDR4、LPDDR4和LPDDR4X外部參考時鐘設計指南

    本文旨在呈現(xiàn)使用 DDR4、LPDDR4 或 LPDDR4X 存儲器控制器的 Versal ACAP 器件的外部參考時鐘電路要求
    的頭像 發(fā)表于 07-10 16:02 ?1145次閱讀
    <b class='flag-5'>Versal</b> ACAP DDRMC-DDR4、LPDDR4和LPDDR4<b class='flag-5'>X</b>外部參考<b class='flag-5'>時鐘</b>設計指南

    Versal Advanced IO Wizard-部分配置存在時序收斂問題

    Versal Advanced IO Wizard中,所包含的PLL的歪斜電路可能導致數(shù)據(jù)速率較高時出現(xiàn)建立時間
    的頭像 發(fā)表于 07-07 14:14 ?388次閱讀
    <b class='flag-5'>Versal</b> Advanced IO Wizard-部分配置存在<b class='flag-5'>時序</b>收斂問題

    Vivado時序問題分析

    有些時候在寫完代碼之后呢,Vivado時序報紅,Timing一欄有很多時序問題。
    的頭像 發(fā)表于 01-05 10:18 ?1441次閱讀