0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何在降低噪聲性能的情況下設計良好的PCB布局

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-24 14:42 ? 次閱讀

本文檔的目的是幫助用戶了解如何在降低噪聲性能的情況下設計良好的PCB布局。在采取本文檔中提到的對策后,有必要進行全面的系統(tǒng)評估。本文檔提供了有關RL78 / G14樣品板的說明。

測試板的說明。本節(jié)顯示了推薦布局的示例,不建議使用的電路板均使用相同的原理圖和組件制作而成。僅PCB布局不同。通過推薦的方法,推薦的PCB板可以實現(xiàn)更高的降噪性能。推薦的布局和不推薦的布局均采用相同的原理圖設計。圖1顯示了MCU周圍的電路原理圖。

o4YBAGCvFMSAUt8CAACgJ4cZLak847.png


MCU周圍電路原理圖

兩個測試板的PCB布局。

本節(jié)顯示了推薦布局和非推薦布局的示例。PCB布局應按照推薦的布局進行設計,以降低噪聲性能。下一節(jié)將說明為什么建議使用圖1左側(cè)的PCB布局的原因。圖2顯示了兩個測試板的MCU周圍的PCB布局。

o4YBAGCvFM6AE4ZYAAD72MzAS1A404.png


推薦布局(左)和非推薦布局(右)

推薦和非推薦布局之間的差異

本節(jié)介紹了推薦布局和非推薦布局之間的主要區(qū)別。

VDD和VSS的接線。推薦板的VDD和VSS布線與主電源入口處的外圍電源布線分開。并且推薦板的VDD布線和VSS布線比非推薦板更靠近。特別是在非推薦板上,MCU的VDD布線通過跳線J1連接到主電源,然后通過濾波電容器C9。

振蕩器問題。推薦板上的振蕩器電路X1,C1和C2比非推薦板上的更靠近MCU。推薦板上從振蕩器電路到MCU的布線比不推薦的布線短。在非推薦板上,振蕩器電路不在VSS接線的端子上,也沒有與其他VSS接線分開。

旁路電容器。推薦板上的旁路電容器C4比非推薦板上的電容器更靠近MCU。并且從旁路電容器到MCU的布線比不推薦的布線短。特別是在非推薦板上,C4的引線沒有直接連接到VDD和VSS干線。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容器
    +關注

    關注

    63

    文章

    6101

    瀏覽量

    98448
  • mcu
    mcu
    +關注

    關注

    146

    文章

    16667

    瀏覽量

    347800
  • pcb
    pcb
    +關注

    關注

    4295

    文章

    22776

    瀏覽量

    393244
  • 振蕩器
    +關注

    關注

    28

    文章

    3758

    瀏覽量

    138500
收藏 人收藏

    評論

    相關推薦

    PCB設計:降低噪聲與電磁干擾的24個竅門

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB設計中降低噪聲
    發(fā)表于 05-05 10:28 ?2461次閱讀

    何在密集PCB布局中最大限度降低多個isoPower器件的輻射

    和傳導噪聲的擔心。雖然,咱們官網(wǎng)上的應用筆記《isoPower器件的輻射控制建議》提供了最大限度降低輻射的電路和布局指南。實踐證明,通過電路優(yōu)化(降低負載電流和電源電壓)和使用跨隔離柵
    發(fā)表于 10-11 10:40

    選線和PCB布局降低感應噪聲

    固態(tài)繼電器只需要少量電源即可工作,因此即使有一點感應噪聲也足以導致系統(tǒng)故障。為避免感應噪聲,請務必注意電路板布局中正確的導線選擇和走線布線。電線選擇請勿在輸入線旁邊連接電源線,因為這很容易導致感應
    發(fā)表于 10-25 14:07

    利用電容器來降低噪聲的對策

    使用電容器降低噪聲噪聲分很多種,性質(zhì)也是多種多樣的。所以,噪聲對策(即降低噪聲的方法)也多種多樣。在這里主要談開關電源相關的噪聲,因此,請理
    發(fā)表于 05-10 08:00

    PCB設計中降低噪聲與電磁干擾的竅門

    設計:降低噪聲與電磁干擾的24個竅門》為PCB設計中降低噪聲與電磁干擾提供了非常實用的建議,值得筒子們閱讀收藏。
    發(fā)表于 05-31 06:39

    怎么設計增益可調(diào)的高性能低噪聲放大器?

    干擾,提高接收信號靈敏度,以供系統(tǒng)解調(diào)出所需的信息數(shù)據(jù),其噪聲、線性和匹配等性能好壞直接影響到整個接收系統(tǒng)的性能,本文著重對實現(xiàn)增益可調(diào)和提高電路的線性度和穩(wěn)定性、降低噪聲系數(shù)及改善電
    發(fā)表于 08-20 07:44

    一般PCB設計布局的規(guī)則

    元器件一般情況下盡量集中放置,可以減小線長,降低噪聲。但如果是有時序要求限制的信號布線,則需要根據(jù)線長和結(jié)構(gòu)進行布局的調(diào)整,具體應該通過仿真來確定。旁路電容需要盡量靠近芯片電源引腳放置,尤其是高頻電容,在電源接口附近可以放置大容
    發(fā)表于 09-12 14:47

    何在每種情況下設置PSoC創(chuàng)建程序3.3?

    您好!藍牙規(guī)范4.2版本中存在下一個配對模式2.3.5.2樂遺產(chǎn)配對-公正的作品2.3.5.3 LE遺產(chǎn)配對-密鑰入口2.3.5.4帶外請告訴我如何在每種情況下設置PSoC創(chuàng)建程序3.3。最好的問候,Yoshizu
    發(fā)表于 10-28 10:00

    在僅有零點電阻和電容可調(diào)節(jié)的情況下設計PLL濾波器

    在僅有零點電阻和電容可調(diào)節(jié)的情況下設計PLL濾波器
    發(fā)表于 01-04 18:03 ?0次下載

    降低噪聲與電磁干擾的PCB設計24個竅門

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB設計中降低噪聲
    發(fā)表于 11-03 10:15 ?2064次閱讀

    何在PCB下設定不同的鋪銅區(qū)域安全間距及切銅

    何在PCB下設定不同的鋪銅區(qū)域安全間距及切銅,有借鑒意義。
    發(fā)表于 12-16 21:54 ?0次下載

    如何才能降低噪聲與電磁干擾有什么小竅門

    設計:降低噪聲與電磁干擾的24個竅門》為PCB設計中降低噪聲與電磁干擾提供了非常實用的建議,值得筒子們閱讀收藏。
    發(fā)表于 09-08 10:47 ?0次下載
    如何才能<b class='flag-5'>降低噪聲</b>與電磁干擾有什么小竅門

    何在降低噪聲性能情況下設良好PCB布局

    本文檔的目的是幫助用戶了解如何在降低噪聲性能情況下設良好PCB
    的頭像 發(fā)表于 05-27 11:42 ?8029次閱讀
    如<b class='flag-5'>何在</b><b class='flag-5'>降低噪聲</b><b class='flag-5'>性能</b>的<b class='flag-5'>情況下設</b>計<b class='flag-5'>良好</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>

    何在PCB設計中克服放大器的噪聲干擾?

    何在PCB設計中克服放大器的噪聲干擾? 在PCB設計中,放大器的噪聲干擾是一個常見的問題。噪聲
    的頭像 發(fā)表于 11-09 10:08 ?569次閱讀

    何在電壓不穩(wěn)的情況下保障SSD的穩(wěn)定性能?

    何在電壓不穩(wěn)的情況下保障SSD的穩(wěn)定性能?
    的頭像 發(fā)表于 11-24 15:50 ?476次閱讀
    如<b class='flag-5'>何在</b>電壓不穩(wěn)的<b class='flag-5'>情況下</b>保障SSD的穩(wěn)定<b class='flag-5'>性能</b>?