0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence 數(shù)字、定制/模擬設(shè)計流程通過認(rèn)證,Design IP 現(xiàn)已支持 Intel 16 FinFET 制程

Cadence楷登 ? 來源:未知 ? 2023-07-14 12:50 ? 次閱讀

內(nèi)容提要

Cadence 流程已通過認(rèn)證,可立即投入生產(chǎn),該工藝下 Design IP 產(chǎn)品現(xiàn)已完備,可支持客戶進行 Intel 16 工藝下 SOC 設(shè)計

客戶可以基于已被充分認(rèn)證的 Cadence 流程,以十足把握交付各類 HPC 及消費電子應(yīng)用

中國上海,2023 年 7 月 14 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布其數(shù)字和定制/模擬流程現(xiàn)已通過 Intel 16 FinFET 工藝技術(shù)認(rèn)證,其 Design IP 現(xiàn)可支持 Intel Foundry Services(IFS)的此工藝節(jié)點。與此同時,Cadence 和 Intel 共同發(fā)布了相應(yīng)的制程設(shè)計套件(PDK),用于加速一系列應(yīng)用的開發(fā),包括低功耗消費電子及高性能計算(HPC)應(yīng)用??蛻衄F(xiàn)在可以使用支持立即投產(chǎn)的 Cadence設(shè)計流程和 Design IP,實現(xiàn)設(shè)計目標(biāo)并加快產(chǎn)品上市。

Intel 16 數(shù)字全流程

完整的 Cadence RTL-to-GDS 流程已經(jīng)過認(rèn)證和優(yōu)化,可用于 Intel 16 工藝節(jié)點,助力客戶實現(xiàn)設(shè)計的功耗、性能和面積(PPA)目標(biāo)。該流程包括 Innovus Implementation System、GenusSynthesis Solution、Quantus Extraction Solution、TempusTiming Signoff Solution 及 Tempus ECO Option、PegasusVerification System 和 Pegasus DFM 以及 VoltusIC Power Integrity Solution。Cadence流程的部分功能進行了針對 Intel 16 工藝規(guī)則的優(yōu)化,包括過孔插入和天線規(guī)則支持,有助于實現(xiàn)高質(zhì)量設(shè)計。

Intel 16 定制/模擬流程

Cadence VirtuosoStudio(包含 Virtuoso Schematic Editor、Virtuoso Layout Suite、Virtuoso ADE Suite)和集成的 SpectreX Simulator 均已通過 Intel 16工藝節(jié)點認(rèn)證。這些工具經(jīng)過功能增強,可以更好地管理工藝角仿真,執(zhí)行統(tǒng)計分析、設(shè)計對中和電路優(yōu)化。

Virtuoso設(shè)計平臺與 Innovus Implementation System 緊密集成,通過一個共用的數(shù)據(jù)庫來提升混合信號設(shè)計的實現(xiàn)方法。此外,Virtuoso Layout Suite 經(jīng)過全面更新,以便在 Intel 16 工藝上有效進行版圖實現(xiàn),該工具提供了多項功能,包括提高整個版圖設(shè)計環(huán)境的性能和可擴展性;基于非均勻網(wǎng)格的器件布局布線方法,帶有布局、布線、填充和插入 dummy 的交互式輔助功能;支持基于寬度的間距模式(WSP);集成寄生提取和 EM-IR 檢查;并且通過 Virtuoso InDesign DRC 集成了簽核品質(zhì)的物理驗證功能。

Intel 16 設(shè)計 IP

Cadence Design IP 已針對 Intel 16工藝進行了移植和硅驗證,包括企業(yè)級 PCI Express(PCIe5.0 和 25G-KR 以太網(wǎng)多協(xié)議 PHY;面向消費電子應(yīng)用的多協(xié)議 PHY(支持 PCIe 3.0 和 USB 3.2 等標(biāo)準(zhǔn));面向 LPDDR5/4/4X 的多標(biāo)準(zhǔn) PHY,支持多種存儲器應(yīng)用;MIPID-PHY? v1.2,支持各種 MIPI 消費電子應(yīng)用,如相機和顯示器;以及用于音頻應(yīng)用的 MIPI SoundWireI/O。

wKgZomToDC-AONLxAAADPvK6pBA991.jpg ?

“雙方的共同用戶為各種垂直市場打造出色設(shè)計,并將我們視為值得信賴的代工合作伙伴,”Intel 副總裁兼產(chǎn)品與設(shè)計生態(tài)系統(tǒng)賦能部門總經(jīng)理Rahul Goyal 說,“通過與 Cadence 的持續(xù)合作,我們正在為各類市場的客戶提供技術(shù)賦能,幫助他們解鎖 Intel 16 制程和先進的 Cadence 流程及 IP 所帶來的節(jié)能優(yōu)勢?!?/p> wKgZomToDC-AONLxAAADPvK6pBA991.jpg ?

“Cadence 研發(fā)團隊與 IFS 通力合作,針對 Intel 16 工藝技術(shù)驗證了 Cadence 流程和設(shè)計 IP,確??蛻裟軌蚩焖俨捎梦覀兊募夹g(shù),及時交付創(chuàng)新的消費電子應(yīng)用,”Cadence 高級副總裁兼市場及商務(wù)開發(fā)總經(jīng)理 Nimish Modi 說,“芯片設(shè)計創(chuàng)新日新月異,因此我們對工具和 IP 進行了優(yōu)化,以確??蛻裟軌蛐判氖愕亟桓对O(shè)計,滿足最嚴(yán)苛的設(shè)計要求?!?/p>

Cadence 先進的 EDA 解決方案和 IP 產(chǎn)品支持公司的智能系統(tǒng)設(shè)計(Intelligent System Design)戰(zhàn)略,旨在助力客戶實現(xiàn) SoC 卓越設(shè)計。

關(guān)于 Cadence 先進節(jié)點解決方案

更多信息,請訪問

www.cadence.com/go/advndifspr

(您可復(fù)制至瀏覽器或點擊閱讀原文打開)

關(guān)于 Cadence

Cadence 是電子系統(tǒng)設(shè)計領(lǐng)域的關(guān)鍵領(lǐng)導(dǎo)者,擁有超過 30 年的計算軟件專業(yè)積累?;诠镜闹悄芟到y(tǒng)設(shè)計戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計概念成為現(xiàn)實。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G 通訊、汽車、移動設(shè)備、航空、消費電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財富雜志評選的 100 家最適合工作的公司。如需了解更多信息,請訪問公司網(wǎng)站www.cadence.com。

2023 Cadence Design Systems, Inc. 版權(quán)所有。在全球范圍保留所有權(quán)利。Cadence、Cadence 徽標(biāo)和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標(biāo)志均為 Cadence Design Systems, Inc. 的商標(biāo)或注冊商標(biāo)。所有其他標(biāo)識均為其各自所有者的資產(chǎn)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Cadence
    +關(guān)注

    關(guān)注

    63

    文章

    904

    瀏覽量

    141454

原文標(biāo)題:Cadence 數(shù)字、定制/模擬設(shè)計流程通過認(rèn)證,Design IP 現(xiàn)已支持 Intel 16 FinFET 制程

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Agile Analog擴展合作版圖:攜手格芯提供定制模擬IP

    上,全面提供可定制化的模擬IP解決方案。這一合作不僅鞏固了Agile Analog在模擬IP設(shè)計領(lǐng)域的領(lǐng)先地位,也進一步拓寬了格芯工藝技術(shù)的
    的頭像 發(fā)表于 07-27 14:41 ?844次閱讀

    CadenceIntel Foundry的戰(zhàn)略合作取得重大成果

    開始,Cadence 陸續(xù)宣布推出完整的嵌入式多芯片互連橋(EMIB)2.5D 高級封裝流程、面向 Intel 18A 數(shù)字定制/
    的頭像 發(fā)表于 06-26 11:24 ?558次閱讀

    Cadence數(shù)字定制/模擬流程Intel 18A工藝技術(shù)上通過認(rèn)證

    Cadence? 設(shè)計 IP 支持 Intel 代工廠的這一節(jié)點,并提供相應(yīng)的制程設(shè)計套件(PDK),用于加速一系列應(yīng)用的開發(fā),包括低功耗消
    的頭像 發(fā)表于 02-27 14:21 ?366次閱讀

    Cadence數(shù)字定制/模擬流程通過Intel 18A工藝技術(shù)認(rèn)證

    Cadence近日宣布,其數(shù)字定制/模擬流程Intel的18A工藝技術(shù)上成功
    的頭像 發(fā)表于 02-27 14:02 ?470次閱讀

    Dolphin Design宣布首款支持12納米FinFet技術(shù)的硅片成功流片

    這款測試芯片是業(yè)界首款采用12納米FinFet(FF)技術(shù)為音頻IP提供完整解決方案的產(chǎn)品。該芯片完美結(jié)合了高性能、低功耗和優(yōu)化的占板面積,為電池供電應(yīng)用提供卓越的音質(zhì)與功能。這款專用測試芯片通過
    發(fā)表于 02-22 14:46 ?729次閱讀
    Dolphin <b class='flag-5'>Design</b>宣布首款<b class='flag-5'>支持</b>12納米<b class='flag-5'>FinFet</b>技術(shù)的硅片成功流片

    新思科技可互操作工藝設(shè)計套件助力開發(fā)者快速上手模擬設(shè)

    計 新思科技攜手Ansys 和 Keysight 共同推出全新射頻設(shè)計參考流程,能夠為現(xiàn)代射頻集成電路設(shè)計提供完整解決方案 新思科技(Synopsys)近日宣布,其模擬設(shè)計遷移流程已應(yīng)用于臺積公司N4P、N3E 和 N2 在內(nèi)的
    的頭像 發(fā)表于 11-09 10:59 ?737次閱讀

    【深圳線下】就在明天!定制/模擬設(shè)計研討會專場 — 2023 Cadence 中國技術(shù)巡回研討會

    電子設(shè)計自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“ 2023 Cadence 中國技術(shù)巡回研討會”。 會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享最新定制/
    的頭像 發(fā)表于 10-30 11:35 ?397次閱讀
    【深圳線下】就在明天!<b class='flag-5'>定制</b>/<b class='flag-5'>模擬設(shè)</b>計研討會專場 — 2023 <b class='flag-5'>Cadence</b> 中國技術(shù)巡回研討會

    Cadence 與 Arm Total Design 合作,加速開發(fā)基于 Arm 的定制 SoC

    雙方的共同客戶可獲取 Cadence 的全流程系統(tǒng)級設(shè)計驗證和實現(xiàn)解決方案以及接口 IP,依托 Neoverse CSS 加速開發(fā)基于 Arm 的定制 SoC 中國上海,2023 年
    的頭像 發(fā)表于 10-25 10:40 ?333次閱讀
    <b class='flag-5'>Cadence</b> 與 Arm Total <b class='flag-5'>Design</b> 合作,加速開發(fā)基于 Arm 的<b class='flag-5'>定制</b> SoC

    【西安線下】就在明天!定制/模擬設(shè)計研討會專場 — 2023 Cadence 中國技術(shù)巡回研討會

    電子設(shè)計自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享定制/
    的頭像 發(fā)表于 10-25 10:40 ?326次閱讀
    【西安線下】就在明天!<b class='flag-5'>定制</b>/<b class='flag-5'>模擬設(shè)</b>計研討會專場 — 2023 <b class='flag-5'>Cadence</b> 中國技術(shù)巡回研討會

    新思科技提供跨臺積公司先進工藝的參考流程,助力加速模擬設(shè)計遷移

    設(shè)計質(zhì)量的同時,節(jié)省數(shù)周的手動迭代時間。 新思科技可互操作工藝設(shè)計套件(iPDK)適用于臺積公司所有FinFET先進工藝節(jié)點,助力開發(fā)者快速上手模擬設(shè)計。 新思科技攜手Ansys 和 Keysight 共同推出全新射頻設(shè)計參考流程
    發(fā)表于 10-24 11:41 ?362次閱讀

    新思科技攜手臺積公司加速2nm工藝創(chuàng)新,為先進SoC設(shè)計提供經(jīng)認(rèn)證數(shù)字模擬設(shè)流程

    多個設(shè)計流程在臺積公司N2工藝上成功完成測試流片;多款IP產(chǎn)品已進入開發(fā)進程,不斷加快產(chǎn)品上市時間 ? 摘要: 新思科技經(jīng)認(rèn)證數(shù)字模擬設(shè)
    發(fā)表于 10-19 11:44 ?235次閱讀

    Cadence 數(shù)字定制/模擬設(shè)流程獲 TSMC 最新 N2 工藝認(rèn)證

    內(nèi)容提要 Cadence 數(shù)字流程涵蓋關(guān)鍵的新技術(shù),包括一款高精度且支持大規(guī)模擴展的寄生參數(shù) 3D 場求解器 Cadence Cerebr
    的頭像 發(fā)表于 10-10 16:05 ?478次閱讀

    開始報名!CadenceTECHTALK:使用 Cadence 托管云服務(wù)將生產(chǎn)力極速提升至新高度

    即用,且通過 ISO 體系認(rèn)證的安全云平臺,可提供一個完全集成且經(jīng)過驗證的環(huán)境,快速啟動產(chǎn)品設(shè)計、驗證和實施工作。在我們演示 Cadence 數(shù)字
    的頭像 發(fā)表于 10-09 19:25 ?473次閱讀
    開始報名!CadenceTECHTALK:使用 <b class='flag-5'>Cadence</b> 托管云服務(wù)將生產(chǎn)力極速提升至新高度

    Cadence 定制/模擬設(shè)計遷移流程加速 TSMC 先進制程技術(shù)的采用

    流程,能兼容所有的 TSMC(臺積電)先進節(jié)點,包括最新的 N3E 和 N2 工藝技術(shù)。 這款生成式設(shè)計遷移流程Cadence 和 TSMC 共同開發(fā),旨在實現(xiàn)定制
    的頭像 發(fā)表于 09-27 10:10 ?560次閱讀

    火熱報名中!2023 Cadence 中國技術(shù)巡回研討會 — 定制/模擬設(shè)計研討會專場(無錫、北京、西安、深圳)

    電子設(shè)計自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“ 2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享最新定制 /
    的頭像 發(fā)表于 09-21 17:15 ?413次閱讀
    火熱報名中!2023 <b class='flag-5'>Cadence</b> 中國技術(shù)巡回研討會 — <b class='flag-5'>定制</b>/<b class='flag-5'>模擬設(shè)</b>計研討會專場(無錫、北京、西安、深圳)