0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

印制電路板的EMC設(shè)計

ARM與嵌入式 ? 來源:ARM與嵌入式 ? 2023-07-25 10:18 ? 次閱讀

電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器EMC就圍繞這些問題進行研究。最基本的干擾抑制技術(shù)是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術(shù)包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學(xué)科領(lǐng)域。

本規(guī)范重點在單板的EMC設(shè)計上,附帶一些必須的EMC知識及法則。在印制電路板設(shè)計階段對電磁兼容考慮將減少電路在樣機中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串?dāng)_、高頻載流導(dǎo)線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。

在高速邏輯電路里,這類問題特別脆弱,原因很多:

1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;

2、信號頻率較高,通過寄生電容耦合到步線較有效,串?dāng)_發(fā)生更容易;

3、信號回路尺寸與時鐘頻率及其諧波的波長相比擬,輻射更加顯著。

4、引起信號線路反射的阻抗不匹配問題。

1總體概念及考慮

1、五一五規(guī)則,即時鐘頻率到5MHz或脈沖上升時間小于5ns,則PCB板須采用多層板。

2、不同電源平面不能重疊。

3、公共阻抗耦合問題。

模型:

wKgaomS_MRmAJjB2AACDo88MHcE859.jpg

VN1=I2ZG為電源I2流經(jīng)地平面阻抗ZG而在1號電路感應(yīng)的噪聲電壓。

由于地平面電流可能由多個源產(chǎn)生,感應(yīng)噪聲可能高過模擬電路的靈敏度或數(shù)字電路的抗擾度。

解決辦法:

①模擬與數(shù)字電路應(yīng)有各自的回路,最后單點接地;

②電源線與回線越寬越好;

③縮短印制線長度;

④電源分配系統(tǒng)去耦。

4、減小環(huán)路面積及兩環(huán)路的交鏈面積。

5、一個重要思想是:PCB上的EMC主要取決于直流電源線的Z

wKgaomS_MRmAPT9mAABPD5ceRRE593.jpg

2布局

下面是電路板布局準(zhǔn)則:

wKgaomS_MRmAC_4NAABzPUKOjac642.jpg

1、 晶振盡可能靠近處理器

2、 模擬電路與數(shù)字電路占不同的區(qū)域

3、 高頻放在PCB板的邊緣,并逐層排列

4、 用地填充空著的區(qū)域

3布線

1、電源線與回線盡可能靠近,最好的方法各走一面。

2、為模擬電路提供一條零伏回線,信號線與回程線小于5:1。

3、針對長平行走線的串?dāng)_,增加其間距或在走線之間加一根零伏線。

4、手工時鐘布線,遠離I/O電路,可考慮加專用信號回程線。

5、關(guān)鍵線路如復(fù)位線等接近地回線。

6、為使串?dāng)_減至最小,采用雙面#字型布線。

7、高速線避免走直角。

8、強弱信號線分開。

4屏蔽

1屏蔽 > 模型:

wKgZomS_MRmABIDGAAAdqpPwE0A814.jpg

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)

高頻射頻屏蔽的關(guān)鍵是反射,吸收是低頻磁場屏蔽的關(guān)鍵機理。

2、工作頻率低于1MHz時,噪聲一般由電場或磁場引起,(磁場引起時干擾,一般在幾百赫茲以內(nèi)),1MHz以上,考慮電磁干擾。單板上的屏蔽實體包括變壓器、傳感器、放大器DC/DC模塊等。更大的涉及單板間、子架、機架的屏蔽。

3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導(dǎo)率材料和接地兩點。電磁屏蔽不要求接地,但要求感應(yīng)電流在上有通路,故必須閉合。磁屏蔽要求高磁導(dǎo)率的材料做 封閉的屏蔽體,為了讓渦流產(chǎn)生的磁通和干擾產(chǎn)生的磁通相消達到吸收的目的,對材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導(dǎo)率材料(如銅)封閉并接地。

4、對低頻,高電導(dǎo)率的材料吸收衰減少,對磁場屏蔽效果不好,需采用高磁導(dǎo)率的材料(如鍍鋅鐵)。

5、磁場屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。

6、磁耦合感應(yīng)的噪聲電壓UN=j(luò)wB.A.coso=j(luò)wM.I1,(A為電路2閉合環(huán)路時面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個途徑,對接收電路而言,B、A和COS0必須減?。粚Ω蓴_源而言,M和I1必須減小。雙絞線是個很好例子。它大大減小電路的環(huán)路面積,并同時在絞合的另一根芯線上產(chǎn)生相反的電動勢。

7、防止電磁泄露的經(jīng)驗公式:縫隙尺寸 < λmin/20。好的電纜屏蔽層覆視率應(yīng)為70%以上。

5接地

1、300KHz以下一般單點接地,以上多點接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:< 0.05λ單點接地;< 0.05λ多點接地。

2、好的接地方式:樹形接地

wKgaomS_MRmAaYf_AABA58nWQqs601.jpg

3、信號電路屏蔽罩的接地。

wKgZomS_MRmAXJXdAAAK62bJhQE008.jpg

接地點選在放大器等輸出端的地線上。

4、對電纜屏蔽層,L < 0.15λ時,一般均在輸出端單點接地。L<0.15λ時,則采用多點接地,一般屏蔽層按0.05λ或0.1λ間隔接地?;旌辖拥貢r,一端屏蔽層接地,一端通過電容接地。

5、對于射頻電路接地,要求接地線盡量要短或者根本不用接線而實現(xiàn)接地。最好的接地線是扁平銅編織帶。當(dāng)?shù)鼐€長度是λ/4波長的奇數(shù)倍時,阻抗會很高,同時相當(dāng)λ/4天線,向外輻射干擾信號。

6、單板內(nèi)數(shù)字地、模擬地有多個,只允許提供一個共地點。

7、接地還包括當(dāng)用導(dǎo)線作電源回線、搭接等內(nèi)容。

6濾波

1、選擇EMI信號濾波器濾除導(dǎo)線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號質(zhì)量。

一個典型信號的頻譜:

wKgZomS_MRmAB-8dAABy3GcwKh4807.jpg

wKgaomS_MRmAcprLAAAdO0LdR7Q125.jpg

2、選擇交直流電源濾波器抑制內(nèi)外電源線上的傳導(dǎo)和輻射干擾,既防止EMI進入電網(wǎng),危害其它電路,又保護設(shè)備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1MHz時占主導(dǎo)地位。CM在 > 1MHz時,占主導(dǎo)地位。

3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。

4、盡可能對芯片的電源去耦(1-100nF),對進入板極的直流電源及穩(wěn)壓器和DC/DC轉(zhuǎn)換器的輸出進行濾波(uF)。

wKgZomS_MRmAYzPmAAAlrdPNCnA230.jpg

Cmin≈△I△t/△Vmax △Vmax一般取2%的干擾電平。

注意減小電容引線電感,提高諧振頻率,高頻應(yīng)用時甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

7其它

單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的EMC控制,從生產(chǎn)工藝到扎線方法,從編碼技術(shù)到軟件抗干擾等。

一個機器的孕育及誕生實際上是EMC工程。最主要需要工程師們設(shè)計中注入EMC意識。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4810

    瀏覽量

    96113
  • 時鐘
    +關(guān)注

    關(guān)注

    10

    文章

    1673

    瀏覽量

    130961
  • emc
    emc
    +關(guān)注

    關(guān)注

    167

    文章

    3800

    瀏覽量

    182299
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2229

    瀏覽量

    105137
  • EMC設(shè)計
    +關(guān)注

    關(guān)注

    5

    文章

    254

    瀏覽量

    39322

原文標(biāo)題:硬件工程師需要有EMC意識

文章出處:【微信號:ARM與嵌入式,微信公眾號:ARM與嵌入式】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    印制電路板設(shè)計規(guī)范

    印制電路板設(shè)計規(guī)范:規(guī)范印制電路板工藝設(shè)計,滿足印制電路板可制造性設(shè)計的要求,為硬件設(shè)計人員提供印制電路板工藝設(shè)計準(zhǔn)則,為工藝人員審核印制電路板
    發(fā)表于 12-28 17:00 ?71次下載

    高頻開關(guān)電源電磁兼容性的設(shè)計研究

    闡述高頻開關(guān)電源主電路的組成,針對高頻開關(guān)電源的工作特點,從開關(guān)電源中的各組成部分出發(fā),探討開關(guān)電源電路印制電路板EMC設(shè)計及屏蔽等電磁干擾抑制的方法。通過
    發(fā)表于 06-24 15:01 ?38次下載

    印制電路板的分類

    印制電路板的分類 印制電路板根據(jù)制作材料可分為剛性印制板和撓性印制板。 剛性印制板有酚醛紙質(zhì)層壓板、環(huán)
    發(fā)表于 03-08 10:33 ?1904次閱讀

    印制電路板的設(shè)計基礎(chǔ)

    印制電路板的設(shè)計基礎(chǔ)電子設(shè)計人員的電路設(shè)計思想最終要落實到實體,即做成印制電路板。印制電路板的基材及選用,組成電路各要素的物理特性,如過孔、
    發(fā)表于 03-08 10:35 ?1742次閱讀

    什么是印制電路板(PCB)

    什么是印制電路板 PCB的發(fā)展歷史   印制
    發(fā)表于 03-31 11:12 ?3662次閱讀

    印制電路板EMC設(shè)計技巧

    實踐證明,即使電路原理圖設(shè)計正確,印制電路板設(shè)計不當(dāng),也會對電子設(shè)備的可靠性產(chǎn)生不利影響。因此,在設(shè)計印制電路板的時候,應(yīng)注意采用正確的方法。
    發(fā)表于 01-13 11:09 ?3654次閱讀

    剛性印制電路板和柔性印制電路板設(shè)計考慮區(qū)別

    剛性印制電路板的大部分設(shè)計要素已經(jīng)被應(yīng)用在柔性印制電路板的設(shè)計中了。然而,還有另外一些新的要素需要引起注意。
    發(fā)表于 08-30 11:10 ?2117次閱讀
    剛性<b class='flag-5'>印制電路板</b>和柔性<b class='flag-5'>印制電路板</b>設(shè)計考慮區(qū)別

    印制電路板EMC設(shè)計技巧

    發(fā)表于 08-12 21:00 ?0次下載

    EMC-制作印制電路板的基本原則

    EMC-制作印制電路板的基本原則,有需要的下來看看。
    發(fā)表于 03-29 16:49 ?0次下載

    印制電路板的質(zhì)量要求_印制電路板的原理

    本文首先闡述了印制線路的制造原理,其次介紹了印制電路板的質(zhì)量控制和印制電路板質(zhì)量認證的基本要求,最后介紹了印制電路板設(shè)計質(zhì)量的要求。
    發(fā)表于 05-03 09:33 ?5608次閱讀
    <b class='flag-5'>印制電路板</b>的質(zhì)量要求_<b class='flag-5'>印制電路板</b>的原理

    為什么叫印制電路板?印制電路板來由介紹

    本文首先闡述了為什么叫印制電路板以及印制電路板來源與發(fā)展,其次介紹了印制電路板的優(yōu)點和制作工藝,最后介紹了印制電路板在下游各領(lǐng)域中的運用及未來發(fā)展趨勢。
    發(fā)表于 05-03 09:59 ?8386次閱讀

    印制電路板設(shè)計心得體會_設(shè)計印制電路板的五個技巧

    本文開會對印制電路板設(shè)計進行了概述,其次介紹了成功設(shè)計印制電路板的五個技巧,最后介紹了印制電路板設(shè)計心得體會與總結(jié)。
    發(fā)表于 05-03 14:34 ?1.8w次閱讀

    大神對印制電路板EMC設(shè)計的精心整理

    印刷電路板進行EMC設(shè)計時,首先要考慮布局,PCB工程師必須和結(jié)構(gòu)工程師、EMC工程師一起協(xié)調(diào)進行,做到兩者兼顧,才能達到事半倍。
    發(fā)表于 03-30 09:01 ?2468次閱讀
    大神對<b class='flag-5'>印制電路板</b><b class='flag-5'>EMC</b>設(shè)計的精心整理

    印制電路板的一般布局原則_印制電路板前景

    本文首先介紹了印制電路板的一般布局原則,其次介紹了印制電路板(PCB)行業(yè)深度分析,最后介紹了印制電路板的前景。
    發(fā)表于 05-17 17:48 ?3834次閱讀
    <b class='flag-5'>印制電路板</b>的一般布局原則_<b class='flag-5'>印制電路板</b>前景

    印制電路板的制作及檢驗

    印制電路板的制作過程分為:底圖膠片制版、圖形轉(zhuǎn)移、腐刻、印制電路板的機械加工與質(zhì)量檢驗等。
    的頭像 發(fā)表于 11-20 16:54 ?9264次閱讀