0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

半導(dǎo)體行業(yè)之ICT技術(shù)的工藝流程

FindRF ? 來源:FindRF ? 2023-07-28 10:52 ? 次閱讀

CMOS集成電路芯片加工技術(shù)的幾個(gè)主要發(fā)展發(fā)生在20世紀(jì)90年代。從CZ法單晶硅晶棒上切割下來的硅晶圓都含有微量的氧和碳,這些元素來自于坩堝材料。為了消除這些雜質(zhì)并提高芯片的性能,先進(jìn)的CMOS集成電路芯片使用了硅外延(見下圖)。淺溝槽隔離(見下圖)取代了LOCOS隔離以防止相鄰晶體管之間的干擾。側(cè)壁間隔層用于形成抑制亞微米器件熱電子效應(yīng)的輕摻雜漏(LDD)技術(shù),并形成自對準(zhǔn)硅化物以減少柵極和局部連線的電阻。由于硅化物具有比多晶硅低的電阻率,所以可以提高器件的速度并降低功耗。20世紀(jì)90年代最常用的硅化物是硅化鈣和鈦硅化物。在此期間,IC芯片的電源電壓逐漸從12V降低到3.3V,因此,就需要使用閾值電壓調(diào)整注入過程,以確保正常關(guān)閉的NMOS可以打開,以及正常開啟的PMOS可以關(guān)閉。以上的工藝流程顯示了一個(gè)自對準(zhǔn)硅化物工藝過程,鈦硅化物在多晶硅柵頂端和源/漏同時(shí)形成。源/漏硅化物降低了接觸電阻。

20世紀(jì)90年代以前,大多數(shù)IC制造商制造自己的加工工具并開發(fā)自己的IC工藝。半導(dǎo)體設(shè)備公司在20世紀(jì)90年代迅速發(fā)展,他們不僅提供制造工具,而且還給IC制造廠提供整合的工藝流程。能夠在同一主機(jī)下運(yùn)行不同工藝的配套工具在IC產(chǎn)業(yè)界非常受歡迎。因?yàn)閱尉A處理系統(tǒng)有更好的晶圓對晶圓均勻性控制,所以被廣泛使用。而批處理系統(tǒng)具有較高的產(chǎn)量,所以現(xiàn)在仍然用在許多非關(guān)鍵性工藝中。

20世紀(jì)90年代,光刻技術(shù)的曝光波長從紫外光(UV)降低到248nm的深紫外光(DUV)范圍。因?yàn)樨?fù)光刻膠無法將小于3um的線條圖形化,所以光刻中使用了正光刻膠。步進(jìn)機(jī)取代了其他的對準(zhǔn)和曝光系統(tǒng),而整合的晶圓軌道機(jī)一步進(jìn)機(jī)系統(tǒng)可以在一個(gè)工藝流程中執(zhí)行光刻膠涂敷、烘烤、對準(zhǔn)曝光以及顯影。所有的圖形刻蝕都是等離子體刻蝕過程,而濕法刻蝕仍然廣泛應(yīng)用于整面全區(qū)薄膜去除、測試晶圓的刻蝕和清洗,以及CVD薄膜的質(zhì)量控制工藝中。立式高溫爐因?yàn)檎紦?jù)更小的面積和更好的污染控制而成為主導(dǎo)??焖贌崽幚恚≧TP)系統(tǒng)因?yàn)橛懈玫臒岱e存控制而應(yīng)用于離子注入后退火和金屬硅化物的形成工藝中。濺射取代了蒸發(fā)成為金屬沉積工藝的一種選擇,直流磁控濺射系統(tǒng)是現(xiàn)在最常見的金屬物理氣相沉積(BVD)系統(tǒng)。

由于晶體管的數(shù)量顯著增加,單層金屬已不再足以連接硅表面上的微電子元器件,因此使用了多層金屬互連。常用CVD鎢沉積填充狹窄的接觸窗和金屬層間接觸孔,并以栓塞的形式連接不同的導(dǎo)電層。鈦和氮化鈦被廣泛用于阻擋層和鎢的附著層。鈦也同時(shí)用于鋁銅合金的焊接層以減少接觸電阻,而且氮化鈦也成為抗反光薄膜(ARC)的一種選擇。

BPSG普遍用于金屬沉積前的電介質(zhì)(PMD)。通過添加硼的硅酸鹽玻璃,玻璃化再流動溫度可以從約1100攝氏度降低到800攝氏度。這有助于減小熱積存,因?yàn)楫?dāng)特征尺寸縮小時(shí),熱積存也必須減小。PE-TEOS和O3-TEOS工藝廣泛用于STI電介質(zhì)CVD、側(cè)壁間隔層和互連。鎢栓塞工藝中,CMP工藝通常用于從晶圓表面移除大量的CVD鈞金屬層。CMP也廣泛用于硅玻璃表面的平坦化,以達(dá)到更好的光刻分辨率使后續(xù)的金屬沉積過程更容易。下圖顯示了20世紀(jì)90年代中期工藝技術(shù)制造的CMOSIC芯片橫截面示意圖。

2cec5906-2c93-11ee-815d-dac502259ad0.png





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26875

    瀏覽量

    214430
  • 接觸電阻
    +關(guān)注

    關(guān)注

    1

    文章

    106

    瀏覽量

    11886
  • LDD接口
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    7432
  • CMOS芯片
    +關(guān)注

    關(guān)注

    3

    文章

    37

    瀏覽量

    8405
  • DUV
    DUV
    +關(guān)注

    關(guān)注

    1

    文章

    55

    瀏覽量

    3660

原文標(biāo)題:半導(dǎo)體行業(yè)(一百九十二)之ICT技術(shù)(二)

文章出處:【微信號:FindRF,微信公眾號:FindRF】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    仿真技術(shù)半導(dǎo)體和集成電路生產(chǎn)流程優(yōu)化中的應(yīng)用

    在產(chǎn)品工序的繁多,對設(shè)備的高利用率要求,和最特殊的是,“再進(jìn)入”(Re-entry)的流程特點(diǎn),也就是產(chǎn)品在加工過程中要多次返回到同一設(shè)備進(jìn)行不同工序的加工。這種特殊的工藝流程特點(diǎn)決定了半導(dǎo)體集成電路
    發(fā)表于 08-20 18:35

    PCB工藝流程詳解

    PCB工藝流程詳解PCB工藝流程詳解
    發(fā)表于 05-22 14:46

    簡述半導(dǎo)體超純水設(shè)備工藝流程及標(biāo)準(zhǔn)參考分析

      因?yàn)?b class='flag-5'>半導(dǎo)體生產(chǎn)過程中使用的藥水不同,生產(chǎn)工藝流程的差異,對純水的品質(zhì)要求也不一樣。最關(guān)鍵的指標(biāo)是:電導(dǎo)率(電阻率),總硅,pH值,顆粒度。線路板、半導(dǎo)體用純水因?yàn)楸旧?b class='flag-5'>工藝流程的不同
    發(fā)表于 08-12 16:52

    倒裝晶片的組裝工藝流程

      1.一般的混合組裝工藝流程  在半導(dǎo)體后端組裝工廠中,現(xiàn)在有兩種模塊組裝方法。在兩次回流焊工藝中,先在單獨(dú)的SMT生產(chǎn)線上組裝SMT 元件,該生產(chǎn)線由絲網(wǎng)印刷機(jī)、芯片貼裝機(jī)和第一個(gè)回流焊爐組成
    發(fā)表于 11-23 16:00

    晶體管管芯的工藝流程?

    晶體管管芯的工藝流程?光刻的工藝流程?pcb制版工藝流程?薄膜制備工藝流程?求大佬解答
    發(fā)表于 05-26 21:16

    半導(dǎo)體材料的工藝流程

    半導(dǎo)體材料的工藝流程 導(dǎo)體材料特性參數(shù)的大小與存在于材料中的雜質(zhì)原子和晶體缺陷有很大關(guān)系。例如電阻率因雜質(zhì)原子的類型和
    發(fā)表于 03-04 10:45 ?2453次閱讀

    半導(dǎo)體封裝流程

    詳細(xì)介紹半導(dǎo)體封裝的前道工藝和后道工藝流程。
    發(fā)表于 05-26 11:46 ?0次下載

    半導(dǎo)體工藝流程

    半導(dǎo)體工藝流程
    發(fā)表于 01-14 12:52 ?253次下載

    半導(dǎo)體制造工藝流程及其需要的設(shè)備和材料

    制造工藝流程及其需要的設(shè)備和材料 半導(dǎo)體產(chǎn)品的加工過程主要包括晶圓制造(前道,F(xiàn)ront-End)和封裝(后道,Back-End)測試,隨著先進(jìn)封裝技術(shù)的滲透,出現(xiàn)介于晶圓制造和封裝之間的加工環(huán)節(jié),稱為中道(Middle-End
    發(fā)表于 09-04 14:03 ?7275次閱讀

    半導(dǎo)體知識 芯片制造工藝流程講解

    半導(dǎo)體知識 芯片制造工藝流程講解
    的頭像 發(fā)表于 01-26 11:10 ?4w次閱讀
    <b class='flag-5'>半導(dǎo)體</b>知識 芯片制造<b class='flag-5'>工藝流程</b>講解

    泛林集團(tuán)自維護(hù)設(shè)備創(chuàng)半導(dǎo)體行業(yè)工藝流程生產(chǎn)率新紀(jì)錄

    全球領(lǐng)先的半導(dǎo)體制造設(shè)備及服務(wù)供應(yīng)商泛林集團(tuán)宣布其自維護(hù)設(shè)備創(chuàng)下半導(dǎo)體行業(yè)工藝流程生產(chǎn)率的新標(biāo)桿。通過與領(lǐng)先半導(dǎo)體制造商合作,泛林集團(tuán)成功實(shí)
    發(fā)表于 05-15 17:49 ?1090次閱讀

    功率半導(dǎo)體分立器件工藝流程

    功率半導(dǎo)體分立器件的主要工藝流程包括:在硅圓片上加工芯片(主要流程為薄膜制造、曝光和刻蝕),進(jìn)行芯片封裝,對加工完畢的芯片進(jìn)行技術(shù)性能指標(biāo)測試,其中主要生產(chǎn)
    發(fā)表于 02-24 15:34 ?4549次閱讀

    半導(dǎo)體行業(yè)芯片封裝與測試的工藝流程

    半導(dǎo)體芯片的封裝與測試是整個(gè)芯片生產(chǎn)過程中非常重要的環(huán)節(jié),它涉及到多種工藝流程。
    的頭像 發(fā)表于 05-29 14:15 ?2807次閱讀
    <b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>行業(yè)</b>芯片封裝與測試的<b class='flag-5'>工藝流程</b>

    半導(dǎo)體圖案化工藝流程之刻蝕(一)

    Dimension, CD)小型化(2D視角),刻蝕工藝從濕法刻蝕轉(zhuǎn)為干法刻蝕,因此所需的設(shè)備和工藝更加復(fù)雜。由于積極采用3D單元堆疊方法,刻蝕工藝的核心性能指數(shù)出現(xiàn)波動,從而刻蝕工藝
    的頭像 發(fā)表于 06-26 09:20 ?1467次閱讀
    <b class='flag-5'>半導(dǎo)體</b>圖案化<b class='flag-5'>工藝流程</b>之刻蝕(一)

    半導(dǎo)體芯片封裝工藝流程,芯片定制封裝技術(shù)

    當(dāng)我們購買電子產(chǎn)品時(shí),比如手機(jī)、電視或計(jì)算機(jī),這些設(shè)備內(nèi)部都有一個(gè)重要的組成部分,那就是半導(dǎo)體芯片。半導(dǎo)體芯片是由許多微小的電子元件組成的,為了保護(hù)和使用這些芯片,它們需要經(jīng)過一個(gè)被稱為封裝的工藝流程。下面是
    的頭像 發(fā)表于 06-26 13:50 ?2292次閱讀