0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL的歷史 FPGA硬件描述語言設計流程

FPGA之家 ? 來源:FPGA之家 ? 2023-08-08 09:23 ? 次閱讀

1、硬件描述語言HDL(Hardware Description Language)

硬件描述語言(HDL)是一種用形式化方法來描述數(shù)字電路和系統(tǒng)的語言。數(shù)字電路系統(tǒng)的設計者利用這種語言可以從上層到下層(從抽象到具體)逐層描述自己的設計思想,用一系列分層次的模塊來表示極其復雜的數(shù)字系統(tǒng)。然后利用電子設計自動化(以下簡稱為EDA)工具逐層進行仿真驗證,再把其中需要變?yōu)榫唧w物理電路的模塊組合經(jīng)由自動綜合工具轉(zhuǎn)換到門級電路網(wǎng)表。接下去再用專用集成電路ASIC)或現(xiàn)場可編程門陣列(FPGA)自動布局布線工具把網(wǎng)表轉(zhuǎn)換為具體電路布線結(jié)構(gòu)的實現(xiàn)。在制成物理器件之前,還可以用Verilog的門級模型(原語元件或UDP)來代替具體基本元件。因其邏輯功能和延時特性與真實的物理元件完全一致,所以在仿真工具的支持下能驗證復雜數(shù)字系統(tǒng)物理結(jié)構(gòu)的正確性,使投片的成功率達到100%。目前,這種稱之為高層次設計(High-Level-Design)的方法已被廣泛采用。據(jù)統(tǒng)計,目前在美國硅谷約有90%以上的ASIC和FPGA已采用Verilog硬件描述語言方法進行設計。

硬件描述語言的發(fā)展至今已有近三十年的歷史,并成功地應用于設計的各個階段:建模、仿真、驗證 和綜合等。最近十多年來,用綜合工具把可綜合風格的HDL模塊自動轉(zhuǎn)換為具體電路發(fā)展非常迅速,大大地提高了復雜數(shù)字系統(tǒng)的設計生產(chǎn)率。在美國和日本等先進電子工業(yè)國,Verilog語言已成為設計數(shù)字系統(tǒng)的基礎。

對于FPGA新手應由淺入深學習:

(1)Verilog的基本語法,

(2)簡單的可綜合Verilog模塊與邏輯電路的對應關系,

(3)簡單的Verilog測試模塊和它的意義,

(4)如何編寫復雜的多層次的可綜合風格的Verilog HDL模塊,

(5)如何用可綜合的Verilog模塊構(gòu)成一個可靠的復雜IP軟核和固核模塊,

(6)在開發(fā)工具建立自己的FPGA工程,實現(xiàn)簡單FPGA小例子。

2、Verilog HDL的歷史

2.1、什么是Verilog HDL

Verilog HDL是硬件描述語言的一種,用于數(shù)字電子系統(tǒng)設計。它允許設計者用它來進行各種級別的邏輯設計,可以用它進行數(shù)字邏輯系統(tǒng)的仿真驗證、時序分析、邏輯綜合。它是目前應用最廣泛的一種硬件描述語言。據(jù)有關文獻報道,目前在美國使用Verilog HDL進行設計的工程師大約有10多萬人,全美國有200多所大學教授用 Verilog 硬件描述語言的設計方法。在我國臺灣地區(qū)幾乎所有著名大學的電子和計算機工程系都講授Verilog有關的課程。

2.2、Verilog HDL的產(chǎn)生及發(fā)展

Verilog HDL是在1983年,由GDA(GateWay Design Automation)公司的Phil Moorby首創(chuàng)的。Phil Moorby后來成為Verilog-XL的主要設計者和Cadence公司(Cadence Design System)的第一個合伙人。在1984-1985年,Moorby設計出了第一個名為Verilog-XL的仿真器,1986年,他對Verilog HDL的發(fā)展又作出了另一個巨大貢獻:即提出了用于快速門級仿真的XL算法。

隨著Verilog-XL算法的成功,Verilog HDL語言得到迅速發(fā)展。1989年,Cadence公司收購了GDA公司,Verilog HDL語言成為Cadence公司的私有財產(chǎn)。1990年,Cadence公司決定公開Verilog HDL語言,于是成立了OVI(Open Verilog International)組織來負責促進Verilog HDL語言的發(fā)展?;赩erilog HDL的優(yōu)越性,IEEE于1995年制定了Verilog HDL的IEEE標準,即Verilog HDL1364-1995;2001年發(fā)布了Verilog HDL1364-2001標準;2005年SystemVerilog IEEE 1800-2005 標準的公布,更使得Verilog語言在綜合、仿真驗證和模塊的重用等性能方面都有大幅度的提高。

下圖展示了Verilog的發(fā)展歷史和未來。

8d936c28-3584-11ee-9e74-dac502259ad0.jpg

圖1

2.3、Verilog HDL和 VHDL的比較

Verilog HDL和VHDL都是用于邏輯設計的硬件描述語言,并且都已成為IEEE標準。VHDL是在1987年成為IEEE標準,Verilog HDL則在1995年才正式成為IEEE標準。之所以VHDL比Verilog HDL早成為IEEE標準,這是因為VHDL是由美國軍方組織開發(fā)的,而Verilog HDL 則是從一個普通的民間公司的私有財產(chǎn)轉(zhuǎn)化而來,基于Verilog HDL的優(yōu)越性,才成為的IEEE標準,因而有更強的生命力。

VHDL 其英文全名為VHSIC Hardware Description Language,而VHSIC則是Very High Speed Integerated Circuit的縮寫詞,意為甚高速集成電路,故VHDL其準確的中文譯名為甚高速集成電路的硬件描述語言。

Verilog HDL和VHDL作為描述硬件電路設計的語言,其共同的特點在于:能形式化地抽象表示電路的行為和結(jié)構(gòu)、支持邏輯設計中層次與范圍的描述、可借用高級語言的精巧結(jié)構(gòu)來簡化電路行為的描述、具有電路仿真與驗證機制以保證設計的正確性、支持電路描述由高層到低層的綜合轉(zhuǎn)換、硬件描述與實現(xiàn)工藝無關(有關工藝參數(shù)可通過語言提供的屬性包括進去)、便于文檔管理、易于理解和設計重用。

但是Verilog HDL和VHDL又各有其自己的特點。由于Verilog HDL早在1983年就已推出,至今已有二十多年的應用歷史,因而Verilog HDL擁有更廣泛的設計群體,成熟的資源也遠比VHDL豐富。與VHDL相比Verilog HDL的最大優(yōu)點是:它是一種非常容易掌握的硬件描述語言,只要有C語言的編程基礎,通過二十學時的學習,再加上一段實際操作,一般同學可在二至三個月內(nèi)掌握這種設計方法的基本技術。而掌握VHDL設計技術就比較困難。這是因為VHDL不很直觀,需要有Ada編程基礎,一般認為至少需要半年以上的專業(yè)培訓,才能掌握VHDL的基本設計技術。2005年SystemVerilog IEEE1800-2005標準公布以后,集成電路設計界普遍認為Verilog HDL 將在十年內(nèi)全面取代VHDL成為ASIC設計行業(yè)包攬設計、測試和驗證功能的的唯一語言。下面圖2所示的是Verilog HDL和VHDL建模能力的比較圖,供讀者參考:

8da74a68-3584-11ee-9e74-dac502259ad0.jpg

圖2

2001年公布的VerilogIEEE1364- 2001標準和2005年公布的SystemVerilog IEEE1800-2005標準,不但使Verilog的可綜合性能和系統(tǒng)仿真性能方面有大幅度的提高,而且在IP的重用方面(包括設計和驗證模塊的重用)也有重大的突破。因此Verilog HDL不但作為學習HDL設計方法的入門和基礎是比較合適的,而且對于ASIC設計專業(yè)人員而言,也是必須掌握的基本技術。學習掌握Verilog HDL建模、仿真、綜合、重用和驗證技術不僅可以使同學們對數(shù)字電路設計技術有更進一步的了解,而且可以為以后學習高級的行為綜合、物理綜合、IP設計和復雜系統(tǒng)設計和驗證打下堅實的基礎。

2.4、 Verilog 目前的應用情況和適用的設計

近十多年以來,EDA界一直對在數(shù)字邏輯設計中究竟采用哪一種硬件描述語言爭論不休。近兩三年來,美國、日本和我國臺灣省電子設計界的情況已經(jīng)清楚地表明,在高層次數(shù)字系統(tǒng)設計領域,Verilog 已經(jīng)取得壓倒性的優(yōu)勢;在中國大陸,近10年來,Verilog應用的比率已有顯著的增加。根據(jù)筆者了解,國內(nèi)大多數(shù)集成電路設計公司都采用Verilog HDL。Verilog是專門為復雜數(shù)字系統(tǒng)的設計仿真而開發(fā)的,本身就非常適合復雜數(shù)字邏輯電路和系統(tǒng)的仿真和綜合。由于Verilog 在其門級描述的底層,也就是在晶體管開關的描述方面比VHDL有強得多得功能,所以即使是VHDL的設計環(huán)境,在底層實質(zhì)上也是由Verilog HDL描述的器件庫所支持的。1998年通過的Verilog HDL新標準,把Verilog HDL-A并入Verilog HDL新標準,使其不僅支持數(shù)字邏輯電路的描述還支持模擬電路的描述,因此在混合信號的電路系統(tǒng)的設計中,它也有很廣泛的應用。在深亞微米ASIC和高密度FPGA已成為電子設計主流的今天,Verilog的發(fā)展前景是非常遠大的。2001年3月,Verilog IEEE1364-2001標準的公布,以及2005年10月SystemVerilog IEEE 1800-2005 標準的公布,使得Verilog語言在綜合、仿真驗證和IP模塊重用等性能方面都有大幅度的提高,更加拓寬了Verilog的發(fā)展前景。

Verilog適合系統(tǒng)級(System)、算法級(Alogrithem)、寄存器傳輸級(RTL)、邏輯級(Logic)、門級(Gate)、電路開關級(Switch)設計,而SystemVerilog是Verilog語言的擴展和延伸,更適用于可重用的可綜合IP和可重用的驗證用IP設計,以及特大型(千萬門級以上)基于IP的系統(tǒng)級設計和驗證。

2.5、采用Verilog HDL設計復雜數(shù)字電路的優(yōu)點

2.5.1、傳統(tǒng)設計方法--電路原理圖輸入法

幾十年前,當時所做的復雜數(shù)字邏輯電路及系統(tǒng)的設計規(guī)模比較小也比較簡單,其中所用到的FPGA或ASIC設計工作往往只能采用廠家提供的專用電路圖輸入工具來進行。為了滿足設計性能指標,工程師往往需要花好幾天或更長的時間進行艱苦的手工布線。工程師還得非常熟悉所選器件的內(nèi)部結(jié)構(gòu)和外部引線特點,才能達到設計要求。這種低水平的設計方法大大延長了設計周期。

近年來,F(xiàn)PGA和ASIC的設計在規(guī)模和復雜度方面不斷取得進展,而對邏輯電路及系統(tǒng)的設計的時間要求卻越來越短。這些因素促使設計人員采用高水準的設計工具,如:硬件描述語言(Verilog HDL或VHDL)來進行設計。

2.5.2、 Verilog HDL設計法與傳統(tǒng)的電路原理圖輸入法的比較

如 2.5.1.所述,采用電路原理圖輸入法進行設計,具有設計的周期長,需要專門的設計工具,需手工布線等缺陷。而采用Verilog 輸入法時,由于Verilog HDL的標準化,可以很容易地把完成的設計移植到不同的廠家的不同的芯片中去,并在不同規(guī)模的應用時可以較容易地作修改。這不僅是因為用Verilog HDL所完成的設計,它的信號位數(shù)是很容易改變的,可以很容易地對它進行修改,來適應不同規(guī)模的應用,在仿真驗證時,仿真測試矢量還可以用同一種描述語言來完成,而且還因為采用Verilog HDL綜合器生成的數(shù)字邏輯是一種標準的電子設計互換格式(EDIF)文件,獨立于所采用的實現(xiàn)工藝。有關工藝參數(shù)的描述可以通過 Verilog HDL提供的屬性包括進去,然后利用不同廠家的布局布線工具,在不同工藝的芯片上實現(xiàn)。

采用Verilog 輸入法最大的優(yōu)點是其與工藝無關性。這使得工程師在功能設計、邏輯驗證階段,可以不必過多考慮門級及工藝實現(xiàn)的具體細節(jié),只需要利用系統(tǒng)設計時對芯片的要求,施加不同的約束條件,即可設計出實際電路。實際上這是利用了計算機的巨大能力在EDA工具的幫助下,把邏輯驗證與具體工藝庫匹配、布線及時延計算分成不同的階段來實現(xiàn)從而減輕了人們的繁瑣勞動。

2.5.3、Verilog 的標準化

Verilog 是在1983年由GATEWAY公司首先開發(fā)成功的,經(jīng)過諸多改進,于1995年11月正式被批準為Verilog IEEE1364-1995標準,2001年3月在原標準的基礎上經(jīng)過改進和補充又推出Verilog IEEE1364-2001新標準。2005年10月又推出了Verilog語言的擴展,即SystemVerilog (IEEE 1800-2005 標準)語言,這使得Verilog語言在綜合、仿真驗證和IP模塊重用等性能方面都有大幅度的提高,更加拓寬了Verilog的發(fā)展前景。

Verilog HDL的標準化大大加快了Verilog HDL的推廣和發(fā)展。由于Verilog HDL設計方法的與工藝無關性,因而大大提高了Verilog模型的可重用性。

2.5.4、軟核

我們把功能經(jīng)過驗證的、可綜合的、實現(xiàn)后電路結(jié)構(gòu)總門數(shù)在5000門以上的Verilog HDL模型稱之為“軟核”(Soft Core)。而把由軟核構(gòu)成的器件稱為虛擬器件,在新電路的研制過程中,軟核和虛擬器件可以很容易地借助EDA綜合工具與其它外部邏輯結(jié)合為一體。這樣,軟核和虛擬器件的重用性就可大大縮短設計周期,加快了復雜電路的設計。

2.5.5、固核和硬核的概念以及它們的重用

2.5.5.1、固核

我們把在某一種現(xiàn)場可編程門陣列(FPGA)器件上實現(xiàn)的,經(jīng)驗證是正確的總門數(shù)在5000門以上電路結(jié)構(gòu)編碼文件,稱之為“固核”。

2.5.5.1、硬核

我們把在某一種專用集成電路工藝的(ASIC)器件上實現(xiàn)的經(jīng)驗證是正確的總門數(shù)在5000門以上的電路結(jié)構(gòu)版圖掩膜,稱之為“硬核”。

2.5.5.3、軟核、固核、硬核對比

在具體實現(xiàn)手段和工藝技術尚未確定的邏輯設計階段,軟核具有最大的靈活性,它可以很容易地借助EDA綜合工具與其它外部邏輯結(jié)合為一體。當然,由于實現(xiàn)技術的不確定性,有可能要作一些改動以適應相應的工藝。相比之下固核和硬核與其它外部邏輯結(jié)合為一體的靈活性要差得多,特別是電路實現(xiàn)工藝技術改變時更是如此。而近年來電路實現(xiàn)工藝技術的發(fā)展是相當迅速的,為了邏輯電路設計成果的積累,和更快更好地設計更大規(guī)模的電路,發(fā)展軟核的設計和推廣軟核的重用技術是非常有必要的。我們新一代的數(shù)字邏輯電路設計師必須掌握這方面的知識和技術。Verilog語言以及它的擴展SystemVerilog 是設計可重用的IP,即軟核、固核、硬核和驗證用虛擬核所必須的語言。

2.6、FPGA硬件描述語言設計流程

2.6.1、自頂向下(Top-Down)設計

自頂向下的設計(即TOP_DOWN設計)是從系統(tǒng)級開始,把系統(tǒng)劃分為基本單元,然后再把每個基本單元劃分為下一層次的基本單元,一直這樣做下去,直到可以直接用EDA元件庫中的基本元件來實現(xiàn)為止。利用層次化、結(jié)構(gòu)化的設計方法,一個完整的硬件設計任務首先由總設計師(Architect)劃分為若干個可操作的模塊,編制出相應的模型(行為的或結(jié)構(gòu)的),通過仿真加以驗證后,再把這些模塊分配給下一層的設計師。這就允許多個設計者同時設計一個硬件系統(tǒng)中的不同模塊,其中每個設計者負責自己所承擔的部分;而由上一層設計師對其下層設計者完成的設計用行為級上層模塊對其所做的設計進行驗證。為了提高設計質(zhì)量,如果其中有一部分模塊可由商業(yè)渠道得到,我們可以購買它們的知識產(chǎn)權的使用權(IP核的重用),以節(jié)省時間和開發(fā)經(jīng)費,。圖3為自頂向下的示意圖,以設計樹的形式繪出。

8dbaf78e-3584-11ee-9e74-dac502259ad0.jpg

圖3 自頂向下設計

2.6.2、FPGA模塊的設計編譯和仿真的過程

在不同的層次做具體模塊的設計所用的方法也有所不同,在高層次上往往編寫一些行為級的模塊通過仿真加以驗證,其主要目的是系統(tǒng)性能的總體考慮和各模塊的指標分配,并非具體電路的實現(xiàn)。因而綜合及其以后的步驟往往不需進行。而當設計的層次比較接近底層時,行為描述往往需要用電路邏輯來實現(xiàn)。這時的模塊不僅需要通過仿真加以驗證,還需進行綜合、優(yōu)化、布線和后仿真。總之具體電路是從底向上逐步實現(xiàn)的。EDA工具往往不僅支持HDL描述也支持電路圖輸入,有效地利用這兩種方法是提高設計效率的辦法之一。下面的流程圖簡要地說明了模塊的編譯和測試過程:

8dd2cb2a-3584-11ee-9e74-dac502259ad0.jpg

圖4

從上圖可以看出,模塊設計流程主要由兩大主要功能部分組成:

(1)、設計開發(fā):即從編寫設計文件-->綜合到布局布線-->電路生成這樣一系列步驟。

(2)、設計驗證:也就是進行各種仿真的一系列步驟,如果在仿真過程中發(fā)現(xiàn)問題就返回設計輸入進行修改。

2.7、總結(jié)

2.7.1、編程語言verilog的優(yōu)點

(1)采用VerilogHDL進行電路設計的最大優(yōu)點是設計與工藝無關系,

(2)能夠在每個抽象層次的描述上對設計進行仿真驗證,

(3)VerilogHDL適用于復雜數(shù)字邏輯電路和系統(tǒng)的總體仿真、子系統(tǒng)仿真和具體電路綜合等各個設計階段。

2.7.2、熟練掌握FPGA設計流程

由于TOP_DOWN的設計方法是首先從系統(tǒng)設計入手,從頂層進行功能劃分和結(jié)構(gòu)設計。系統(tǒng)的總體仿真是頂層進行功能劃分的重要環(huán)節(jié),這時的設計是與工藝無關的。由于設計的主要仿真和調(diào)試過程是在高層次完成的所以能夠早期發(fā)現(xiàn)結(jié)構(gòu)設計上的錯誤,避免設計工作的浪費,同時也減少了邏輯仿真的工作量。自頂向下的設計方法方便了從系統(tǒng)級劃分和管理整個項目,使得幾十萬門甚至幾千萬門規(guī)模的復雜數(shù)字電路的設計成為可能,并可減少設計人員,避免不必要的重復設計,提高了設計的一次成功率。

從底向上的設計在某種意義上講可以看作上述TOP_DOWN設計的逆過程。雖然設計也是從系統(tǒng)級開始,即從設計樹的樹根開始對設計進行逐次劃分,但劃分時首先考慮的是單元是否存在,即設計劃分過程必須從已經(jīng)存在的基本單元出發(fā),設計樹最末枝上的單元要么是已經(jīng)制造出的單元,要么是其它項目已開發(fā)好的單元或者是可外購得到的單元。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1620

    文章

    21510

    瀏覽量

    598871
  • Verilog
    +關注

    關注

    28

    文章

    1333

    瀏覽量

    109712
  • HDL
    HDL
    +關注

    關注

    8

    文章

    324

    瀏覽量

    47229
  • 編程語言
    +關注

    關注

    10

    文章

    1916

    瀏覽量

    34369

原文標題:FPGA之編程語言verilog

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Verilog HDL硬件描述語言

    Verilog HDL硬件描述語言
    發(fā)表于 01-13 14:40

    Verilog_HDL硬件描述語言

    Verilog_HDL硬件描述語言 FPGA的資料
    發(fā)表于 02-26 14:03

    Verilog HDL硬件描述語言(非常經(jīng)典的教材)

    Verilog HDL硬件描述語言(非常經(jīng)典的教材)FPGA軟件無線電開發(fā)(全階視頻教程+開發(fā)板+實例)詳情鏈接:http://url.el
    發(fā)表于 07-22 14:50

    verilog+hdl硬件描述語言

    verilog+hdl硬件描述語言 初學者的福音 幫助廣大初學者步入此行
    發(fā)表于 08-12 23:47

    淺析嵌入式FPGAHDL硬件描述語言

    )領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。HDL硬件描述語言HDL)是一種用來設計數(shù)字邏輯系統(tǒng)和
    發(fā)表于 12-22 07:39

    VERILOG HDL硬件描述語言

    本書簡要介紹了Verilog硬件描述語言的基礎知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu) ,以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉
    發(fā)表于 07-20 11:36 ?0次下載

    Verilog HDL硬件描述語言【書籍

    本書簡要介紹了Verilog 硬件描述語言的基礎知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu),以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉
    發(fā)表于 07-02 14:55 ?124次下載

    verilog硬件描述語言課程講義

    verilog硬件描述語言課程講義
    發(fā)表于 05-21 15:01 ?33次下載
    <b class='flag-5'>verilog</b><b class='flag-5'>硬件</b><b class='flag-5'>描述語言</b>課程講義

    Verilog HDL硬件描述語言

    Verilog HDL硬件描述語言 有需要的下來看看
    發(fā)表于 12-29 15:31 ?0次下載

    Verilog HDL硬件描述語言簡介

    本章介紹Verilog HDL語言的發(fā)展歷史和它的主要能力。verilog相關教程材料,有興趣的同學可以下載學習
    發(fā)表于 04-25 16:09 ?14次下載

    Verilog HDL硬件描述語言_Verilog語言要素

    本章介紹Verilog HDL的基本要素,包括標識符、注釋、數(shù)值、編譯程序指令、系統(tǒng)任務和系統(tǒng)函數(shù)。另外,本章還介紹了Verilog硬件描述語言
    發(fā)表于 04-25 16:09 ?16次下載

    Verilog硬件描述語言

    VHDL語言編程學習Verilog硬件描述語言
    發(fā)表于 09-01 15:27 ?0次下載

    Verilog HDL硬件描述語言

    Verilog HDL硬件描述語言,感興趣的小伙伴們可以瞧一瞧。
    發(fā)表于 11-11 11:20 ?11次下載

    使用Verilog/SystemVerilog硬件描述語言練習數(shù)字硬件設計

    HDLBits 是一組小型電路設計習題集,使用 Verilog/SystemVerilog 硬件描述語言 (HDL) 練習數(shù)字硬件設計~
    的頭像 發(fā)表于 08-31 09:06 ?1497次閱讀

    基于硬件描述語言HDLFPGA開發(fā)

    基于硬件描述語言HDL,抽象出HLS(High-Level Synthesis)(翻譯為高層次綜合?怎么聽起來都沉得別扭)技術,通過高層設計去隱藏很多底層邏輯和細節(jié),讓FPGA的開發(fā)更
    發(fā)表于 09-05 09:12 ?807次閱讀