0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用高速NOR閃存配置FPGA

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-08-15 13:55 ? 次閱讀
wKgZomToRQKABVKAAAAAuFYhST8971.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

NOR閃存已作為FPGA(現(xiàn)場(chǎng)可編程門列陣)的配置器件被廣泛部署。其為FPGA帶來的低延遲和高數(shù)據(jù)吞吐量特性使得FPGA在工業(yè)、通信和汽車ADAS(高級(jí)駕駛輔助系統(tǒng))等應(yīng)用中得到廣泛采用。汽車場(chǎng)景中攝像頭系統(tǒng)的快速啟動(dòng)時(shí)間要求就是很好的一個(gè)例子——車輛啟動(dòng)后后視圖像在儀表板顯示屏上的顯示速度是最為突出的設(shè)計(jì)挑戰(zhàn)。

上電后,F(xiàn)PGA立即加載存儲(chǔ)于NOR器件中的配置比特流。傳輸完成后,F(xiàn)PGA轉(zhuǎn)換為活動(dòng)(已配置)狀態(tài)。FPGA包括許多配置接口選項(xiàng),通常包括并行NOR總線和串行外設(shè)接口(SPI)總線。支持這些總線的存儲(chǔ)器在不同廠商產(chǎn)品之間總是存在微小的不兼容性,增添了采購(gòu)多款存儲(chǔ)器件的困難程度。

全新發(fā)布的JEDEC xSPI規(guī)范由各大主要NOR閃存廠商聯(lián)合制定。新標(biāo)準(zhǔn)結(jié)束了數(shù)十年來NOR閃存廠商獨(dú)立開發(fā)產(chǎn)品、各自為政的局面。雖然存在細(xì)微差別,但目前各廠商產(chǎn)品的核心JEDEC xSPI功能已完全相同。JEDEC xSPI規(guī)范對(duì)總線事務(wù)、命令和大量?jī)?nèi)部功能進(jìn)行了標(biāo)準(zhǔn)化。結(jié)合高吞吐量這一性能,這些下一代閃存可實(shí)現(xiàn)全新的應(yīng)用和功能。例如,賽普拉斯Semper NOR Flash系列符合JEDEC xSPI規(guī)范,并提供持續(xù)400MB /s讀取傳輸速率,非常適合作為FPGA配置存儲(chǔ)器。具體而言,憑借400MB/s的數(shù)據(jù)速率,容量為128MB(1Gb)的器件,其內(nèi)容可在320ms內(nèi)完成傳輸。

FPGA配置歷史回顧

當(dāng)FPGA首次面世時(shí),可選擇的配置存儲(chǔ)器是并行EPROM或并行EEPROM產(chǎn)品。隨著時(shí)間的推移,NOR閃存技術(shù)應(yīng)運(yùn)而生,同時(shí)因其系統(tǒng)內(nèi)可重復(fù)編程性和高性價(jià)比而被廣泛采用。在第二次革命性轉(zhuǎn)折中,SPI存儲(chǔ)器接口在大多數(shù)應(yīng)用中取代了并行NOR接口。今天的SPI存儲(chǔ)器產(chǎn)品具有高密度、小封裝尺寸和高讀取吞吐量,以及最重要的特點(diǎn)——更高效的低引腳數(shù)接口。

wKgZomToRQKAHDfFAAAJKsAbK_E046.png

圖1 - 千兆位四路SPI(6引腳)和并行NOR(45引腳)接口

圖1顯示了千兆位SPI器件與千兆位并行NOR的引腳分配的對(duì)比。對(duì)于一個(gè)千兆位存儲(chǔ)器,四路串行外設(shè)接口(QSPI)器件具有六引腳接口,而并行NOR器件則需要45個(gè)引腳。引腳數(shù)量的巨大差異導(dǎo)致QSPI器件作為首選配置接口而被廣泛采用。QSPI接口允許在不改變器件占用空間的情況下更改密度。
FPGA配置速度

隨著工藝節(jié)點(diǎn)縮小,F(xiàn)PGA器件得以繼續(xù)增加可用的可編程邏輯模塊數(shù)量,進(jìn)而導(dǎo)致對(duì)更高密度和更快速度配置存儲(chǔ)器的需求?,F(xiàn)代FPGA在配置期間需要加載多達(dá)128MB的數(shù)據(jù)。這些高密度配置比特流需要更長(zhǎng)的時(shí)間才能從NOR閃存器件傳輸?shù)紽PGA。配置接口不僅針對(duì)讀取吞吐量進(jìn)行了優(yōu)化,還專注于促進(jìn)不同NOR閃存制造商之間的互操作性。

SPI讀取吞吐量

過去幾年,從最初以x1模式運(yùn)行的SPI接口開始,一直到以x4 DDR模式運(yùn)行的現(xiàn)代QSPI產(chǎn)品,SPI讀取吞吐量發(fā)生了顯著增長(zhǎng)。從表1可以看出,下一代閃存器件能夠推動(dòng)SPI總線性能實(shí)現(xiàn)又一次躍遷。

總線類型

總線寬度

P引腳數(shù)

時(shí)鐘頻率(MHz)

傳輸類型

數(shù)據(jù)吞吐量(MB/秒)

SPI

x1

4

20

SDR

1.5

QSPI

x4

6

133

SDR

66

QSPI

x4

6

80

DDR

80

xSPI

x4

7

200

DDR

200

xSPI

x8

11

200

DDR

400

表1 - 閃存器件SPI讀取吞吐量選項(xiàng)

現(xiàn)代SPI器件能夠永久配置為固定的總線寬度和傳輸類型,可在上電時(shí)立即運(yùn)行。FPGA須支持這一永久配置,以便在上電后立即啟動(dòng)配置過程。

又或者,SPI存儲(chǔ)器可在x1模式下退出通電狀態(tài),從而允許主機(jī)系統(tǒng)(FPGA)查詢存儲(chǔ)器中的串行閃存可發(fā)現(xiàn)參數(shù)(SFDP)表中的特性。這一x1模式已成為多家存儲(chǔ)器廠商支持的標(biāo)準(zhǔn)功能,并允許FPGA檢索有關(guān)器件功能的關(guān)鍵信息。一旦檢索到器件特性,就可以快速重新配置FPGA存儲(chǔ)器控制器和SPI存儲(chǔ)器器件,以獲得最大的讀取性能。

wKgZomToRQOACktiAAAJrXgrB1I784.png

圖2 - 通電時(shí)使用串行閃存可發(fā)現(xiàn)參數(shù)(SFDP)表配置SPI總線功能

在選用可使用x1、x4或x8總線寬度以及SDR或DDR傳輸類型運(yùn)行的下一代閃存設(shè)備時(shí),使用集成SFDP表檢索關(guān)鍵設(shè)備信息將格外重要。所選擇的總線寬度和傳輸類型必須與FPGA上實(shí)現(xiàn)的總線接口基礎(chǔ)設(shè)施保持一致。

雙QSPI配置接口

為減少FPGA配置時(shí)間,許多現(xiàn)代FPGA允許將配置位流分區(qū)至兩個(gè)QSPI器件(圖3)。這兩個(gè)QSPI器件以并行方式連接,其中位流的低半字節(jié)存儲(chǔ)在“主”QSPI器件(QSPI_P)中,位流的高半字節(jié)存儲(chǔ)在“輔助”QSPI器件(QSPI_S)中。這兩個(gè)器件在加載位流時(shí)并行運(yùn)行,從而有效地使讀取數(shù)據(jù)傳輸速率提升一倍。

請(qǐng)注意,除共享SCK(串行時(shí)鐘)線以外,接口在兩個(gè)器件上基本上是獨(dú)立的。之所以要共享SCK線,是為了在以并行方式(即同時(shí))讀取器件時(shí)實(shí)現(xiàn)時(shí)序偏差最小化。當(dāng)使用相同目標(biāo)地址執(zhí)行相同操作時(shí),可以一次僅對(duì)一個(gè)器件進(jìn)行訪問,也可以同時(shí)對(duì)兩個(gè)器件進(jìn)行訪問。

wKgZomToRQOABfTrAAAKAeijl8s551.png

圖3 - 雙QSPI配置接口(11個(gè)引腳)允許配置位流在兩個(gè)QSPI器件之間進(jìn)行分區(qū),從而有效地將讀取數(shù)據(jù)傳輸速率提升一倍。

當(dāng)大型FPGA器件需要以最快的方式傳輸大配置(即高密度)配置比特流時(shí),這種11引腳雙QSPI配置將具有非常大的優(yōu)勢(shì)。

閃存配置

下一代閃存采用x1(主要用于SFDP訪問)、x4或x8 IO總線寬度運(yùn)行,支持SDR或DDR格式傳輸數(shù)據(jù),并且通過使用新的數(shù)據(jù)選通(Data Strobe)信號(hào)以促進(jìn)高速傳輸。例如,使用11引腳接口的賽普拉斯Semper NOR閃存八進(jìn)制配置(圖4)。

wKgZomToRQOALgQdAAAG0sgfGCE574.png

圖4 - 低引腳數(shù)接口支持SDR或DDR格式的x1、x4或x8 IO總線寬度傳輸數(shù)據(jù)。圖中顯示的是采用11引腳接口的賽普拉斯Semper NOR閃存八進(jìn)制配置。

這一新的數(shù)據(jù)通選必須結(jié)合到FPGA配置接口中,從而可利用下一代閃存器件的高吞吐量讀取性能。數(shù)據(jù)選通與輸出讀取數(shù)據(jù)邊緣對(duì)齊,其方式與低功耗DDR DRAM器件上的選通方式相同(圖5)。數(shù)據(jù)選通“繪制”數(shù)據(jù)眼圖,并允許FPGA以高時(shí)鐘頻率有效抓取數(shù)據(jù)。

wKgZomToRQOAaEeRAAAOi5tKvUI544.png

圖5 - 具有數(shù)據(jù)選通功能的x8 DDR讀取事務(wù)與輸出讀取數(shù)據(jù)邊緣對(duì)齊,使FPGA能夠以高時(shí)鐘頻率有效抓取數(shù)據(jù)。

支持連續(xù)讀取操作是非常適用于FPGA配置的閃存功能之一。連續(xù)讀取始于主機(jī)(MCU微控制器)或FPGA)置位CS#(CS片選引腳),然后發(fā)出讀取命令,后跟目標(biāo)地址。經(jīng)過多次延遲周期,存儲(chǔ)器從目標(biāo)地址輸出數(shù)據(jù)。如果主機(jī)繼續(xù)切換時(shí)鐘,則存儲(chǔ)器將通過從下一個(gè)順序地址輸出數(shù)據(jù)來響應(yīng)。只要時(shí)鐘繼續(xù)切換,存儲(chǔ)器將繼續(xù)從順序地址輸出數(shù)據(jù)。這種順序讀取功能可以允許FPGA配置單個(gè)讀取事務(wù)。

AutoBoot(自動(dòng)啟動(dòng))是另一項(xiàng)有助于FPGA配置的功能。AutoBoot在通電復(fù)位期間從預(yù)先配置的目標(biāo)地址執(zhí)行自動(dòng)讀取,然后在第一次CS#置位時(shí)立即輸出數(shù)據(jù)(圖6)。此功能對(duì)需要簡(jiǎn)單配置機(jī)制的ASIC(專用芯片)器件也十分有用。一旦CS#解除置位,內(nèi)存將返回其待命狀態(tài),并以正常方式處理后續(xù)操作。

wKgZomToRQOARTjqAAAKBhYgm1Y879.png

圖6 - 運(yùn)行中的AutoBoot讀取功能(具有3個(gè)預(yù)熱周期)

NOR 閃存器件的寫入事務(wù)(圖7)與標(biāo)準(zhǔn)SPI操作幾乎完全相同,但有兩點(diǎn)例外。首先,在整個(gè)事務(wù)期間必須將新的數(shù)據(jù)選通信號(hào)驅(qū)動(dòng)為L(zhǎng)OW(低電平)。其次,當(dāng)配置為DDR操作時(shí),數(shù)據(jù)被寫為字(16b),而非傳統(tǒng)SPI產(chǎn)品的字節(jié)寫編程粒度。

wKgZomToRQOAbOUlAAALQ6h_p60957.png

圖7- NOR 閃存的寫入事務(wù)需要在整個(gè)事務(wù)期間將數(shù)據(jù)選通信號(hào)驅(qū)動(dòng)為L(zhǎng)OW,并且在配置為DDR操作時(shí)將數(shù)據(jù)寫為16位字。

下一代NOR閃存器件可提供滿足大規(guī)模FPGA應(yīng)用的高密度和隨開即用要求所需的高吞吐量。各大NOR閃存制造廠商都參與了JEDEC xSPI規(guī)范的開發(fā),為代工廠商提供了廣泛的采購(gòu)選擇。JEDEC xSPI規(guī)范涵蓋了上述八進(jìn)制SPI接口以及HyperBus接口,兩者均提供400MB/s的讀取吞吐量,已實(shí)現(xiàn)的讀取吞吐量遠(yuǎn)高于傳統(tǒng)SPI產(chǎn)品。為利用高速基礎(chǔ)設(shè)施,需要對(duì)FPGA SPI控制器進(jìn)行修改。需要考慮的新功能包括DDR數(shù)據(jù)速率,用于數(shù)據(jù)抓取的新數(shù)據(jù)選通引腳和擴(kuò)展的x8總線接口。此外,一些NOR閃存器件(例如賽普拉斯Semper NOR系列)允許在實(shí)施雙QSPI配置架構(gòu)時(shí)消除其中一個(gè)QSPI器件。在需要進(jìn)行快速FPGA配置的情況下,以及在執(zhí)行實(shí)時(shí)重新配置的FPGA應(yīng)用中,下一代閃存所提供的性能將具有強(qiáng)大的優(yōu)勢(shì)。

wKgZomToRQOAbmC8AAAJM7aZU1A916.png ? ?

wKgZomToRQOAIjJJAABUdafP6GM135.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgZomToRQOASKizAABiq3a-ogY099.jpgwKgZomToRQSAO-XdAAACXWrmhKE029.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:使用高速NOR閃存配置FPGA

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21620

    瀏覽量

    601232

原文標(biāo)題:使用高速NOR閃存配置FPGA

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    固化FPGA配置芯片的方式

    FPGA可以反復(fù)的重新配置,這就意味著設(shè)計(jì)者可以不斷的反復(fù)的下載設(shè)計(jì)的邏輯做驗(yàn)證。如果出現(xiàn)錯(cuò)誤或者需要升級(jí),只需要修改設(shè)計(jì),重新下載設(shè)計(jì)邏輯電路即可。FPGA雖然有重新配置的優(yōu)勢(shì),帶來
    的頭像 發(fā)表于 10-24 18:13 ?202次閱讀
    固化<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>芯片的方式

    一種簡(jiǎn)單高效配置FPGA的方法

    本文描述了一種簡(jiǎn)單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設(shè)備。這種方法減少了硬件組件、板空間和成
    的頭像 發(fā)表于 10-24 14:57 ?249次閱讀
    一種簡(jiǎn)單高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    配置bq275054-J4數(shù)據(jù)閃存

    電子發(fā)燒友網(wǎng)站提供《配置bq275054-J4數(shù)據(jù)閃存.pdf》資料免費(fèi)下載
    發(fā)表于 10-17 11:32 ?0次下載
    <b class='flag-5'>配置</b>bq275054-J4數(shù)據(jù)<b class='flag-5'>閃存</b>

    NAND閃存NOR閃存有什么區(qū)別

    NAND閃存NOR閃存是兩種常見的閃存存儲(chǔ)器技術(shù),它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從技術(shù)原理、結(jié)構(gòu)、性能特點(diǎn)、應(yīng)用場(chǎng)景以及發(fā)展趨勢(shì)等方面對(duì)兩者進(jìn)行詳細(xì)比較。
    的頭像 發(fā)表于 08-10 16:14 ?1902次閱讀

    FPGA如何發(fā)出高速串行信號(hào)

    高速串行通信的“高速”一般比較高,基本至少都會(huì)上G。如果利用FPGA內(nèi)部的LUT、觸發(fā)器和普通IO是無法滿足這樣高的輸入輸出速率的。
    的頭像 發(fā)表于 08-05 11:12 ?572次閱讀
    <b class='flag-5'>FPGA</b>如何發(fā)出<b class='flag-5'>高速</b>串行信號(hào)

    一文了解FPGA比特流的內(nèi)部結(jié)構(gòu)

    電或隨后的FPGA重新配置期間,比特流從外部諸如閃存這樣的非易失性存儲(chǔ)器中讀取,通過FPGA配置控制器的處理,加載到內(nèi)部的
    的頭像 發(fā)表于 07-16 18:02 ?7336次閱讀
    一文了解<b class='flag-5'>FPGA</b>比特流的內(nèi)部結(jié)構(gòu)

    NAND Flash與NOR Flash:壞塊管理需求的差異解析

    NOR Flash和NAND Flash是兩種不同類型的閃存技術(shù),它們?cè)诖鎯?chǔ)單元的連接方式、耐用性、壞塊管理等方面存在差異。
    的頭像 發(fā)表于 07-10 14:25 ?1702次閱讀
    NAND Flash與<b class='flag-5'>NOR</b> Flash:壞塊管理需求的差異解析

    FPGA高速接口應(yīng)用注意事項(xiàng)

    FPGA高速接口應(yīng)用注意事項(xiàng)主要包括以下幾個(gè)方面: 信號(hào)完整性與電磁兼容性(EMC) : 在設(shè)計(jì)FPGA高速接口時(shí),必須充分考慮信號(hào)完整性和電磁兼容性。這要求合理的PCB布局、走線策
    發(fā)表于 05-27 16:02

    CYUSB3KIT-003如何集成一個(gè)NOR閃存?

    我有一個(gè) CYUSB3KIT-003。 我需要集成一個(gè) NOR 閃存,我可以從中將固件讀取到 RAM,然后 NOR 閃存的一部分內(nèi)存應(yīng)該EVAL_2K4W_ACT_BRD_S7作為大容
    發(fā)表于 03-05 07:23

    FPGA分類

    :基于靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)的FPGA,其配置可以在每次上電時(shí)重新加載。這類FPGA具有較高的靈活性,但功耗較高。 Flash-based FPGA :基于
    發(fā)表于 01-26 10:09

    2024年1月,預(yù)計(jì)NOR Flash價(jià)格將上漲5%

     NOR Flash是一種基于NOR門結(jié)構(gòu)的閃存,NOR是邏輯門電路中的“或非”門。NOR Flash具有并行訪問結(jié)構(gòu),這意味著每個(gè)存儲(chǔ)單元
    發(fā)表于 12-27 14:37 ?770次閱讀

    Nor Flash與NAND Flash閃存技術(shù)的關(guān)鍵特點(diǎn)區(qū)分

    Nor Flash采用NOR門結(jié)構(gòu),其中每個(gè)存儲(chǔ)單元都有不同的地址用于直接訪問。這種并行訪問功能可以實(shí)現(xiàn)高效的隨機(jī)訪問和快速的數(shù)據(jù)檢索。
    的頭像 發(fā)表于 12-05 15:21 ?786次閱讀

    Nor Flash編程和擦除操作實(shí)踐與指南

    閃存編程也不涉及將數(shù)據(jù)寫入存儲(chǔ)單元,為確保準(zhǔn)確編程,Nor Flash 支持字節(jié)級(jí)編程,允許寫入或修改單個(gè)字節(jié),而無需擦除整個(gè)塊。
    的頭像 發(fā)表于 12-05 14:03 ?2037次閱讀

    Nor Flash的基本概念 Nor Flash的內(nèi)部結(jié)構(gòu)解析

    Nor Flash是一種非易失性存儲(chǔ)技術(shù),用于存儲(chǔ)數(shù)據(jù)和代碼。它是一種閃存存儲(chǔ)器,類似于NAND Flash,但具有不同的特性和應(yīng)用場(chǎng)景。
    的頭像 發(fā)表于 12-05 13:57 ?3004次閱讀

    NAND Flash和NOR Flash的區(qū)別

    NAND Flash和NOR Flash是兩種常見的閃存類型。
    的頭像 發(fā)表于 11-30 13:53 ?2216次閱讀
    NAND Flash和<b class='flag-5'>NOR</b> Flash的區(qū)別