0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SOC設(shè)計中的建立時間和保持時間

快樂的芯片工程師 ? 來源:快樂的芯片工程師 ? 2023-08-23 09:44 ? 次閱讀

建立時間和保持時間是SOC設(shè)計中的兩個重要概念。它們都與時序分析有關(guān),是確保芯片正常工作的關(guān)鍵因素。

建立時間(Tsu):在時鐘采樣沿之前,數(shù)據(jù)必須保持穩(wěn)定的時間,該時間量稱為建立時間。保持時間 (Th):在時鐘采樣沿之后,數(shù)據(jù)必須保持穩(wěn)定的最短時間。理想最優(yōu)的建立時間和保持時間出現(xiàn)在數(shù)據(jù)中間采樣的位置,如下所示,實質(zhì)就是使觸發(fā)器在采樣沿得到穩(wěn)定的數(shù)據(jù),如果數(shù)據(jù)在時鐘上升沿的建立保持時間內(nèi) {latch edge-setup,latch edge+hold time}發(fā)生跳變,則會產(chǎn)生亞穩(wěn)態(tài)輸出,即輸出值在短時間內(nèi)處于不確定態(tài),有可能是1,有可能是0,也可能什么都不是,處于中間態(tài)1。

建立時間和保持時間都與時鐘信號、數(shù)據(jù)信號和觸發(fā)器之間的關(guān)系有關(guān)。建立時間要求數(shù)據(jù)信號在時鐘信號上升沿之前保持穩(wěn)定一段時間,以便觸發(fā)器能夠正確采樣數(shù)據(jù)。而保持時間要求數(shù)據(jù)信號在時鐘信號上升沿之后繼續(xù)保持穩(wěn)定一段時間,以便觸發(fā)器能夠正確鎖存數(shù)據(jù)。

如果建立時間或保持時間不滿足要求,則可能會導致時序違例。這種情況下,觸發(fā)器可能無法正確采樣或鎖存數(shù)據(jù),從而導致芯片工作不正常。因此,在SOC設(shè)計中,需要對建立時間和保持時間進行嚴格的分析和優(yōu)化,以確保芯片能夠正常工作。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4021

    瀏覽量

    217016
  • SoC設(shè)計
    +關(guān)注

    關(guān)注

    1

    文章

    147

    瀏覽量

    18716
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    1990

    瀏覽量

    60868
  • 建立時間
    +關(guān)注

    關(guān)注

    0

    文章

    9

    瀏覽量

    6590
  • 保持時間
    +關(guān)注

    關(guān)注

    0

    文章

    9

    瀏覽量

    5659

原文標題:soc設(shè)計中的建立時間和保持時間

文章出處:【微信號:快樂的芯片工程師,微信公眾號:快樂的芯片工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    靜態(tài)時序之建立時間保持時間分析

    靜態(tài)時序分析包括建立時間分析和保持時間分析。建立時間設(shè)置不正確可以通過降低芯片工作頻率解決,保持時間
    的頭像 發(fā)表于 08-22 10:38 ?3982次閱讀

    芯片設(shè)計進階之路—從CMOS到建立時間保持時間

    建立時間(setup time)和保持時間(hold time)是時序分析中最重要的概念之一,深入理解建立時間保持
    發(fā)表于 06-21 10:44 ?1510次閱讀
    芯片設(shè)計進階之路—從CMOS到<b class='flag-5'>建立時間</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>

    FPGA時序分析-建立時間保持時間裕量都是inf怎么解決呢?

    今天有個小伙伴遇到一個問題,就是在vivado里面綜合后看到的建立時間保持時間裕量都是inf,我們來看看怎么解決這個問題。
    發(fā)表于 07-30 10:26 ?1095次閱讀
    FPGA時序分析-<b class='flag-5'>建立時間</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>裕量都是inf怎么解決呢?

    建立時間保持時間討論

    本帖最后由 虎子哥 于 2015-3-12 21:24 編輯 建立時間(Setup Time):是指在觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間,如果建立時間不夠,數(shù)據(jù)將不能在這個時鐘
    發(fā)表于 03-10 23:19

    FPGA實戰(zhàn)演練邏輯篇51:建立時間保持時間

    建立時間保持時間本文節(jié)選自特權(quán)同學的圖書《FPGA設(shè)計實戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 在這個波形,我們看到cl
    發(fā)表于 07-17 12:02

    什么叫建立時間,保持時間,和恢復時間

    什么叫建立時間,保持時間,和恢復時間
    發(fā)表于 04-08 16:52

    保持時間建立時間

    如圖,建立時間保持時間都是針對的時鐘沿,如圖所示,時鐘沿有一個上升的過程,圖中虛線與clk上升沿的交點是什么?幅值的50%?還是低電平(低于2.5V)往高電平(高于2.5V)跳轉(zhuǎn)的那個點?
    發(fā)表于 11-29 00:20

    數(shù)字 IC 筆試面試必考點(9)建立時間以及保持時間 精選資料分享

    建立時間(Setup Time)是指觸發(fā)器的時鐘信號上升沿到來之前,數(shù)據(jù)保持穩(wěn)定不變的時間?! ≥斎胄盘枒?yīng)該提前時鐘上升沿(如上升沿有效)Tsu時間到達芯片,這個 Tsu就是
    發(fā)表于 07-26 07:36

    為什么觸發(fā)器要滿足建立時間保持時間

    什么是同步邏輯和異步邏輯?同步電路和異步電路的區(qū)別在哪?為什么觸發(fā)器要滿足建立時間保持時間?什么是亞穩(wěn)態(tài)?為什么兩級觸發(fā)器可以防止亞穩(wěn)態(tài)傳播?
    發(fā)表于 08-09 06:14

    為什么觸發(fā)器要滿足建立時間保持時間

    什么是同步邏輯和異步邏輯?同步電路和異步電路的區(qū)別在哪?為什么觸發(fā)器要滿足建立時間保持時間?
    發(fā)表于 09-28 08:51

    時延和建立時間在ADC電路的區(qū)別

    時延和建立時間setup在ADC電路的區(qū)別:對于大多數(shù) ADC 用戶來說,“時延”和“建立時間”這兩個術(shù)語有時可以互換。但對于 ADC 設(shè)計人員而言,他們非常清楚
    發(fā)表于 11-22 23:33 ?1553次閱讀

    數(shù)字IC設(shè)計建立時間保持時間

    ??本文主要介紹了建立時間保持時間。
    的頭像 發(fā)表于 06-21 14:38 ?2012次閱讀
    數(shù)字IC設(shè)計<b class='flag-5'>中</b>的<b class='flag-5'>建立時間</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>

    到底什么是建立時間/保持時間?

    在時序電路設(shè)計建立時間/保持時間可以說是出現(xiàn)頻率最高的幾個詞之一了,人們對其定義已經(jīng)耳熟能詳,對涉及其的計算(比如檢查時序是否正確,計算最大頻率等)網(wǎng)上也有很多。
    的頭像 發(fā)表于 06-27 15:43 ?1.1w次閱讀
    到底什么是<b class='flag-5'>建立時間</b>/<b class='flag-5'>保持</b><b class='flag-5'>時間</b>?

    PCB傳輸線建立時間、保持時間、建立時間裕量和保持時間裕量

     信號經(jīng)過傳輸線到達接收端之后,就牽涉到建立時間保持時間這兩個時序參數(shù),它們表征了時鐘邊沿觸發(fā)前后數(shù)據(jù)需要在鎖存器的輸入持續(xù)時間,是接收器本身的特性。簡而言之,時鐘邊沿觸發(fā)前,要求數(shù)
    發(fā)表于 09-04 15:16 ?692次閱讀
    PCB傳輸線<b class='flag-5'>建立時間</b>、<b class='flag-5'>保持</b><b class='flag-5'>時間</b>、<b class='flag-5'>建立時間</b>裕量和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>裕量

    關(guān)于建立時間保持時間的測量方法

    文件提到兩種setup/hold測量方式:10% push-up和pass/fail,按照TSMC說法,前者會更樂觀一些,因此如果是采用前者(10% push-up)的測量方式得到建立時間保持時間,需要十份小心時序裕量是否足夠
    的頭像 發(fā)表于 12-05 11:19 ?1401次閱讀
    關(guān)于<b class='flag-5'>建立時間</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>的測量方法