0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何減少PCB雜散電容的影響

領(lǐng)卓打樣 ? 來(lái)源:領(lǐng)卓打樣 ? 作者:領(lǐng)卓打樣 ? 2023-08-24 08:56 ? 次閱讀

一站式PCBA智造廠家今天為大家講講如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法。當(dāng)提到PCBA上的電子電路時(shí),經(jīng)常使用的術(shù)語(yǔ)是雜散電容。PCB上的導(dǎo)體、無(wú)源器件的預(yù)制電路板、PCBA、有安裝元器件的板之間以及元器件封裝(尤其是IC)中的SMD組件套件之間可能存在雜散電容。雜散電容是電子電路和電路板固有的物理屬性之一。那么如何減少PCB雜散電容的影響呢?今天深圳PCBA工廠就為大家解答一下吧!

減少PCB雜散電容的PCB設(shè)計(jì)方法

1、移除內(nèi)層接地層

PCB設(shè)計(jì)由于接地層會(huì)由于鄰近而增加與相鄰導(dǎo)體的電容,因此刪除內(nèi)層接地層以增加距離會(huì)有所幫助,這將使電容效應(yīng)最小化。這必須與最小化接地平面與信號(hào)平面相鄰時(shí)獲得的EMI的好處進(jìn)行權(quán)衡。

2、使用法拉第盾

法拉第屏蔽是放置在兩條跡線之間,PCB設(shè)計(jì)以最小化它們之間的電容效應(yīng)的接地跡線或平面,并且像其他屏蔽結(jié)構(gòu)一樣,它可以有效地減小雜散電容。

3、增加相鄰跡線之間的空間

另一種有效的緩解技術(shù)是PCB設(shè)計(jì)增加相鄰跡線之間的間距。隨著電容隨著距離的增加而減小,這是可以應(yīng)用的非常好的方法。

4、盡量減少使用過(guò)孔

通孔是使緊湊,復(fù)雜的PCB成為可能的關(guān)鍵要素。但是,過(guò)度使用可能會(huì)增加寄生電容問(wèn)題。例如雜散電容。通過(guò)PCB設(shè)計(jì)消除在沒(méi)有連接的層上的過(guò)孔周?chē)?a target="_blank">環(huán)形環(huán)并最大程度地減少來(lái)自組件的過(guò)孔數(shù)量,可以減少這種PTH耦合。如BGA。

關(guān)于如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法的知識(shí)點(diǎn),想要了解更多的,可關(guān)注領(lǐng)卓PCBA,如有需要了解更多PCB打樣、SMT貼片、PCBA加工的相關(guān)技術(shù)知識(shí),歡迎留言獲取!

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 雜散電容
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    1397
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    1771

    瀏覽量

    13204
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    有什么影響?從哪里來(lái)?

    說(shuō)到射頻的難點(diǎn)不得不提,也是射頻被稱(chēng)為“玄學(xué)”的來(lái)源。也是學(xué)習(xí)射頻必經(jīng)的一個(gè)難點(diǎn)。本
    的頭像 發(fā)表于 11-05 09:59 ?210次閱讀
    <b class='flag-5'>雜</b><b class='flag-5'>散</b>有什么影響?<b class='flag-5'>雜</b><b class='flag-5'>散</b>從哪里來(lái)?

    時(shí)鐘對(duì)高速DAC性能的影響

    電子發(fā)燒友網(wǎng)站提供《時(shí)鐘對(duì)高速DAC性能的影響.pdf》資料免費(fèi)下載
    發(fā)表于 10-17 11:10 ?0次下載
    時(shí)鐘<b class='flag-5'>雜</b><b class='flag-5'>散</b>對(duì)高速DAC性能的影響

    最大限度地提高GSPS ADC中的SFDR性能:源和Mitigat方法

    電子發(fā)燒友網(wǎng)站提供《最大限度地提高GSPS ADC中的SFDR性能:源和Mitigat方法.pdf》資料免費(fèi)下載
    發(fā)表于 10-10 09:16 ?0次下載
    最大限度地提高GSPS ADC中的SFDR性能:<b class='flag-5'>雜</b><b class='flag-5'>散</b>源和Mitigat方法

    深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容、電容與分布電容

    作為電路板基材,以降低電容的影響。 布局優(yōu)化:合理布局和走線,減小元件之間的耦合電容,降低
    發(fā)表于 09-26 14:49

    LMX2531整數(shù)優(yōu)化的案例分析

    電子發(fā)燒友網(wǎng)站提供《LMX2531整數(shù)優(yōu)化的案例分析.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 09:21 ?0次下載
    LMX2531整數(shù)<b class='flag-5'>雜</b><b class='flag-5'>散</b>優(yōu)化的案例分析

    一文詳解電感對(duì)SiC和IGBT功率模塊開(kāi)關(guān)特性的影響

    IGBT和碳化硅(SiC)模塊的開(kāi)關(guān)特性受到許多外部參數(shù)的影響,例如電壓、電流、溫度、柵極配置和元件。
    的頭像 發(fā)表于 03-08 10:11 ?1638次閱讀
    一文詳解<b class='flag-5'>雜</b><b class='flag-5'>散</b>電感對(duì)SiC和IGBT功率模塊開(kāi)關(guān)特性的影響

    變頻器控制引起的電機(jī)軸電壓

    變頻器控制引起的電機(jī)軸電壓? 變頻器(簡(jiǎn)稱(chēng)VFD)是通過(guò)調(diào)整輸入電源頻率和電壓來(lái)控制電機(jī)轉(zhuǎn)速的裝置。它在工業(yè)控制應(yīng)用中得到廣泛應(yīng)用,可以提高能效和精度,并減少能源消耗。然而,變頻器控制引起的電機(jī)
    的頭像 發(fā)表于 02-01 14:08 ?819次閱讀

    DC/DC開(kāi)關(guān)電源的開(kāi)關(guān)頻率有什么有效的解決方法嗎?

    DC/DC開(kāi)關(guān)電源的開(kāi)關(guān)頻率有什么有效的解決方法沒(méi)有?在其后加多級(jí)LDO都不能很好的解決。尋找一種能夠通過(guò)電感或電容的解決方案。開(kāi)關(guān)頻率在幾百KHz左右的。
    發(fā)表于 01-08 07:25

    AD9779有信號(hào)是由什么原因引起的?

    請(qǐng)教下各位,我使用FPGA出頻率為30MHz的數(shù)字信號(hào),數(shù)據(jù)速率為61.44MHz,給AD9779當(dāng)輸入,AD9779內(nèi)部做122.88MHz的上變頻,則有用信號(hào)會(huì)在152.88MHz處,但同時(shí)會(huì)在154.32MHz處有一幅度相差50dbc左右的信號(hào),請(qǐng)問(wèn)下這有可能是
    發(fā)表于 12-25 06:07

    如何使用頻譜分析儀來(lái)觀察和分析信號(hào)?

    如何使用頻譜分析儀來(lái)觀察和分析信號(hào)? 頻譜分析儀是一種廣泛應(yīng)用于電子領(lǐng)域的儀器,用于觀察和分析信號(hào)的頻譜特性。它可以幫助工程師們檢測(cè)和排除信號(hào)中的信號(hào),確保設(shè)備的正常工作和無(wú)干
    的頭像 發(fā)表于 12-21 15:37 ?1807次閱讀

    如何確定DDS輸出信號(hào)頻譜中的

    直接數(shù)據(jù)頻率合成器(DDS)因能產(chǎn)生頻率捷變且殘留相位噪聲性能卓越而著稱(chēng)。另外,多數(shù)用戶(hù)都很清楚DDS輸出頻譜中存在的噪聲,比如相位截?cái)?b class='flag-5'>雜以及與相位-幅度轉(zhuǎn)換過(guò)程相關(guān)的
    發(fā)表于 12-15 07:38

    AD9467采集信號(hào)的如何消除?

    各位大牛,請(qǐng)教一下。我現(xiàn)在用AD9467-250,采樣時(shí)鐘用AD9517-3出的200MHz,采集70M、0dBm單音信號(hào)。頻譜上出現(xiàn)較多的。ADC前端電路按照AD9467手冊(cè)推薦的設(shè)計(jì)。ADC
    發(fā)表于 12-08 06:52

    使用AD9783時(shí)遇到的問(wèn)題如何解決?

    每隔3KHz存在,無(wú)法通過(guò)降低信號(hào)功率,改變時(shí)鐘數(shù)據(jù)相位來(lái)改善 更改參考時(shí)鐘為60MHz,間隔變?yōu)?5K 更改參考時(shí)鐘為20MHz是,
    發(fā)表于 12-07 07:09

    AD9164問(wèn)題如何解決?

    出現(xiàn)一個(gè)與基帶信號(hào)相關(guān)的點(diǎn)幅度-50dBm左右,影響了射頻輸出的Sfdr。具體現(xiàn)象: 輸出2.2ghz點(diǎn)頻時(shí),點(diǎn)在2.6GHz 輸出2.3ghz點(diǎn)頻時(shí),
    發(fā)表于 12-04 07:39

    用于計(jì)算特定相位截?cái)?b class='flag-5'>雜的頻率和幅度的方法

    電子發(fā)燒友網(wǎng)站提供《用于計(jì)算特定相位截?cái)?b class='flag-5'>雜的頻率和幅度的方法.pdf》資料免費(fèi)下載
    發(fā)表于 11-28 11:32 ?0次下載
    用于計(jì)算特定相位截?cái)?b class='flag-5'>雜</b><b class='flag-5'>散</b>的頻率和幅度的方法