0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

英諾達(dá)EnCitius? SVS新功能加速芯片驗(yàn)證流程

英諾達(dá)EnnoCAD ? 來源:英諾達(dá)EnnoCAD ? 2023-08-28 10:23 ? 次閱讀

英諾達(dá)系統(tǒng)驗(yàn)證平臺(tái)EnCitius SVS發(fā)布最新功能,旨在幫助客戶加速設(shè)計(jì)驗(yàn)證,實(shí)現(xiàn)云端資源的靈活調(diào)度,提高效率。

(2023年8月28日,四川成都)英諾達(dá)基于云端的先進(jìn)系統(tǒng)驗(yàn)證平臺(tái)EnCitius SVS發(fā)布最新功能,包括內(nèi)置硬件云資源管理工具(Resource Management System / RMS)和內(nèi)置的智能化頂層連接工具Intelligent Top Connect / ITC)等。

這些新功能旨在幫助客戶加速設(shè)計(jì)驗(yàn)證,實(shí)現(xiàn)云端資源的靈活調(diào)度,提高效率。 當(dāng)前的芯片規(guī)模越來越大,開發(fā)周期日益緊迫。

為了應(yīng)對(duì)這種情況,SVS平臺(tái)采用了英諾達(dá)自主研發(fā)的驗(yàn)證流程和SoC驗(yàn)證集成平臺(tái)。該平臺(tái)以英諾達(dá)自主建造的集通用高性能服務(wù)器、硬件仿真加速器和原型驗(yàn)證加速器的異構(gòu)算力中心為核心,配合專業(yè)的設(shè)計(jì)驗(yàn)證服務(wù)團(tuán)隊(duì),形成了成熟的動(dòng)態(tài)驗(yàn)證全棧解決方案。

SVS平臺(tái)涵蓋了集成電路系統(tǒng)級(jí)芯片(SoC)及系統(tǒng)相關(guān)驗(yàn)證,為了能節(jié)省環(huán)境搭建及調(diào)試階段的時(shí)間,快速調(diào)用硬件資源,英諾達(dá)的研發(fā)團(tuán)隊(duì)開發(fā)了多款自動(dòng)化的工具以提高環(huán)境開發(fā)效率,實(shí)現(xiàn)快速移植。此外,針對(duì)硬件資源的利用率的優(yōu)化,研發(fā)團(tuán)隊(duì)此次也加強(qiáng)了多用戶開發(fā)管理系統(tǒng)。

資源靈活調(diào)度

SVS內(nèi)置硬件云資源管理工具(RMS)支持資源靈活分配、多維度資源使用率統(tǒng)計(jì)、資源違例占用檢查等功能。資源管理工具能夠幫助客戶管理硬件仿真和原型驗(yàn)證資源,以應(yīng)對(duì)同一項(xiàng)目?jī)?nèi)多個(gè)工程師分時(shí)復(fù)用資源,多個(gè)項(xiàng)目并行復(fù)用資源等應(yīng)用場(chǎng)景。

SVS工具允許管理員分配每個(gè)賬號(hào)使用的資源位置和使用時(shí)間段,對(duì)于違例占用資源的用戶會(huì)給予警告,并可以選擇是否強(qiáng)制退出違例加載的硬件仿真進(jìn)程,并可以生成多維度的資源統(tǒng)計(jì)報(bào)告功能,管理員可以查看天、周、月、季度等不同維度的資源使用情況。

7f8940fc-4548-11ee-a2ef-92fbcf53809c.png

在實(shí)際使用中,RMS確保同一客戶的多個(gè)工程師可以分時(shí)復(fù)用資源

智能化頂層連接

SVS內(nèi)置的智能化頂層連接工具(ITC)可以幫助用戶提高硬件仿真環(huán)境開發(fā)效率,支持導(dǎo)入Verilog文件或文件列表自動(dòng)例化生成頂層代碼框架,支持模塊多次例化和頂層代碼增量生成,用戶通過編輯模塊連接關(guān)系即可生成頂層完整代碼;連接關(guān)系的描述方式SVS支持svs-connect語法、CSV等格式。

使用SVS連接工具和驗(yàn)證組件庫(kù),能有效減少代碼迭代后的頂層修改時(shí)間,從而縮短整個(gè)硬件仿真環(huán)境的開發(fā)時(shí)間。

除此之外, SVS通過英諾達(dá)自主研發(fā)的驗(yàn)證流程和專業(yè)的設(shè)計(jì)驗(yàn)證服務(wù)團(tuán)隊(duì),可以為客戶提供全流程搭建,加速仿真驗(yàn)證效率,提高硬件利用率。對(duì)于從未接觸過硬件仿真加速或者原型驗(yàn)證平臺(tái)的客戶,英諾達(dá)還可以提供從早期驗(yàn)證策略制定,到整個(gè)環(huán)境構(gòu)建方案的一站式服務(wù),客戶只需要專注于電路和代碼設(shè)計(jì)。

7fa6f6c4-4548-11ee-a2ef-92fbcf53809c.png

SVS平臺(tái)驗(yàn)證計(jì)劃制定與環(huán)境搭建流程

英諾達(dá)副總經(jīng)理熊文表示:“當(dāng)前,超大規(guī)模芯片設(shè)計(jì)日益復(fù)雜,對(duì)軟硬件調(diào)試的需求也逐漸增高,動(dòng)態(tài)驗(yàn)證以及相關(guān)人才已成為稀缺資源。SVS是英諾達(dá)基于異構(gòu)算力中心推出的系統(tǒng)驗(yàn)證平臺(tái),自年初推出以來,我們不斷對(duì)其進(jìn)行優(yōu)化改進(jìn),以期幫助客戶減少相關(guān)人力和資金投入,加快驗(yàn)證進(jìn)程。通過多個(gè)客戶的使用,證實(shí)該平臺(tái)可以有效提高驗(yàn)證效率,讓客戶寶貴的人力資源投入到驗(yàn)證執(zhí)行階段,從而能夠?qū)W⒂诤诵臉I(yè)務(wù)的創(chuàng)新突破”。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5366

    文章

    11162

    瀏覽量

    358368
  • 加速器
    +關(guān)注

    關(guān)注

    2

    文章

    785

    瀏覽量

    37147
  • RMS
    RMS
    +關(guān)注

    關(guān)注

    2

    文章

    137

    瀏覽量

    35652
  • SoC系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    10616
  • SVS模塊
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    814

原文標(biāo)題:英諾達(dá)EnCitius? SVS新功能發(fā)布,加速芯片驗(yàn)證流程

文章出處:【微信號(hào):gh_387c27f737c1,微信公眾號(hào):英諾達(dá)EnnoCAD】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    達(dá)低功耗設(shè)計(jì)研討會(huì)圓滿結(jié)束

    日前,達(dá)在深圳成功舉辦了《低功耗設(shè)計(jì)挑戰(zhàn)與應(yīng)用》研討會(huì),為繼上海站和武漢站之后的巡回研討會(huì)畫上圓滿的句號(hào)。三地的研討會(huì)吸引了來自企業(yè)和高校的工程師、設(shè)計(jì)人員、學(xué)者和技術(shù)愛好者,眾多與會(huì)者紛紛表示出對(duì)低功耗設(shè)計(jì)及國(guó)產(chǎn)EDA工具
    的頭像 發(fā)表于 09-03 10:17 ?311次閱讀

    形式驗(yàn)證如何加速超大規(guī)模芯片設(shè)計(jì)?

    引言隨著集成電路規(guī)模的不斷擴(kuò)大,從設(shè)計(jì)到流片(Tape-out)的全流程中,驗(yàn)證環(huán)節(jié)的核心地位日益凸顯。有效的驗(yàn)證不僅是設(shè)計(jì)完美的基石,更是確保電路在實(shí)際應(yīng)用中穩(wěn)定運(yùn)行的保障。尤為關(guān)鍵的是,邏輯或
    的頭像 發(fā)表于 08-30 12:45 ?303次閱讀
    形式<b class='flag-5'>驗(yàn)證</b>如何<b class='flag-5'>加速</b>超大規(guī)模<b class='flag-5'>芯片</b>設(shè)計(jì)?

    氮化鎵芯片制造商賽科赴港IPO

    賽科(蘇州)科技股份有限公司近日正式向香港證券交易所遞交了首次公開募股(IPO)的上市申請(qǐng),標(biāo)志著這家全球氮化鎵功率半導(dǎo)體領(lǐng)域的領(lǐng)軍企業(yè)正式邁出了登陸資本市場(chǎng)的重要步伐。
    的頭像 發(fā)表于 06-15 09:50 ?716次閱讀

    芯片測(cè)試的基本流程是什么

    在開始量產(chǎn)之前,芯片設(shè)計(jì)師會(huì)進(jìn)行設(shè)計(jì)驗(yàn)證,以確保芯片的設(shè)計(jì)滿足規(guī)格要求。這包括功能驗(yàn)證、時(shí)序驗(yàn)證
    的頭像 發(fā)表于 05-08 16:52 ?1605次閱讀

    STM32G4芯片怎么使用最新功能三角函數(shù)?

    求助各位大佬: STM32G4芯片怎么使用最新功能三角函數(shù)?
    發(fā)表于 04-15 08:17

    GaN芯片制造商賽科計(jì)劃香港上市

    近日,有消息透露,賽科公司正籌備在今年內(nèi)赴香港進(jìn)行首次公開募股(IPO),預(yù)計(jì)融資規(guī)模將達(dá)到約3億美元。
    的頭像 發(fā)表于 03-25 15:40 ?763次閱讀

    英飛凌起訴賽科專利侵權(quán)

    英飛凌就其GaN相關(guān)的美國(guó)專利對(duì)賽科提起訴訟,目前正在尋求永久禁令! 3月14日英飛凌官網(wǎng)發(fā)布消息稱英飛凌科技股份有限公司(Infineon Technologies AG)將通過其子公司英飛凌
    的頭像 發(fā)表于 03-21 11:00 ?422次閱讀
    英飛凌起訴<b class='flag-5'>英</b><b class='flag-5'>諾</b>賽科專利侵權(quán)

    賽科或?qū)⒏案凵鲜?/a>

    賽科,這家成立于2015年12月的高新技術(shù)企業(yè),近日傳出計(jì)劃今年內(nèi)在香港進(jìn)行IPO的消息,預(yù)計(jì)融資規(guī)模將達(dá)到3億美元。
    的頭像 發(fā)表于 03-20 14:36 ?1605次閱讀

    fpga原型驗(yàn)證流程

    FPGA原型驗(yàn)證流程是確保FPGA(現(xiàn)場(chǎng)可編程門陣列)設(shè)計(jì)正確性和功能性的關(guān)鍵步驟。它涵蓋了從設(shè)計(jì)實(shí)現(xiàn)到功能驗(yàn)證的整個(gè)過程,是FPGA開發(fā)
    的頭像 發(fā)表于 03-15 15:05 ?1153次閱讀

    英飛凌對(duì)賽科提出專利侵權(quán)訴訟

    Technologies Austria AG)對(duì)賽科(珠海)科技有限公司(Innoscience (Zhuhai) Technology Company, Ltd.)、賽科
    發(fā)表于 03-14 18:04 ?546次閱讀

    數(shù)字電路設(shè)計(jì)有哪些仿真驗(yàn)證流程

    設(shè)計(jì)的要求運(yùn)行。 本文將詳細(xì)介紹數(shù)字電路設(shè)計(jì)的仿真驗(yàn)證流程,以及每個(gè)步驟的重要性和方法。 仿真驗(yàn)證的目標(biāo): 在設(shè)計(jì)階段,仿真驗(yàn)證的目標(biāo)是驗(yàn)證
    的頭像 發(fā)表于 01-02 17:00 ?1028次閱讀

    達(dá)攜最新EDA產(chǎn)品亮相ICCAD 2023

    11月11日,一年一度的設(shè)計(jì)業(yè)盛會(huì)ICCAD 2023在廣州圓滿落幕,本次年會(huì)以“灣區(qū)有你,芯向未來”為主題,匯集了集成電路產(chǎn)業(yè)鏈各個(gè)環(huán)節(jié)的多家企業(yè)。達(dá)攜最新EDA產(chǎn)品出席此次會(huì)議,并在專題論壇上發(fā)表了演講。
    的頭像 發(fā)表于 11-15 12:26 ?707次閱讀

    達(dá)發(fā)布RTL級(jí)功耗分析工具助推IC高能效設(shè)計(jì)

    達(dá)發(fā)布了自主研發(fā)的EnFortius?凝鋒?RTL級(jí)功耗分析工具,可以在IC設(shè)計(jì)流程早期對(duì)電路設(shè)計(jì)進(jìn)行優(yōu)化。
    的頭像 發(fā)表于 11-01 10:28 ?577次閱讀

    達(dá)發(fā)布RTL級(jí)功耗分析工具,助推IC高能效設(shè)計(jì)

    (摘要:達(dá)發(fā)布了自主研發(fā)的EnFortius?凝鋒?RTL級(jí)功耗分析工具,可以在IC設(shè)計(jì)流程早期對(duì)電路設(shè)計(jì)進(jìn)行優(yōu)化。) (2023年11月1日,四川成都)
    發(fā)表于 11-01 09:51 ?300次閱讀

    達(dá)靜態(tài)驗(yàn)證EDA工具可確保設(shè)計(jì)在可測(cè)試性部分達(dá)到交付標(biāo)準(zhǔn)

    ? 9月20日,由EDA2主辦的首屆IDAS設(shè)計(jì)自動(dòng)化產(chǎn)業(yè)峰會(huì)在武漢的中國(guó)光谷科技會(huì)展中心舉行,達(dá)(成都)電子科技有限公司攜最新發(fā)布的EnAltius DFT Checker靜態(tài)驗(yàn)證
    的頭像 發(fā)表于 09-23 11:13 ?1003次閱讀