0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用FPGA的鎖相環(huán)PLL給外圍芯片提供時(shí)鐘

工程師鄧生 ? 來(lái)源:未知 ? 作者:劉芹 ? 2023-09-02 15:12 ? 次閱讀

FPGA的鎖相環(huán)PLL給外圍芯片提供時(shí)鐘

FPGA鎖相環(huán)PLL(Phase-Locked Loop)是一種廣泛使用的時(shí)鐘管理電路,可以對(duì)輸入時(shí)鐘信號(hào)進(jìn)行精確控制和提高穩(wěn)定性,以滿足各種應(yīng)用場(chǎng)景下的時(shí)序要求。尤其對(duì)于需要高速數(shù)據(jù)傳輸、信號(hào)采集處理等場(chǎng)景的數(shù)字信號(hào)處理系統(tǒng)而言,F(xiàn)PGA PLL的應(yīng)用更是至關(guān)重要。本文將介紹FPGA鎖相環(huán)PLL的基本原理、設(shè)計(jì)流程、常見(jiàn)問(wèn)題及解決方法,以及該技術(shù)在外圍芯片時(shí)鐘提供方面的應(yīng)用實(shí)例。

一、FPGA鎖相環(huán)PLL基本原理

1.時(shí)鐘頻率的調(diào)整

FPGA的鎖相環(huán)PLL可用于頻率合成、頻率分頻、頻率鎖定等應(yīng)用場(chǎng)景。通過(guò)選擇不同的分頻倍數(shù)、反饋比例等參數(shù)設(shè)置,F(xiàn)PGA的PLL可以將輸入時(shí)鐘信號(hào)(例如50MHz)轉(zhuǎn)換成符合特定要求的輸出時(shí)鐘信號(hào)(例如150MHz)。此外,PLL還可以實(shí)現(xiàn)時(shí)鐘頻率的穩(wěn)定性控制、抖動(dòng)降低等功能。

2.時(shí)鐘相位的保持

由于時(shí)鐘信號(hào)在傳輸中容易因信號(hào)衰減、干擾等原因而發(fā)生相位偏移或漂移,因此在數(shù)字信號(hào)處理中,時(shí)序要求往往非常嚴(yán)格。FPGA的PLL可以通過(guò)引入反饋機(jī)制,使輸出時(shí)鐘與輸入時(shí)鐘在相位上保持一致,從而消除了輸入時(shí)鐘信號(hào)的相位抖動(dòng)和漂移問(wèn)題,提高了時(shí)序穩(wěn)定性和系統(tǒng)性能。

二、FPGA鎖相環(huán)PLL設(shè)計(jì)流程

FPGA鎖相環(huán)PLL的設(shè)計(jì)流程包括以下幾個(gè)關(guān)鍵步驟:

1.確定輸入輸出時(shí)鐘頻率要求

在設(shè)計(jì)鎖相環(huán)PLL之前,首先需要明確輸入時(shí)鐘頻率和輸出時(shí)鐘頻率的要求。一般來(lái)說(shuō),輸入時(shí)鐘頻率會(huì)直接決定PLL的穩(wěn)定性和可靠性,而輸出時(shí)鐘頻率則需要根據(jù)具體應(yīng)用場(chǎng)景做出相應(yīng)選擇。在確定輸入輸出時(shí)鐘頻率要求時(shí),需要全面考慮系統(tǒng)性能、功耗和成本等因素。

2.選擇合適的PLL芯片和器件

根據(jù)設(shè)計(jì)要求,選擇合適型號(hào)的鎖相環(huán)PLL芯片和外圍器件是設(shè)計(jì)流程中的重要一步。通常情況下,F(xiàn)PGA廠家會(huì)提供相應(yīng)的鎖相環(huán)IP核,設(shè)計(jì)工程師可以直接調(diào)用該IP核,進(jìn)行參數(shù)設(shè)置和優(yōu)化。此外,還需要注意PLL的時(shí)鐘分頻比、輸出時(shí)鐘占空比、穩(wěn)定度、抖動(dòng)度等指標(biāo),以及其與FPGA芯片的兼容性等問(wèn)題。

3.進(jìn)行鎖相環(huán)參數(shù)設(shè)置

鎖相環(huán)PLL的性能和穩(wěn)定性很大程度上取決于參數(shù)設(shè)置和調(diào)整。在進(jìn)行參數(shù)設(shè)置時(shí),需要根據(jù)具體應(yīng)用場(chǎng)景中的時(shí)鐘頻率、時(shí)序要求、抖動(dòng)等指標(biāo)進(jìn)行適當(dāng)調(diào)整。具體而言,需要設(shè)置參考時(shí)鐘、反饋時(shí)鐘、比例因子、反饋分頻比、輸出分頻比等參數(shù)。

4.進(jìn)行仿真和調(diào)試

在設(shè)置好PLL參數(shù)之后,需要進(jìn)行仿真和調(diào)試,驗(yàn)證所設(shè)置的參數(shù)是否能夠滿足系統(tǒng)性能和穩(wěn)定性要求。通常情況下,可以使用Vivado或QuartusEDA工具進(jìn)行仿真和調(diào)試。

三、FPGA鎖相環(huán)PLL常見(jiàn)問(wèn)題及解決方法

在FPGA鎖相環(huán)PLL的設(shè)計(jì)過(guò)程中,也會(huì)存在一些常見(jiàn)問(wèn)題,例如輸入時(shí)鐘穩(wěn)定性、抖動(dòng)、鎖定時(shí)間等問(wèn)題。針對(duì)這些常見(jiàn)問(wèn)題,可以采取以下一些解決措施:

1.優(yōu)化輸入時(shí)鐘電路,提高時(shí)鐘穩(wěn)定性

輸入時(shí)鐘穩(wěn)定性是影響PLL性能和穩(wěn)定性的一個(gè)重要因素。在輸入時(shí)鐘穩(wěn)定性不佳的情況下,常會(huì)出現(xiàn)PLL無(wú)法鎖定、抖動(dòng)過(guò)大等問(wèn)題。為了優(yōu)化輸入時(shí)鐘電路,可以采用差分信號(hào)傳輸方式,增加阻抗匹配電路,降低信號(hào)瑕疵和干擾等措施。

2.調(diào)整PLL參考時(shí)鐘和反饋時(shí)鐘

參考時(shí)鐘和反饋時(shí)鐘是確定鎖相環(huán)PLL頻率的兩個(gè)關(guān)鍵因素。為了提高鎖相環(huán)PLL的穩(wěn)定性,可以盡可能選擇高精度、低抖動(dòng)的參考時(shí)鐘和反饋時(shí)鐘。此外,還可以選擇更優(yōu)的比例因子、反饋分頻比等參數(shù),以達(dá)到更好的性能表現(xiàn)。

3.增加反饋環(huán)路濾波器

反饋環(huán)路濾波器可以消除輸入時(shí)鐘信號(hào)的抖動(dòng)和漂移,從而提高PLL的穩(wěn)定性和性能。在實(shí)際設(shè)計(jì)中,可以增加額外的反饋環(huán)路濾波器,或優(yōu)化現(xiàn)有的濾波器參數(shù),以適應(yīng)不同的應(yīng)用場(chǎng)景需求。

四、FPGA鎖相環(huán)PLL在提供外圍芯片時(shí)鐘方面的應(yīng)用實(shí)例

FPGA鎖相環(huán)PLL在提供外圍芯片時(shí)鐘方面的應(yīng)用實(shí)例非常廣泛。例如,在數(shù)字信號(hào)處理系統(tǒng)中,常常需要對(duì)采集設(shè)備、輸出設(shè)備等外圍芯片進(jìn)行時(shí)鐘管理。其中,外圍芯片的時(shí)鐘穩(wěn)定性和相位一致性直接影響系統(tǒng)的采樣精度、時(shí)序穩(wěn)定性和性能表現(xiàn)。在這種場(chǎng)景下,F(xiàn)PGA鎖相環(huán)PLL可以通過(guò)提供穩(wěn)定、可靠、高精度的時(shí)鐘信號(hào),實(shí)現(xiàn)對(duì)外圍芯片的時(shí)鐘管理和校準(zhǔn)。

另外,在工業(yè)自動(dòng)化、通信網(wǎng)絡(luò)、醫(yī)療診斷等領(lǐng)域,也大量應(yīng)用了FPGA鎖相環(huán)PLL技術(shù)。例如,在互聯(lián)網(wǎng)通信中,F(xiàn)PGA鎖相環(huán)PLL可以實(shí)現(xiàn)信號(hào)轉(zhuǎn)換和調(diào)制解調(diào)等功能;在醫(yī)療系統(tǒng)中,F(xiàn)PGA鎖相環(huán)PLL可提供高穩(wěn)定的同步時(shí)鐘,配合高速數(shù)據(jù)傳輸,實(shí)現(xiàn)高分辨率醫(yī)學(xué)圖像的采集和處理等。

綜上所述,F(xiàn)PGA鎖相環(huán)PLL是一種非常重要的時(shí)鐘管理技術(shù),可以優(yōu)化數(shù)字信號(hào)處理系統(tǒng)的時(shí)序穩(wěn)定性和性能表現(xiàn)。在今后的應(yīng)用中,F(xiàn)PGA鎖相環(huán)PLL技術(shù)將進(jìn)一步發(fā)揮其優(yōu)勢(shì),滿足更加苛刻和復(fù)雜的應(yīng)用場(chǎng)景需求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598877
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    35

    文章

    576

    瀏覽量

    87544
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    767

    瀏覽量

    134852
  • 時(shí)鐘電路
    +關(guān)注

    關(guān)注

    10

    文章

    236

    瀏覽量

    50608
  • 環(huán)路濾波器
    +關(guān)注

    關(guān)注

    3

    文章

    26

    瀏覽量

    13117
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    CDCVF2510A鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCVF2510A鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 09:27 ?0次下載
    CDCVF2510A<b class='flag-5'>鎖相環(huán)</b>(<b class='flag-5'>PLL</b>)<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器數(shù)據(jù)表

    鎖相環(huán)PLL學(xué)習(xí)記錄

    鎖相環(huán)PLL) 是電子系統(tǒng)中最通用、最靈活和最有價(jià)值的電路配置之一,因此在許多應(yīng)用中都有使用。它用于時(shí)鐘重定時(shí)和恢復(fù),作為頻率合成器和可調(diào)諧振蕩器,僅舉幾個(gè)例子。
    的頭像 發(fā)表于 02-17 14:07 ?543次閱讀
    <b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>PLL</b>學(xué)習(xí)記錄

    鎖相環(huán)到底鎖相還是鎖頻?

    鎖相環(huán)到底鎖相還是鎖頻? 鎖相環(huán)PLL)是一種常用的控制系統(tǒng),主要用于同步時(shí)鐘。它通過(guò)將被控信號(hào)的相位與穩(wěn)定的參考信號(hào)進(jìn)行比較,并產(chǎn)生相應(yīng)
    的頭像 發(fā)表于 01-31 15:25 ?1210次閱讀

    鎖相環(huán)PLL是什么?它是如何工作的?

    今天想來(lái)聊一下芯片設(shè)計(jì)中的一個(gè)重要macro——PLL,全稱Phase lock loop,鎖相環(huán)。我主要就介紹一下它是什么以及它是如何工作的。
    的頭像 發(fā)表于 12-06 15:21 ?1192次閱讀

    TC3xx芯片時(shí)鐘系統(tǒng)的鎖相環(huán)PLL詳解

    的Tick數(shù)就是基于模塊時(shí)鐘的)。本系列文章就來(lái)詳細(xì)介紹TC3xx芯片時(shí)鐘系統(tǒng)及其具體配置。本文為TC3xx芯片時(shí)鐘系統(tǒng)的鎖相環(huán)
    的頭像 發(fā)表于 12-01 09:37 ?1997次閱讀
    TC3xx<b class='flag-5'>芯片時(shí)鐘</b>系統(tǒng)的<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>PLL</b>詳解

    載波同步電路中的鎖相環(huán)設(shè)計(jì)的關(guān)鍵點(diǎn)

    載波同步電路中的鎖相環(huán)設(shè)計(jì)的關(guān)鍵點(diǎn) 鎖相環(huán)(Phase-Locked Loop,PLL)是一種廣泛應(yīng)用于通信、電視、雷達(dá)、計(jì)算機(jī)等領(lǐng)域的電路,可用于頻率合成、頻率解調(diào)、時(shí)鐘生成、數(shù)字信
    的頭像 發(fā)表于 10-30 10:51 ?491次閱讀

    頻繁地開(kāi)關(guān)鎖相環(huán)芯片的電源會(huì)對(duì)鎖相環(huán)有何影響?

    頻繁地開(kāi)關(guān)鎖相環(huán)芯片的電源會(huì)對(duì)鎖相環(huán)有何影響? 鎖相環(huán)PLL)是一種被廣泛應(yīng)用在現(xiàn)代電子技術(shù)中的集成電路,它是一種反饋控制系統(tǒng),可以將輸入
    的頭像 發(fā)表于 10-30 10:16 ?490次閱讀

    鎖相環(huán)在相位檢測(cè)中的應(yīng)用

    鎖相環(huán)在相位檢測(cè)中的應(yīng)用? 鎖相環(huán)PLL)是一種電子技術(shù)中廣泛應(yīng)用的電路,用于調(diào)整一個(gè)輸出信號(hào)的相位來(lái)精確匹配一個(gè)參考信號(hào)。鎖相環(huán)在各種不同的應(yīng)用領(lǐng)域都有著廣泛的應(yīng)用,例如通信系統(tǒng)、
    的頭像 發(fā)表于 10-29 11:35 ?680次閱讀

    了解鎖相環(huán)PLL)瞬態(tài)響應(yīng) 如何優(yōu)化鎖相環(huán)PLL)的瞬態(tài)響應(yīng)?

    了解鎖相環(huán)PLL)瞬態(tài)響應(yīng) 如何優(yōu)化鎖相環(huán)PLL)的瞬態(tài)響應(yīng)? 鎖相環(huán)PLL)是一種廣泛應(yīng)
    的頭像 發(fā)表于 10-23 10:10 ?1372次閱讀

    鎖相環(huán)(PLL)基本原理 當(dāng)鎖相環(huán)無(wú)法鎖定時(shí)該怎么處理的呢?

    鎖相環(huán)(PLL)基本原理 當(dāng)鎖相環(huán)無(wú)法鎖定時(shí)該怎么處理的呢? 鎖相環(huán)(Phase Locked Loop, PLL)是一種電路系統(tǒng),它可以將
    的頭像 發(fā)表于 10-23 10:10 ?2432次閱讀

    FPGA中只有從專用時(shí)鐘管腳進(jìn)去的信號(hào)才能接片內(nèi)鎖相環(huán)嗎?

    是接受外部時(shí)鐘信號(hào)。這些時(shí)鐘信號(hào)是非常重要的,因?yàn)樗鼈兛梢詭椭?b class='flag-5'>FPGA的內(nèi)部邏輯和時(shí)序同步,并保證系統(tǒng)的穩(wěn)定性和正確性。 對(duì)于這些專用管腳進(jìn)入的時(shí)鐘信號(hào),Altera的
    的頭像 發(fā)表于 10-13 17:40 ?484次閱讀

    siumlink中三相鎖相環(huán)PLL的輸入怎么實(shí)現(xiàn)?

    siumlink中三相鎖相環(huán)PLL的輸入怎么實(shí)現(xiàn)? siumlink中三相鎖相環(huán)PLL的輸入是通過(guò)輸入三相交流電壓來(lái)實(shí)現(xiàn)的。在交流電力系統(tǒng)中,多數(shù)情況下使用的是三相電壓,因此三相
    的頭像 發(fā)表于 10-13 17:39 ?906次閱讀

    什么是鎖相環(huán)?PLL和DLL都是鎖相環(huán)區(qū)別在哪里?

    什么是鎖相環(huán)?PLL和DLL都是鎖相環(huán)區(qū)別在哪里? 鎖相環(huán)(Phase Locked Loop,PLL)是一種基于反饋的控制系統(tǒng),用于
    的頭像 發(fā)表于 10-13 17:39 ?1199次閱讀

    時(shí)鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點(diǎn)是什么?

    時(shí)鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點(diǎn)是什么?如何用硬件配置pll? 時(shí)鐘發(fā)生器是指通過(guò)特定的電路設(shè)計(jì)產(chǎn)生適合各種電子設(shè)備使用的
    的頭像 發(fā)表于 10-13 17:39 ?1149次閱讀

    pll鎖相環(huán)的作用 pll鎖相環(huán)的三種配置模式

    pll鎖相環(huán)的作用 pll鎖相環(huán)的三種配置模式? PLL鎖相環(huán)是現(xiàn)代電子技術(shù)中廣泛應(yīng)用的一種電路
    的頭像 發(fā)表于 10-13 17:39 ?2824次閱讀