0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence 與 Arm 合作,成功利用 Cadence AI 驅(qū)動(dòng)流程加速 Neoverse V2 數(shù)據(jù)中心設(shè)計(jì)

Cadence楷登 ? 來源:未知 ? 2023-09-05 12:10 ? 次閱讀

內(nèi)容提要

Cadence 優(yōu)化了其 AI 驅(qū)動(dòng)的 RTL-to-GDS 數(shù)字流程,并為 Arm Neoverse V2 平臺(tái)提供了相應(yīng)的 5nm 和 3nm 快速應(yīng)用工具包(RAK),助力設(shè)計(jì)人員更快地將設(shè)計(jì)推向市場

Cadence AI 驅(qū)動(dòng)的驗(yàn)證全流程助力 Neoverse V2 平臺(tái)設(shè)計(jì)人員最大程度提高驗(yàn)證吞吐率,并實(shí)現(xiàn) Arm SystemReady 合規(guī)性認(rèn)證

中國上海,2023 年 9 月 5 日——楷登電子(美國 Cadence 公司NASDAQ:CDNS)近日宣布與 Arm 公司深化合作,加速數(shù)據(jù)中心在 ArmNeoverseV2 平臺(tái)上的設(shè)計(jì)流程。通過此次合作,Cadence 針對(duì) Neoverse V2 優(yōu)化了其 AI 驅(qū)動(dòng)的 RTL-to-GDS 數(shù)字流程,并提供了相應(yīng)的 5nm 和 3nm 快速應(yīng)用工具包(RAK),助力用戶更快實(shí)現(xiàn)功率、性能和面積(PPA)目標(biāo)。此外,CadenceAI 驅(qū)動(dòng)的驗(yàn)證全流程支持 Neoverse V2,可幫助設(shè)計(jì)人員最大程度提高吞吐量,實(shí)現(xiàn) Arm SystemReady 合規(guī)認(rèn)證。

適用于 Neoverse V2 平臺(tái)的

Cadence AI驅(qū)動(dòng)數(shù)字全流程

Cadence AI 驅(qū)動(dòng)的 RTL-to-GDS 數(shù)字全流程 RAK 功能全面,針對(duì) 3nm 和 5nm 節(jié)點(diǎn),包含的產(chǎn)品有 Genus綜合解決方案、Modus DFT 軟件解決方案、Innovus 物理實(shí)現(xiàn)解決方案、Quantus 寄生參數(shù)抽取方案、Tempus時(shí)序及ECO解決方案、Voltus電源完整性解決方案、Conformal電路等效性檢查、Conformal 低功耗方案以及基于 AI 的 Cadence Cerebrus 智能芯片解決方案。

數(shù)字 RAK 讓 Arm Neoverse V2 設(shè)計(jì)人員可以享受到諸多優(yōu)勢。例如,Cadence Cerebrus 的 AI 功能可以實(shí)現(xiàn)數(shù)字芯片設(shè)計(jì)的自動(dòng)化并擴(kuò)展設(shè)計(jì)規(guī)模,改善 PPA 結(jié)果,提高設(shè)計(jì)人員的生產(chǎn)力。Cadence iSpatial 技術(shù)提供了一個(gè)集成的、可預(yù)測的實(shí)現(xiàn)流程,有助于更快完成設(shè)計(jì)收斂。RAK 還包括一個(gè)智能分層流程,可利用大型高性能 CPU 縮短周轉(zhuǎn)時(shí)間。Tempus ECO 技術(shù)可利用基于路徑的分析,提供準(zhǔn)確度達(dá)簽核級(jí)的最終設(shè)計(jì)收斂。最后,RAK 還集成了 GigaOpt 活動(dòng)感知功耗優(yōu)化引擎,可顯著降低動(dòng)態(tài)功耗。

適用于 Arm Neoverse V2 平臺(tái)的

Cadence AI驅(qū)動(dòng)驗(yàn)證全流程

Cadence AI 驅(qū)動(dòng)的驗(yàn)證全流程針對(duì) Arm Neoverse V2 進(jìn)行了優(yōu)化,包含 Xcelium邏輯仿真平臺(tái)、Palladium硬件仿真平臺(tái)、Protium硬件原型平臺(tái)、Helium模擬與混合平臺(tái)、Jasper形式驗(yàn)證平臺(tái)、VerisiumManager 驗(yàn)證計(jì)劃和覆蓋率收斂工具、Perspec系統(tǒng)驗(yàn)證工具,以及適用于基于 Arm 設(shè)計(jì)的 VIP 和 System VIP 工具及內(nèi)容。

Cadence 驗(yàn)證全流程為 Neoverse V2 設(shè)計(jì)人員提供硅前服務(wù)器基本系統(tǒng)架構(gòu)(SBSA)合規(guī)性驗(yàn)證和經(jīng)過優(yōu)化的 PCI Express(PCIe)集成。此外,Cadence Helium Virtual and Hybrid Studio 包括適用于 Neoverse V2 的可編輯虛擬和混合平臺(tái)參考設(shè)計(jì),整合了 Arm Fast Model,用于快速啟動(dòng)早期軟件開發(fā)和驗(yàn)證。Helium 換擋技術(shù)使客戶能夠在轉(zhuǎn)換到超精確的 RTL 環(huán)境之前,在高性能混合環(huán)境中定位工作負(fù)載,使用 Palladium 或 Protium 平臺(tái)進(jìn)行詳細(xì)驗(yàn)證。

“市場對(duì)大數(shù)據(jù)分析、高性能計(jì)算和機(jī)器學(xué)習(xí)推理等復(fù)雜工作負(fù)載的需求日益增長,這意味著我們需要推出能夠提高性能和效率的專業(yè)計(jì)算解決方案。”Arm 基礎(chǔ)架構(gòu)業(yè)務(wù)線市場副總裁 Eddie Ramirez 表示,“通過此次最新合作,客戶可以利用 Cadence 全面的數(shù)字和驗(yàn)證流程來驗(yàn)證他們的解決方案,更快地將基于 Neoverse V2 的強(qiáng)大產(chǎn)品推向市場。此外,在支持 Arm 的服務(wù)器和云實(shí)例上運(yùn)行 EDA 工作負(fù)載時(shí),芯片合作伙伴也將享受到這些先進(jìn)設(shè)計(jì)流程的優(yōu)勢?!?/p>

“客戶一直在想方設(shè)法加快創(chuàng)新步伐,以滿足設(shè)計(jì)數(shù)據(jù)中心芯片所需的高級(jí)計(jì)算要求,而 Arm Neoverse V2 平臺(tái)為此提供了堅(jiān)實(shí)的基礎(chǔ),”Cadence 數(shù)字與簽核事業(yè)部產(chǎn)品管理副總裁 Kam Kittrell 表示?!巴ㄟ^此次擴(kuò)大與 Arm 公司的合作,當(dāng)使用 AI 驅(qū)動(dòng)的數(shù)字全流程 3nm 和 5nm RAK 進(jìn)行 Neoverse V2 設(shè)計(jì)時(shí),客戶可以有效提升生產(chǎn)力,加快設(shè)計(jì)流片。此外,我們 AI 驅(qū)動(dòng)的驗(yàn)證全流程經(jīng)過優(yōu)化,客戶可以獲得驗(yàn)證 RTL 和執(zhí)行硅前軟件驗(yàn)證所需的所有工具,確保整個(gè)系統(tǒng)設(shè)計(jì)取得成功?!?/p>

Cadence 數(shù)字和驗(yàn)證流程支持 Cadence 智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,旨在助力客戶實(shí)現(xiàn) SoC 卓越設(shè)計(jì)。

要進(jìn)一步了解如何使用

Cadence 的數(shù)字及驗(yàn)證解決方案

驗(yàn)證基于 Arm 的設(shè)計(jì),請?jiān)L問

www.cadence.com/go/armsolneoversev2

(您可復(fù)制至瀏覽器或點(diǎn)擊閱讀原文打開)

關(guān)于 Cadence

Cadence 是電子系統(tǒng)設(shè)計(jì)領(lǐng)域的關(guān)鍵領(lǐng)導(dǎo)者,擁有超過 30 年的計(jì)算軟件專業(yè)積累?;诠镜闹悄芟到y(tǒng)設(shè)計(jì)戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計(jì)概念成為現(xiàn)實(shí)。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計(jì)算、5G 通訊、汽車、移動(dòng)設(shè)備、航空、消費(fèi)電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財(cái)富雜志評(píng)選的 100 家最適合工作的公司。如需了解更多信息,請?jiān)L問公司網(wǎng)站www.cadence.com。

2023 Cadence Design Systems, Inc. 版權(quán)所有。在全球范圍保留所有權(quán)利。Cadence、Cadence 徽標(biāo)和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標(biāo)志均為 Cadence Design Systems, Inc. 的商標(biāo)或注冊商標(biāo)。所有其他標(biāo)識(shí)均為其各自所有者的資產(chǎn)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • Cadence
    +關(guān)注

    關(guān)注

    63

    文章

    904

    瀏覽量

    141460

原文標(biāo)題:Cadence 與 Arm 合作,成功利用 Cadence AI 驅(qū)動(dòng)流程加速 Neoverse V2 數(shù)據(jù)中心設(shè)計(jì)

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Cadence與Samsung Foundry開展廣泛合作

    (GAA)節(jié)點(diǎn)上 AI 和 3D-IC 半導(dǎo)體的設(shè)計(jì)速度。Cadence 與 Samsung 的持續(xù)合作大大推進(jìn)了業(yè)界要求最苛刻應(yīng)用中的系統(tǒng)和半導(dǎo)體開發(fā),如人工智能、汽車、航空航天、超大規(guī)模計(jì)算和移動(dòng)應(yīng)用。
    的頭像 發(fā)表于 08-29 09:24 ?405次閱讀

    NV5正在與Cadence和NVIDIA展開密切合作

    NV5 是一家處于人工智能(AI)計(jì)算數(shù)據(jù)中心設(shè)計(jì)前沿的領(lǐng)先工程公司,致力于提供從水下傳輸線路到高需求 AI 計(jì)算數(shù)據(jù)中心等多種項(xiàng)目的工程、調(diào)試和管理服務(wù)。由于
    的頭像 發(fā)表于 07-15 09:39 ?615次閱讀

    ArmArm Neoverse計(jì)算子系統(tǒng)(CSS):Arm Neoverse CSS V3和Arm Neoverse CSS N3

    3和Neoverse CSS N3代表了Arm計(jì)算子系統(tǒng)產(chǎn)品組合的最新進(jìn)展。 Neoverse CSS V3是高性能V系列產(chǎn)品組合的首款產(chǎn)品
    的頭像 發(fā)表于 04-24 17:53 ?833次閱讀
    <b class='flag-5'>Arm</b>新<b class='flag-5'>Arm</b> <b class='flag-5'>Neoverse</b>計(jì)算子系統(tǒng)(CSS):<b class='flag-5'>Arm</b> <b class='flag-5'>Neoverse</b> CSS <b class='flag-5'>V</b>3和<b class='flag-5'>Arm</b> <b class='flag-5'>Neoverse</b> CSS N3

    Google Cloud推出基于Arm Neoverse V2定制Google Axion處理器

    Arm Neoverse 平臺(tái)已成為云服務(wù)提供商優(yōu)化其從芯片到軟件全棧的心儀之選。近日,Google Cloud 推出了基于 Arm Neoverse
    的頭像 發(fā)表于 04-16 14:30 ?516次閱讀

    Cadence與NVIDIA聯(lián)合推出利用加速計(jì)算和生成式AI重塑設(shè)計(jì)

    中國上海,2024 年 3 月 25 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,公司將深化與 NVIDIA 在 EDA、系統(tǒng)設(shè)計(jì)與分析、數(shù)字生物學(xué)和人工智能領(lǐng)域的多年合作,推出兩款變革性解決方案,利用
    的頭像 發(fā)表于 03-25 14:36 ?462次閱讀

    楷登電子Cadence推出業(yè)界首個(gè)全面的AI驅(qū)動(dòng)數(shù)字孿生解決方案

    中國上海,2024 年 3 月 22 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)推出業(yè)界首個(gè)全面的 AI 驅(qū)動(dòng)數(shù)字孿生解決方案,旨在促進(jìn)數(shù)據(jù)中心的可持續(xù)發(fā)展及
    的頭像 發(fā)表于 03-22 11:38 ?584次閱讀

    Cadence宣布與Arm合作,提供基于芯粒的參考設(shè)計(jì)和軟件開發(fā)平臺(tái)

    中國上海,2024 年 3 月 19 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布與 Arm 公司合作,提供基于芯粒的參考設(shè)計(jì)和軟件開發(fā)平臺(tái),以加速軟件
    的頭像 發(fā)表于 03-19 11:41 ?571次閱讀

    智原與Arm合作提供基于Arm Neoverse CSS的設(shè)計(jì)服務(wù)

    Arm解決方案上的卓越設(shè)計(jì)實(shí)力以及對(duì)制造端資源的承諾。智原將充分發(fā)揮Arm Neoverse計(jì)算子系統(tǒng)(CSS)的優(yōu)勢,致力于提供卓越性能和創(chuàng)新的先進(jìn)云端、高效能運(yùn)算(HPC)和人工智能(A
    的頭像 發(fā)表于 01-10 16:29 ?613次閱讀

    Cadence AI 驅(qū)動(dòng)的多物理場系統(tǒng)分析解決方案助力緯創(chuàng)大幅提升產(chǎn)品開發(fā)速度

    日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,領(lǐng)先技術(shù)服務(wù)提供商 Wistron 已采用并部署了新的 AI 驅(qū)動(dòng)的電磁(EM)設(shè)計(jì)同步分析工作流程,包
    的頭像 發(fā)表于 12-25 10:10 ?393次閱讀
    <b class='flag-5'>Cadence</b> <b class='flag-5'>AI</b> <b class='flag-5'>驅(qū)動(dòng)</b>的多物理場系統(tǒng)分析解決方案助力緯創(chuàng)大幅提升產(chǎn)品開發(fā)速度

    IIC Shenzhen 2023 | Cadence 應(yīng)對(duì) AI 機(jī)遇與挑戰(zhàn),智能重塑芯片設(shè)計(jì)流程

    CEO 峰會(huì)上, Cadence 副總裁兼亞太區(qū)技術(shù)運(yùn)營總經(jīng)理陳敏 發(fā)表了題為 《泛 AI 加速——新時(shí)代的 EDA 進(jìn)化》 的精彩演講,向與會(huì)者介紹了 AI 技術(shù)的發(fā)展現(xiàn)狀和未來趨
    的頭像 發(fā)表于 11-03 19:15 ?828次閱讀
    IIC Shenzhen 2023 | <b class='flag-5'>Cadence</b> 應(yīng)對(duì) <b class='flag-5'>AI</b> 機(jī)遇與挑戰(zhàn),智能重塑芯片設(shè)計(jì)<b class='flag-5'>流程</b>

    Cadence 與 Broadcom 合作部署 AI 驅(qū)動(dòng)解決方案并獲得出色結(jié)果

    設(shè)計(jì)流程,以加速其 3nm 及 5nm 創(chuàng)新設(shè)計(jì)的交付。 Broadcom 的多個(gè)業(yè)務(wù)部門使用了 AI 驅(qū)動(dòng)Cadence ?Cereb
    的頭像 發(fā)表于 10-26 15:35 ?374次閱讀

    CadenceArm Total Design 合作,加速開發(fā)基于 Arm 的定制 SoC

    雙方的共同客戶可獲取 Cadence 的全流程系統(tǒng)級(jí)設(shè)計(jì)驗(yàn)證和實(shí)現(xiàn)解決方案以及接口 IP,依托 Neoverse CSS 加速開發(fā)基于 Arm
    的頭像 發(fā)表于 10-25 10:40 ?335次閱讀
    <b class='flag-5'>Cadence</b> 與 <b class='flag-5'>Arm</b> Total Design <b class='flag-5'>合作</b>,<b class='flag-5'>加速</b>開發(fā)基于 <b class='flag-5'>Arm</b> 的定制 SoC

    Imagination在OnCloud平臺(tái)上使用AI驅(qū)動(dòng)Cadence Cerebrus優(yōu)化PPA結(jié)果,加快低功耗GPU的交付

    內(nèi)容提要 1 通過利用 Cadence AI 驅(qū)動(dòng)云端數(shù)字全流程,Imagination 成功
    的頭像 發(fā)表于 10-18 15:50 ?297次閱讀

    Cadence 數(shù)字和定制/模擬設(shè)計(jì)流程獲 TSMC 最新 N2 工藝認(rèn)證

    內(nèi)容提要 Cadence 數(shù)字全流程涵蓋關(guān)鍵的新技術(shù),包括一款高精度且支持大規(guī)模擴(kuò)展的寄生參數(shù) 3D 場求解器 Cadence Cerebrus 由 AI
    的頭像 發(fā)表于 10-10 16:05 ?478次閱讀

    Cadence 定制/模擬設(shè)計(jì)遷移流程加速 TSMC 先進(jìn)制程技術(shù)的采用

    AI 驅(qū)動(dòng)Cadence Virtuoso Studio 助力 IC 設(shè)計(jì)在 TSMC 的制程技術(shù)之間實(shí)現(xiàn)遷移時(shí)自動(dòng)優(yōu)化電路 ●? 新的生成式設(shè)計(jì)技術(shù)可將設(shè)計(jì)遷移時(shí)間縮短 3 倍
    的頭像 發(fā)表于 09-27 10:10 ?560次閱讀