0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

先進(jìn)封裝廠關(guān)于Bump尺寸的管控

中圖儀器 ? 2023-09-06 14:26 ? 次閱讀

Bump Metrology system—BOKI_1000

半導(dǎo)體行業(yè)中,Bump、RDL、TSV、Wafer合稱先進(jìn)封裝的四要素,其中Bump起著界面互聯(lián)和應(yīng)力緩沖的作用。

Bump是一種金屬凸點(diǎn),從倒裝焊FlipChip出現(xiàn)就開始普遍應(yīng)用,Bump的形狀有多種,常見的為球狀和柱狀,也有塊狀等其他形狀,下圖所示為各種類型的Bump。

wKgaomTde0WALhk5AALUqCB_4FU463.png

Bump起著界面之間的電氣互聯(lián)和應(yīng)力緩沖的作用,從Bondwire工藝發(fā)展到FlipChip工藝的過程中,Bump起到了至關(guān)重要的作用。隨著工藝技術(shù)的發(fā)展,Bump的尺寸也變得越來越小,從最初 Standard FlipChip的100um發(fā)展到現(xiàn)在最小的5um。

伴隨著工藝技術(shù)的高速發(fā)展,對(duì)于Bump的量測(cè)要求也不斷提高,需要把控長寬尺寸,高度均勻性,亞納米級(jí)粗糙度、三維形貌等指標(biāo)。

以粗糙度指標(biāo)為例,電鍍工藝后的Cu 凸點(diǎn)表面粗糙并存在一定的高度差,所以鍵合前需要對(duì)其表面進(jìn)行平坦化處理,如化學(xué)機(jī)械拋光(CMP),使得鍵合時(shí)Cu 表面能夠充分接觸,實(shí)現(xiàn)原子擴(kuò)散,由此可見把控Bump表面粗糙度是必不可缺的過程。

為了貼合工藝制程,積極響應(yīng)客戶Bump計(jì)量需求,中圖儀器以高精度、多功能合一等優(yōu)勢(shì)將自研量測(cè)設(shè)備推向眾多半導(dǎo)體客戶。BOKI_1000系統(tǒng)支持鍵合、減薄、翹曲和切割后的基板,可以為包括切割后、預(yù)鍵合、銅焊盤圖案化、銅柱、凸塊(Bump)、硅通孔(TSV)和再分布層(RDL)在內(nèi)的特征提供優(yōu)異的量測(cè)能力。

wKgZomTde0yACa15AAR4w0sK-H8276.png
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 封裝
    +關(guān)注

    關(guān)注

    125

    文章

    7592

    瀏覽量

    142138
  • 測(cè)量儀器
    +關(guān)注

    關(guān)注

    3

    文章

    763

    瀏覽量

    41973
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    1

    文章

    337

    瀏覽量

    177
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    貼片電感的封裝尺寸對(duì)使用有影響嗎?

    貼片電感的封裝尺寸對(duì)使用有影響嗎?
    的頭像 發(fā)表于 08-17 14:27 ?217次閱讀
    貼片電感的<b class='flag-5'>封裝</b><b class='flag-5'>尺寸</b>對(duì)使用有影響嗎?

    先進(jìn)封裝與傳統(tǒng)封裝的區(qū)別

    先進(jìn)封裝(Advanced Packaging)是一種新型的電子封裝技術(shù),它旨在通過創(chuàng)新的技術(shù)手段,將多個(gè)芯片或其他電子元器件以更高的集成度、更小的尺寸、更低的功耗和更高的可靠性集成在
    的頭像 發(fā)表于 07-18 17:47 ?1599次閱讀

    大廠群創(chuàng)華麗轉(zhuǎn)型全球最大尺寸FOPLP!先進(jìn)封裝如此火熱,友達(dá)為何不跟進(jìn)?

    來源:經(jīng)濟(jì)日?qǐng)?bào) 隨著臺(tái)積電、三星及英特爾半導(dǎo)體三強(qiáng)先后投入面板級(jí)扇出型封裝(FOPLP)市場(chǎng),炒熱FOPLP市況。積極轉(zhuǎn)型的 面板大廠群創(chuàng),以最小世代TFT(3.5代)華麗轉(zhuǎn)身成為全球最大
    的頭像 發(fā)表于 07-04 10:17 ?582次閱讀
    大廠群創(chuàng)華麗轉(zhuǎn)型全球最大<b class='flag-5'>尺寸</b>FOPLP<b class='flag-5'>廠</b>!<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>如此火熱,友達(dá)為何不跟進(jìn)?

    英特爾攜手日企加碼先進(jìn)封裝技術(shù)

    英特爾公司近日在半導(dǎo)體技術(shù)領(lǐng)域再有大動(dòng)作,加碼先進(jìn)封裝技術(shù),并與14家日本企業(yè)達(dá)成深度合作。此次合作中,英特爾創(chuàng)新性地租用夏普閑置的LCD面板,將其作為先進(jìn)半導(dǎo)體技術(shù)研發(fā)中心,專注于
    的頭像 發(fā)表于 06-11 09:43 ?311次閱讀

    臺(tái)積電加大投資先進(jìn)封裝,將在嘉科新建六座封裝

    臺(tái)積電計(jì)劃在嘉義科學(xué)園區(qū)投資超過5000億元新臺(tái)幣,建設(shè)六座先進(jìn)封裝,這一舉措無疑將對(duì)半導(dǎo)體產(chǎn)業(yè)產(chǎn)生深遠(yuǎn)影響。
    的頭像 發(fā)表于 03-20 11:28 ?661次閱讀

    英特爾已擱置在意大利建立先進(jìn)封裝和芯片組裝的計(jì)劃

    據(jù)外媒報(bào)道,英特爾已經(jīng)擱置了在意大利建立先進(jìn)封裝和芯片組裝的計(jì)劃,意大利工業(yè)部長本周在該國北部維羅納的一次新聞發(fā)布會(huì)上宣布了這一消息。
    的頭像 發(fā)表于 03-18 10:13 ?397次閱讀

    揭秘貼片繞線電感封裝尺寸對(duì)電性能是否有影響

    貼片電感封裝尺寸與電性能參數(shù)是選型的兩個(gè)重要維度,當(dāng)然本篇我們不是探討電感選型的問題,而是另外一個(gè)很多人都非常關(guān)心的問題——貼片繞線電感封裝尺寸對(duì)電性能是否有影響?
    的頭像 發(fā)表于 03-08 11:15 ?466次閱讀

    半導(dǎo)體封測(cè)積極擴(kuò)充先進(jìn)封裝產(chǎn)能

    據(jù)悉,日月光今年的資本支出規(guī)模有可能比去年增長40%-50%以上,其中65%用于封裝業(yè)務(wù),尤其是先進(jìn)封裝項(xiàng)目。其首席執(zhí)行官吳田玉強(qiáng)調(diào),先進(jìn)封裝
    的頭像 發(fā)表于 02-18 13:53 ?624次閱讀

    日月光加大資本支出,擴(kuò)充先進(jìn)封裝產(chǎn)能

    近日,全球領(lǐng)先的半導(dǎo)體封測(cè)日月光表示,為了進(jìn)一步擴(kuò)大先進(jìn)封裝產(chǎn)能,公司計(jì)劃在今年將整體資本支出擴(kuò)大40%至50%。這一決策表明日月光對(duì)先進(jìn)封裝
    的頭像 發(fā)表于 02-03 10:41 ?611次閱讀

    傳統(tǒng)封裝先進(jìn)封裝的區(qū)別

    半導(dǎo)體器件有許多封裝形式,按封裝的外形、尺寸、結(jié)構(gòu)分類可分為引腳插入型、表面貼裝型和高級(jí)封裝三類。從DIP、SOP、QFP、PGA、BGA到CSP再到SIP,技術(shù)指標(biāo)一代比一代
    的頭像 發(fā)表于 01-16 09:54 ?1163次閱讀
    傳統(tǒng)<b class='flag-5'>封裝</b>和<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的區(qū)別

    臺(tái)積電擬在銅鑼科學(xué)園設(shè)先進(jìn)封裝晶圓廠

    今年6月,臺(tái)積電宣布啟動(dòng)先進(jìn)封測(cè)六的運(yùn)作,宣示3DFabric系統(tǒng)整合技術(shù)擴(kuò)產(chǎn)的標(biāo)志性成果。這座位于竹南科技園區(qū)的新工廠占地14.3公頃,堪稱臺(tái)積電當(dāng)前最大的封裝測(cè)試,其潔凈室總面
    的頭像 發(fā)表于 12-20 14:09 ?426次閱讀

    HRP晶圓級(jí)先進(jìn)封裝替代傳統(tǒng)封裝技術(shù)研究(HRP晶圓級(jí)先進(jìn)封裝芯片)

    工藝技術(shù)的研究,由深圳市華芯邦科技有限公司(Hotchip)提出,可解決元器件散熱、可靠性、成本、器件尺寸等問題,是替代傳統(tǒng)封裝技術(shù)解決方案之一。本文總結(jié)了HRP工藝的封裝特點(diǎn)和優(yōu)勢(shì),詳細(xì)介紹其工藝實(shí)現(xiàn)路線,為傳統(tǒng)
    的頭像 發(fā)表于 11-30 09:23 ?1786次閱讀
    HRP晶圓級(jí)<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>替代傳統(tǒng)<b class='flag-5'>封裝</b>技術(shù)研究(HRP晶圓級(jí)<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>芯片)

    先進(jìn)封裝基本術(shù)語

    先進(jìn)封裝基本術(shù)語
    的頭像 發(fā)表于 11-24 14:53 ?731次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>基本術(shù)語

    什么是先進(jìn)封裝?先進(jìn)封裝技術(shù)包括哪些技術(shù)

    半導(dǎo)體產(chǎn)品在由二維向三維發(fā)展,從技術(shù)發(fā)展方向半導(dǎo)體產(chǎn)品出現(xiàn)了系統(tǒng)級(jí)封裝(SiP)等新的封裝方式,從技術(shù)實(shí)現(xiàn)方法出現(xiàn)了倒裝(FlipChip),凸塊(Bumping),晶圓級(jí)封裝(Waferlevelpackage),2.5D
    發(fā)表于 10-31 09:16 ?1668次閱讀
    什么是<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>?<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)包括哪些技術(shù)

    同樣0805貼片電感封裝尺寸的可以直接替代嗎

    電感的兼容替代在近幾年的確是一個(gè)討論度比較高的問題,關(guān)于不同品牌電感替代的案例谷景也分享了很多。本篇我們我們探討另外一個(gè)關(guān)于電感替代的問題——同樣0805貼片電感封裝尺寸的是否可以直接
    的頭像 發(fā)表于 10-23 14:40 ?516次閱讀