0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于IO單元環(huán)設(shè)計(jì)的學(xué)習(xí)(2)

冬至子 ? 來源:mimi的一天一點(diǎn)感悟 ? 作者:mimi的一天一點(diǎn)感悟 ? 2023-09-11 16:33 ? 次閱讀

與普通電路的版圖設(shè)計(jì)順序不同,I/O單元環(huán)設(shè)計(jì)首先進(jìn)行版圖設(shè)計(jì),之后再進(jìn)行電路版圖設(shè)計(jì)。這是因?yàn)樵O(shè)計(jì)者需要根據(jù)主體電路的面積來擺放合適的單元,即做到最大程度地使用單元,又沒有浪費(fèi)寶貴的芯片面積。

1、參考工藝廠提供的設(shè)計(jì)文檔,確定I/O換上所使用的單元為PANA2APWA(I/O單元)、PVDD5APW(I/O單元電源)、PVSS5APW(I/O單元環(huán)的地平面)、PVDDIAPW(主體電路電源單元)、PVSS1APW(主體電路地單元)或不同尺寸的填充單元(如PFILL50AW表示填充單元寬度為50um)

2、在CIW主窗口中執(zhí)行菜單命令“File”->“New”->“Cellview”,彈出“Create New File”對(duì)話框,在“Library Name”欄中選擇已經(jīng)建好的庫“EDA_test”,在“Cell Name”欄中輸入“io_ring”,并在“Tool”欄中選擇“Virtuoso”。

3、單機(jī)“OK”按鈕,彈出版圖設(shè)計(jì)窗口,采用創(chuàng)建元器件命令從EDA_test庫中調(diào)取已經(jīng)設(shè)計(jì)好的反相器鏈版圖作為參照。單擊圖標(biāo)或通過快捷鍵“i”啟動(dòng)創(chuàng)建元器件命令,彈出“Create Instance”對(duì)話框,單擊“browse”按鈕,從EDA_test庫中選擇INV所在位置,在“View”欄中選擇“Layout”進(jìn)行調(diào)用。然后單機(jī)“close”按鈕,返回“Create Instance”對(duì)話框,單機(jī)“Hide”按鈕完成添加。

4、依據(jù)主體電路信號(hào)所在的位置,進(jìn)行總體版圖規(guī)劃。在左側(cè)擺放輸入信號(hào)A(使用PANA2APW單元),在右側(cè)擺放輸出信號(hào)Z(使用PANA2APW單元),I/O單元電源和地?cái)[放在下側(cè)(分別使用PVDD5APW單元和PVSS5APW單元),電路電源和地(分別使用PVDD1APW單元和PVSS1APW單元)擺放在上側(cè),其余空間由填充單元和電源、地單元填充,四個(gè)角用單元填充。完成規(guī)劃后,依次按“i”鍵,從“smic_IO_ANALOG”庫中調(diào)用上述單元進(jìn)行擺放,特別要注意每個(gè)單元的邊界層要嚴(yán)絲合縫地對(duì)齊,否則會(huì)造成錯(cuò)誤,相鄰兩個(gè)單元的邊界如同所示。最終完成擺放的I/O單元環(huán)如圖:

圖片

(5)完成單元擺放后,需要對(duì)這些單元進(jìn)行標(biāo)注。注意,這里一般用頂層金屬的標(biāo)志層對(duì)單元進(jìn)行標(biāo)志,鼠標(biāo)在LSW窗口層中單擊M6_TXT/dg,然后在版圖設(shè)計(jì)區(qū)域單擊圖標(biāo)或按快捷鍵“l(fā)”。在相應(yīng)的單元版圖層上單擊即可,首先添加電路電源“vdda”的標(biāo)志。

(6)之后繼續(xù)完成電路地“gnda”、I/O單元電源“SAVDD”、I/O單元“SAVSS”、輸入信號(hào)“A”和輸出信號(hào)“Z”的標(biāo)志,全部標(biāo)志完成后,刪除調(diào)用的INV版圖,保存版圖。

(7)經(jīng)過上述步驟就完成I/O單元環(huán)的版圖設(shè)計(jì),然后要對(duì)版圖進(jìn)行電路圖的設(shè)計(jì)。在CIW對(duì)話框中執(zhí)行菜單命令“File”-“New”-“Cellview”,彈出“Creat New File”對(duì)話框,在“Cell Name”欄中輸入“io_ring”,在“Tool”欄中選擇“Composer-Schematic”,單擊“OK”按鈕,打開原理圖設(shè)計(jì)窗口。

(8)單擊“Instance”按鈕或按“i”鍵,從“smic_IO_ANALOG”庫中調(diào)用與版圖對(duì)應(yīng)的單元電路;單擊“Pin”按鈕或按“p”鍵,設(shè)置I/O單元電源引腳“SAVDD”,I/O單元地引腳“SAVSS”,電路電源引腳“VDDA”電路地引腳“GNDA”,輸入引腳“A”,輸出引腳“Z”;單擊“Wire(narrow)”按鈕或按“w”進(jìn)行連接,最終建立I/O單元環(huán)電路。

(9)為了進(jìn)行后續(xù)調(diào)用,還需要I/O單元環(huán)建立電路符號(hào)(Symbol)。在原理圖設(shè)計(jì)窗口中執(zhí)行菜單命令“Design”-“Create Cellview”-“From Cellview”,彈出“Cellview From Cellview”對(duì)話框,單擊“OK”按鈕,彈出“Symbol Generation Options”對(duì)話框。在各欄中分配端口后,單擊“OK”按鈕,完成電路符號(hào)的建立。

(10)建立好I/O單元換電路圖后,同樣要對(duì)I/O單元環(huán)版圖進(jìn)行DRC、LVS驗(yàn)證,直至通過為止。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    309

    瀏覽量

    43204
  • EDA工具
    +關(guān)注

    關(guān)注

    4

    文章

    264

    瀏覽量

    31685
  • DRC
    DRC
    +關(guān)注

    關(guān)注

    2

    文章

    148

    瀏覽量

    36097
  • VDD
    VDD
    +關(guān)注

    關(guān)注

    1

    文章

    311

    瀏覽量

    33052
  • GND
    GND
    +關(guān)注

    關(guān)注

    2

    文章

    529

    瀏覽量

    38636
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    關(guān)于模擬鎖相環(huán)的問題

    小弟需要對(duì)正弦信號(hào)進(jìn)行鎖相,就是鎖相環(huán)的輸入輸出都是正弦信號(hào),有合適的芯片嗎?最好給點(diǎn)資料,小弟急需?。∵€有芯片要可以外接倍頻單元。在此謝過了!??!
    發(fā)表于 03-13 09:46

    關(guān)于STM32學(xué)習(xí)分享

    關(guān)于STM32學(xué)習(xí)分享第九章 ADC采集文章目錄關(guān)于STM32學(xué)習(xí)分享前言二、代碼1.adc.c2.adc.h3.main.c總結(jié)前言開始!
    發(fā)表于 08-12 07:15

    關(guān)于51單片機(jī)的IO口的學(xué)習(xí)看完你就懂了

    關(guān)于51單片機(jī)的IO口的學(xué)習(xí)看完你就懂了
    發(fā)表于 09-28 06:58

    電壓及電流控制環(huán)單元電路

    電子發(fā)燒友為大家提供了電壓及電流控制環(huán)單元電路,本站還有其他相關(guān)資源,希望對(duì)您有所幫助!
    發(fā)表于 09-14 11:30 ?2929次閱讀
    電壓及電流控制<b class='flag-5'>環(huán)</b>的<b class='flag-5'>單元</b>電路

    【零基礎(chǔ)學(xué)習(xí)LEBVIEW】06 IO接口

    【零基礎(chǔ)學(xué)習(xí)LEBVIEW】06 IO接口,感興趣的朋友一定要學(xué)習(xí)。
    發(fā)表于 12-31 10:28 ?0次下載

    STM32單片機(jī)學(xué)習(xí)基礎(chǔ)手記(2):從勉強(qiáng)看懂一行程序到IO口研究

    STM32單片機(jī)學(xué)習(xí)基礎(chǔ)手記(2):從勉強(qiáng)看懂一行程序到IO口研究
    發(fā)表于 10-12 14:29 ?22次下載
    STM32單片機(jī)<b class='flag-5'>學(xué)習(xí)</b>基礎(chǔ)手記(<b class='flag-5'>2</b>):從勉強(qiáng)看懂一行程序到<b class='flag-5'>IO</b>口研究

    有關(guān)IO模式的問題,數(shù)據(jù)存儲(chǔ)與深度學(xué)習(xí)

    比較深入學(xué)習(xí)算法的IO模式,可以發(fā)現(xiàn)它與傳統(tǒng)工程師、HPC和企業(yè)應(yīng)用程序的做法幾乎完全相反。深度學(xué)習(xí)非常重讀IO導(dǎo)向,數(shù)據(jù)在設(shè)計(jì)和訓(xùn)練模型時(shí)被重復(fù)使用。即使在模型被訓(xùn)練之后,仍然需要用
    的頭像 發(fā)表于 05-23 11:19 ?4374次閱讀

    如何使用High Speed SelectIO向?qū)墒纠?b class='flag-5'>IO環(huán)回演示

    本視頻介紹了如何使用UltraScale / UltraScale +本機(jī)模式High Speed SelectIO向?qū)墒纠?b class='flag-5'>IO環(huán)回設(shè)計(jì)。 針對(duì)TX和RX類型的接口解釋了向?qū)У墓δ堋?/div>
    的頭像 發(fā)表于 11-22 06:39 ?1.1w次閱讀

    關(guān)于IO模式(浮空、推挽、開漏...) 描述及應(yīng)用

    關(guān)于IO模式(浮空、推挽、開漏...)描述及應(yīng)用
    的頭像 發(fā)表于 03-24 11:06 ?1w次閱讀
    <b class='flag-5'>關(guān)于</b><b class='flag-5'>IO</b>模式(浮空、推挽、開漏...) 描述及應(yīng)用

    MCU學(xué)習(xí)筆記_IO引腳復(fù)用和映射

    MCU學(xué)習(xí)筆記IO引腳復(fù)用和映射1. 端口復(fù)用2. 端口復(fù)用配置過程1. 端口復(fù)用STM32有很多內(nèi)置外設(shè),外設(shè)的外部引腳都是與GPIO復(fù)用的。即,一個(gè)GPIO,如果可以復(fù)用為內(nèi)置外設(shè)的功能引腳
    發(fā)表于 10-26 09:51 ?18次下載
    MCU<b class='flag-5'>學(xué)習(xí)</b>筆記_<b class='flag-5'>IO</b>引腳復(fù)用和映射

    STM32學(xué)習(xí)筆記一、 IO模擬串行通訊

    STM32學(xué)習(xí)筆記一、 IO模擬串行通訊
    發(fā)表于 11-29 14:36 ?14次下載
    STM32<b class='flag-5'>學(xué)習(xí)</b>筆記一、 <b class='flag-5'>IO</b>模擬串行通訊

    從零開始ZigBee學(xué)習(xí)2)——IO操作

    目錄一、筆記二、代碼一、筆記1.cc2530所有口子都可以作為普通或?qū)?yīng)的片上外設(shè)控制,P2有5個(gè)IO口,P2_1和P2_2口通常用來下程序,一般不用做普通
    發(fā)表于 11-30 12:06 ?8次下載
    從零開始ZigBee<b class='flag-5'>學(xué)習(xí)</b>(<b class='flag-5'>2</b>)——<b class='flag-5'>IO</b>操作

    關(guān)于stm32單片機(jī)準(zhǔn)雙向IO口配置

    我們?cè)陂_始學(xué)習(xí)51內(nèi)核的單片機(jī)的時(shí)候就知道,p0口的引腳都是雙向IO口,P1,P2,P3的IO口需要雙向使用時(shí)需要外接上拉電阻,故稱為準(zhǔn)雙向IO
    發(fā)表于 12-24 19:19 ?19次下載
    <b class='flag-5'>關(guān)于</b>stm32單片機(jī)準(zhǔn)雙向<b class='flag-5'>IO</b>口配置

    Floorplan IO的排布問題

    通常情況下你看到的IO擺放是下面這樣成環(huán)的,見圖1。
    的頭像 發(fā)表于 06-26 09:34 ?1334次閱讀
    Floorplan <b class='flag-5'>IO</b>的排布問題

    關(guān)于IO單元環(huán)設(shè)計(jì)的學(xué)習(xí)(1)

    任何一款需要進(jìn)行流片的芯片都包含兩大部分,即主體電路(core)和I/O單元環(huán)IO ring)。
    的頭像 發(fā)表于 09-11 16:30 ?1528次閱讀
    <b class='flag-5'>關(guān)于</b><b class='flag-5'>IO</b><b class='flag-5'>單元</b><b class='flag-5'>環(huán)</b>設(shè)計(jì)的<b class='flag-5'>學(xué)習(xí)</b>(1)