0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用calibre進(jìn)行后仿真的方法

冬至子 ? 來(lái)源:mimi的一天一點(diǎn)感悟 ? 作者:mimi的一天一點(diǎn)感悟 ? 2023-09-11 16:56 ? 次閱讀

1、calibre中有什么

圖片

圖片

Calibre打開(kāi)之后,全選,知道可以看出哪里有東西

圖片

放大之后:

圖片

圖片

隔得太開(kāi)了。

可以看出里面有些電阻晶體管之類(lèi)的。

根據(jù)導(dǎo)出方式的不同,后仿真的方式不同,這里我采用calibre進(jìn)行后仿真,也可以用Hspice等進(jìn)行后仿真。用Calibre進(jìn)行后仿真有兩種方法,后面再一一介紹步驟。不過(guò)使用Calibre仿真,前面一步是:將電路(反相器)生成一個(gè)symol之后,繪制一個(gè)test電路,再進(jìn)行后仿真。

2、繪制一個(gè)test電路

圖片

圖片

生成一個(gè)symbol和繪制一個(gè)的步驟如下:

1、生成symbol

圖片

圖片

這時(shí)會(huì)多出一個(gè)symbol

圖片

2、新建一個(gè)test電路,就要先新建一個(gè)cell

圖片

這樣就打開(kāi)了一個(gè),添加器件,繪制原理圖。

電源是一個(gè)理想1.2V電源vdc、地gnda和1個(gè)2nh電感ind組成,因?yàn)閷?dǎo)線存在電感。

地也是一個(gè)理想0V電源vdc、地gnda和1個(gè)1nh電感組成,因?yàn)閷?dǎo)線接的是大地,所有電感比電源的電感小。

輸入是一個(gè)信號(hào)源vpluse和gnda組成,輸出用1nf電容匹配。

圖片

為了進(jìn)行對(duì)比,建立完成之后,先進(jìn)行前仿真。

輸入和輸出的波形如下圖所示。

圖片

采用calibre進(jìn)行后仿真的方法

圖片

圖片

方法1步驟:

1、設(shè)置

圖片

圖片

2、運(yùn)行,把之前繪圖的cancel掉

圖片

3、畫(huà)圖,因?yàn)槭欠聪嗥?,比較簡(jiǎn)單,幾乎一致。

圖片

放大,還是可以看到一些區(qū)別。

圖片

方法2、使用config文件,可以對(duì)電路進(jìn)行層級(jí)仿真

步驟如下:

首先,選中要加載config文件的test電路

圖片

圖片

圖片

這時(shí)會(huì)變成這樣

圖片

選擇電路原理圖選項(xiàng)

圖片

圖片

圖片

圖片

這樣config的配置全部都調(diào)入進(jìn)來(lái)了。

這里來(lái)設(shè)置calibre的調(diào)入

圖片

這樣做的好處是,如果這個(gè)測(cè)試電路有很多個(gè)子電路,有利于對(duì)于不同的子電路,可以有的采用原理圖方式,有的采用calibre方式,用于對(duì)電路的驗(yàn)證。

圖片

設(shè)置完成之后,保存

圖片

這樣,配置就完成了。

圖片

進(jìn)行后仿真

關(guān)掉那些界面,雙擊config

圖片

選擇打開(kāi)配置文件或原理圖

圖片

不打開(kāi)配置文件,或者原理圖,OK。

圖片

這個(gè)時(shí)候,就和前仿真步驟一樣了

這個(gè)時(shí)候Enviroment是空的,這個(gè)時(shí)候,就根據(jù)配置的順序進(jìn)行調(diào)用

圖片

圖片

最后按照前仿真的順序進(jìn)行運(yùn)行。

這就完成了一個(gè)完整的電路仿真的過(guò)程。如果要修改,則可以打開(kāi)配置文件,修改,保存,再運(yùn)行,這樣方便切換。

右擊calibre,設(shè)置為打開(kāi)config文件,點(diǎn)OK。

圖片

圖片

再返回calibre,如下設(shè)置好了點(diǎn)“OK”

圖片

再次調(diào)出Analog Design Environment,運(yùn)行,繼續(xù)畫(huà)圖,可以看到前仿真和后仿真的對(duì)比。

圖片

和前面的一樣,有一點(diǎn)區(qū)別。

這樣就完成了對(duì)反相器鏈路的后仿真。第二種比第一種好的地方是,第二種可以對(duì)不同模塊進(jìn)行后仿真后單獨(dú)觀看,對(duì)電路的影響。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    308

    瀏覽量

    43046
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1008

    瀏覽量

    83437
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9500

    瀏覽量

    136934
  • Calibre
    +關(guān)注

    關(guān)注

    0

    文章

    18

    瀏覽量

    9714
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)
    發(fā)表于 08-15 13:04

    關(guān)于仿真的問(wèn)題?

    就是做了一個(gè)普通的減法,然而在modelsim做仿真的時(shí),出現(xiàn)了得到兩個(gè)結(jié)果,前一個(gè)錯(cuò)誤一個(gè)正確?這是為什么,是我做錯(cuò)了還是仿真硬件電路就是會(huì)出現(xiàn)這樣子?
    發(fā)表于 09-14 11:17

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)
    發(fā)表于 01-12 15:26

    Mentor工具簡(jiǎn)介Calibre物理驗(yàn)證系列

    ; 8、通過(guò)進(jìn)行超過(guò)140條基于仿真的測(cè)試設(shè)計(jì)規(guī)則檢查,保證高質(zhì)量的測(cè)試向量生成; 9、FastScan CPA選項(xiàng)支持at-speed測(cè)試用的路徑延遲測(cè)試向量生成; 10、FastScan
    發(fā)表于 08-28 11:58

    對(duì)版圖用Calibre進(jìn)行PEX時(shí)遇到問(wèn)題,請(qǐng)問(wèn)該如何去解決?

    對(duì)版圖用Calibre進(jìn)行PEX時(shí)遇到問(wèn)題,請(qǐng)問(wèn)該如何去解決?
    發(fā)表于 06-22 07:18

    怎樣用calibreview格式提取參數(shù)做仿?有哪幾種方法

    做pex時(shí)選擇了calibreview格式,然后生成了一個(gè)叫做calibre的cell view。之后關(guān)于怎么做仿從資料中找到了兩種方法。第一種是直接在這個(gè)calibre的cell
    發(fā)表于 06-24 07:08

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTE

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)(ALTERA 篇)軟件準(zhǔn)備(1) QuartusII,本文截圖是QuartusII 6.1 界面的。我個(gè)人認(rèn)為,如
    發(fā)表于 06-19 00:26 ?70次下載

    Quartus II與ModelSim功能仿真仿真掃盲

    本文主要描述了如何在 QUARTUS II 中輸入程序文件,生成網(wǎng)表及標(biāo)準(zhǔn)延時(shí)文件,然后通過(guò)MODELSIM 進(jìn)行功能仿真仿真的過(guò)程,主要為圖解,含全部代碼及
    發(fā)表于 07-22 15:44 ?0次下載

    ModelSimSE進(jìn)行功能和時(shí)序仿真的學(xué)習(xí)筆記

    ALTERA公司:用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)之學(xué)習(xí)筆記
    發(fā)表于 08-15 16:00 ?68次下載
    ModelSimSE<b class='flag-5'>進(jìn)行</b>功能和時(shí)序<b class='flag-5'>仿真的</b>學(xué)習(xí)筆記

    基于Xilinx ISE結(jié)合MATLAB對(duì)數(shù)字系統(tǒng)進(jìn)行聯(lián)合設(shè)計(jì)與仿真的方法設(shè)計(jì)詳解

    聯(lián)合設(shè)計(jì)與仿真的方法針對(duì)數(shù)字信號(hào)處理FPGA設(shè)計(jì)實(shí)現(xiàn)中碰到的問(wèn)題和困難,提出了有效可行的解決方法,大大提高了數(shù)字信號(hào)處理算法FPGA設(shè)計(jì)實(shí)現(xiàn)的效率,有較高的推廣應(yīng)用價(jià)值。聯(lián)合設(shè)計(jì)與仿真的
    發(fā)表于 07-20 11:45 ?2296次閱讀
    基于Xilinx ISE結(jié)合MATLAB對(duì)數(shù)字系統(tǒng)<b class='flag-5'>進(jìn)行</b>聯(lián)合設(shè)計(jì)與<b class='flag-5'>仿真的</b><b class='flag-5'>方法</b>設(shè)計(jì)詳解

    串行鏈路仿真操作步驟

    單擊快捷圖標(biāo)欄的齒輪圖標(biāo)啟動(dòng)仿真,仿真完畢,參考前文的前仿真中回波損耗和TDR阻抗曲線圖提取方法提取
    的頭像 發(fā)表于 02-02 16:32 ?2364次閱讀
    串行鏈路<b class='flag-5'>后</b><b class='flag-5'>仿真</b>操作步驟

    svpwm的MATLAB仿真的實(shí)現(xiàn)

    svpwm的MATLAB仿真的實(shí)現(xiàn)方法說(shuō)明。
    發(fā)表于 04-28 14:56 ?26次下載

    Vivado仿真進(jìn)行混合語(yǔ)言仿真的一些要點(diǎn)

    本文主要介紹使用 Vivado 仿真進(jìn)行混合語(yǔ)言仿真的一些要點(diǎn)。
    發(fā)表于 08-01 09:25 ?1197次閱讀

    芯片前仿真仿真的區(qū)別

    在芯片設(shè)計(jì)中,前仿真仿真都是非常重要的環(huán)節(jié),但它們?cè)诠δ芎湍康纳洗嬖诿黠@的區(qū)別。本文將詳細(xì)介紹前仿真
    的頭像 發(fā)表于 12-13 15:06 ?5711次閱讀

    calibre仿真參數(shù)提取

    進(jìn)行仿真時(shí),可以提取一些重要的仿真參數(shù),這些參數(shù)對(duì)于評(píng)估電路的性能非常重要。本文將詳細(xì)介紹在Calibre中提取
    的頭像 發(fā)表于 01-04 17:24 ?944次閱讀