0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

智原推出整合Chiplets的2.5D/3D先進(jìn)封裝服務(wù)

智原科技 ? 來源:智原科技 ? 2023-09-12 16:27 ? 次閱讀

ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今天宣布推出其2.5D/3D先進(jìn)封裝服務(wù)。通過獨(dú)家的芯片中介層(Interposer)制造服務(wù)以連接小芯片(Chiplets),并與一流的晶圓代工廠和測試封裝供貨商緊密合作,確保產(chǎn)能、良率、質(zhì)量、可靠性和生產(chǎn)進(jìn)度,從而實(shí)現(xiàn)多源小芯片的無縫整合,進(jìn)而保證項(xiàng)目的成功。

智原不僅專注于技術(shù),更為每位客戶量身打造2.5D/3D先進(jìn)封裝服務(wù)。作為一個(gè)中立的服務(wù)廠商,智原在包含了多源芯片、封裝和制造的高階封裝服務(wù)上提供更大的靈活性和效率。通過與聯(lián)華電子(UMC)以及臺(tái)灣知名封裝廠商的長期合作,智原能夠支持包括硅通孔(TSV)在內(nèi)的客制化被動(dòng)/主動(dòng)Interposer制造,并能夠有效地管理2.5D/3D封裝流程。

此外,智原對(duì)于Interposer的需求會(huì)進(jìn)行芯片大小、TSV、微凸塊間距和數(shù)量、電路布局規(guī)劃、基板、功率分析和熱仿真信息研究,深入了解Chiplets信息并評(píng)估Interposer制造及封裝的可執(zhí)行性。從而全面提高了先進(jìn)封裝方案的成功率,并在項(xiàng)目的早期階段確保最佳的封裝結(jié)構(gòu)。

智原科技營運(yùn)長林世欽表示:“智原站在前線支持,為客戶重新定義芯片整合的可能性。憑借我們在SoC設(shè)計(jì)方面的專業(yè)知識(shí),以及30年的永續(xù)供應(yīng)鏈管理經(jīng)驗(yàn),我們承諾提供滿足先進(jìn)封裝市場嚴(yán)格需求的生產(chǎn)質(zhì)量。”

關(guān)于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)為專用集成電路(ASIC)設(shè)計(jì)服務(wù)暨知識(shí)產(chǎn)權(quán)(IP)研發(fā)銷售領(lǐng)導(dǎo)廠商,通過ISO 9001與ISO 26262認(rèn)證,總公司位于臺(tái)灣新竹科學(xué)園區(qū),并于中國大陸、美國與日本設(shè)有研發(fā)、營銷據(jù)點(diǎn)。重要的IP產(chǎn)品包括:I/O、標(biāo)準(zhǔn)單元庫、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可編程高速SerDes,以及數(shù)百個(gè)外設(shè)數(shù)字及混合訊號(hào)IP。更多信息,請(qǐng)瀏覽智原科技網(wǎng)站www.faraday-tech.com或關(guān)注微信號(hào)faradaytech。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49650

    瀏覽量

    417263
  • 封裝
    +關(guān)注

    關(guān)注

    125

    文章

    7597

    瀏覽量

    142151
  • 晶圓代工
    +關(guān)注

    關(guān)注

    6

    文章

    841

    瀏覽量

    48442
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    405

    瀏覽量

    12513
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    1

    文章

    338

    瀏覽量

    178

原文標(biāo)題:智原推出整合Chiplets的2.5D/3D先進(jìn)封裝服務(wù)

文章出處:【微信號(hào):faradaytech,微信公眾號(hào):智原科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    2.5D/3D封裝技術(shù)升級(jí),拉高AI芯片性能天花板

    2.5D/3D封裝和Chiplet等得到了廣泛應(yīng)用。 ? 根據(jù)研究機(jī)構(gòu)的調(diào)研,到2028年,2.5D3D
    的頭像 發(fā)表于 07-11 01:12 ?5849次閱讀

    探秘2.5D3D封裝技術(shù):未來電子系統(tǒng)的新篇章

    2.5D封裝技術(shù)可以看作是一種過渡技術(shù),它相對(duì)于傳統(tǒng)的2D封裝技術(shù),在性能和功耗上有了顯著的改進(jìn),同時(shí)相比于更先進(jìn)
    的頭像 發(fā)表于 07-30 10:54 ?275次閱讀

    深視智能3D相機(jī)2.5D模式高度差測量SOP流程

    深視智能3D相機(jī)2.5D模式高度差測量SOP流程
    的頭像 發(fā)表于 07-27 08:41 ?231次閱讀
    深視智能<b class='flag-5'>3D</b>相機(jī)<b class='flag-5'>2.5D</b>模式高度差測量SOP流程

    AI應(yīng)用致復(fù)雜SoC需求暴漲,2.5D/Chiplet等先進(jìn)封裝技術(shù)的機(jī)遇和挑戰(zhàn)

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)先進(jìn)封裝包括倒裝焊、2.5D封裝、3D封裝、晶圓級(jí)
    的頭像 發(fā)表于 07-16 01:20 ?2638次閱讀
    AI應(yīng)用致復(fù)雜SoC需求暴漲,<b class='flag-5'>2.5D</b>/Chiplet等<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)的機(jī)遇和挑戰(zhàn)

    2.5D3D封裝技術(shù):未來電子系統(tǒng)的新篇章

    。2.5D封裝技術(shù)可以看作是一種過渡技術(shù),它相對(duì)于傳統(tǒng)的2D封裝技術(shù),在性能和功耗上有了顯著的改進(jìn),同時(shí)相比于更先進(jìn)
    的頭像 發(fā)表于 04-18 13:35 ?555次閱讀

    云天半導(dǎo)體突破2.5D高密度玻璃中介層技術(shù)

    隨著人工智能的興起,2.5D中介層轉(zhuǎn)接板作為先進(jìn)封裝集成的關(guān)鍵技術(shù),近年來得到迅猛發(fā)展。
    的頭像 發(fā)表于 03-06 09:44 ?836次閱讀
    云天半導(dǎo)體突破<b class='flag-5'>2.5D</b>高密度玻璃中介層技術(shù)

    探秘2.5D3D封裝技術(shù):未來電子系統(tǒng)的新篇章!

    隨著集成電路技術(shù)的飛速發(fā)展,封裝技術(shù)作為連接芯片與外部世界的重要橋梁,也在不斷地創(chuàng)新與演進(jìn)。2.5D封裝3D封裝作為近年來的熱門技術(shù),為電
    的頭像 發(fā)表于 02-01 10:16 ?3193次閱讀
    探秘<b class='flag-5'>2.5D</b>與<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù):未來電子系統(tǒng)的新篇章!

    英特爾量產(chǎn)3D Foveros封裝技術(shù)

    英特爾在封裝技術(shù)方面取得了重大突破,并已經(jīng)開始大規(guī)模生產(chǎn)基于3D Foveros技術(shù)的產(chǎn)品。這項(xiàng)技術(shù)使得英特爾能夠在單個(gè)封裝整合多個(gè)小芯片(Chi
    的頭像 發(fā)表于 01-26 16:04 ?498次閱讀

    詳細(xì)解讀先進(jìn)封裝技術(shù)

    最近,在先進(jìn)封裝領(lǐng)域又出現(xiàn)了一個(gè)新的名詞“3.5D封裝”,以前聽?wèi)T了2.5D3D
    的頭像 發(fā)表于 01-23 16:13 ?2415次閱讀
    詳細(xì)解讀<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)

    2.5D3D封裝的差異和應(yīng)用

    2.5D3D 半導(dǎo)體封裝技術(shù)對(duì)于電子設(shè)備性能至關(guān)重要。這兩種解決方案都不同程度地增強(qiáng)了性能、減小了尺寸并提高了能效。2.5D 封裝有利
    的頭像 發(fā)表于 01-07 09:42 ?1409次閱讀
    <b class='flag-5'>2.5D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>的差異和應(yīng)用

    3D封裝才是成本最低的選擇?

    當(dāng) 2.5D3D 封裝最初被構(gòu)想出來時(shí),普遍的共識(shí)是只有最大的半導(dǎo)體公司才能負(fù)擔(dān)得起,但開發(fā)成本很快就得到了控制。在某些情況下,這些先進(jìn)封裝
    發(fā)表于 12-05 11:10 ?510次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>才是成本最低的選擇?

    智原推出2.5D/3D先進(jìn)封裝服務(wù), 無縫整合小芯片

    (Interposer)制造服務(wù)以連接小芯片(Chiplets),并與一流的晶圓代工廠和測試封裝供貨商緊密合作,確保產(chǎn)能、良率、質(zhì)量、可靠性和生產(chǎn)進(jìn)度,從而實(shí)現(xiàn)多源小芯片的無縫整合,進(jìn)
    的頭像 發(fā)表于 11-20 18:35 ?386次閱讀

    奇異摩爾與智原科技聯(lián)合發(fā)布 2.5D/3DIC整體解決方案

    作為全球領(lǐng)先的互聯(lián)產(chǎn)品和解決方案公司,奇異摩爾期待以自身 Chiplet 互聯(lián)芯粒、網(wǎng)絡(luò)加速芯粒產(chǎn)品及全鏈路解決方案,結(jié)合智原全面的先進(jìn)封裝一站式服務(wù),通力協(xié)作,深耕 2.5D int
    的頭像 發(fā)表于 11-12 10:06 ?746次閱讀

    什么是先進(jìn)封裝先進(jìn)封裝技術(shù)包括哪些技術(shù)

    半導(dǎo)體產(chǎn)品在由二維向三維發(fā)展,從技術(shù)發(fā)展方向半導(dǎo)體產(chǎn)品出現(xiàn)了系統(tǒng)級(jí)封裝(SiP)等新的封裝方式,從技術(shù)實(shí)現(xiàn)方法出現(xiàn)了倒裝(FlipChip),凸塊(Bumping),晶圓級(jí)封裝(Waferlevelpackage),
    發(fā)表于 10-31 09:16 ?1677次閱讀
    什么是<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>?<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)包括哪些技術(shù)

    淺析先進(jìn)封裝的四大核心技術(shù)

    先進(jìn)封裝技術(shù)以SiP、WLP、2.5D/3D為三大發(fā)展重點(diǎn)。先進(jìn)封裝核心技術(shù)包括Bumping凸
    發(fā)表于 09-28 15:29 ?3022次閱讀
    淺析<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的四大核心技術(shù)