0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

EUV薄膜容錯成本高 成芯片良率的關鍵

AI芯天下 ? 來源:AI芯天下 ? 2023-09-14 09:45 ? 次閱讀

前言

近20年來,EUV光源、EUV掩模和EUV光刻膠一直是EUV光刻的三大技術挑戰(zhàn)。

近幾年來,隨著EUV光源的不斷進展,EUV掩模開始位居三大技術挑戰(zhàn)之首,而EUV掩模最困難的環(huán)節(jié)之一就是EUV薄膜。

88a8f2c2-5231-11ee-a25d-92fbcf53809c.png ?

***的一系列流程,掩模是其中一環(huán)

光刻的原理是在硅片表面覆蓋一層具有高度光敏感性光刻膠,再用光線透過掩模照射在硅片表面,被光線照射到的光刻膠會發(fā)生反應。

此后用特定溶劑洗去被照射/未被照射的光刻膠,就實現(xiàn)了電路圖從掩模到硅片的轉移。

光刻完成后對沒有光刻膠保護的硅片部分進行刻蝕,最后洗去剩余光刻膠,就實現(xiàn)了半導體器件在硅片表面的構建過程。

***通過一系列的光源能量、形狀控制手段,將光束透射過畫著線路圖的掩模;

經(jīng)物鏡補償各種光學誤差,將線路圖成比例縮小后映射到硅片上;

然后使用化學方法顯影,得到刻在硅片上的電路圖。

88c959c2-5231-11ee-a25d-92fbcf53809c.png

EUV薄膜容錯成本高,成芯片良率的關鍵

芯片生產(chǎn)的難點和關鍵點在于將電路圖從掩模上轉移至硅片上。

這一過程通過光刻來實現(xiàn),光刻的工藝水平直接決定芯片的制程水平和性能水平。

EUV薄膜是一種超薄薄膜形態(tài)的、需要定期更換的高端消耗品,防止在EUV掩模的頂層,同時允許高EUV光透射率。

它安裝在光掩模表面上方幾毫米處,在EUV曝光工藝中保護EUV掩模表面免受空氣中顆?;蛭廴疚镉绊憽?/p>

如果顆粒落在EUV薄膜上,由于這些顆粒離焦,不會曝光在晶圓上,從而最大限度地減少曝光缺陷。

但是,在EUV光刻工藝中,EUV光通過EUV薄膜兩次。

一次入射到EUV掩模,另外一次出射到EUV投影光學系統(tǒng)。

當EUV燈擊中防護薄膜時,膜的溫度將從600攝氏度升高到1000攝氏度。

單塊EUV掩模成本超過30萬美元,EUV薄膜在EUV光刻中保護極其昂貴的6英寸EUV掩模,使其遠離可能落在其表面的顆粒。

這對于CPU芯片的生產(chǎn)最為重要,CPU芯片使用的是單芯片掩模,任何一個EUV掩模缺陷就會有可能使整個晶圓失效。

同時,EUV薄膜在EUV工藝時代起著至關重要的作用,可以防止EUV受污染而導致良率性能不佳。

8975a61e-5231-11ee-a25d-92fbcf53809c.png

ASML率先研發(fā)推出,三星、臺積電等緊隨其后

ASML公司在2014年研制出面積達106mm×139mm的多晶硅EUV薄膜,但是其厚度為70nm,EUV透過率最高為86%。

芬蘭Canatu公司在2015年建立了第一個生產(chǎn)碳納米管的生產(chǎn)線,與IMEC合作,開發(fā)基于碳納米管的EUV薄膜。

不同于ASML的技術路線,IMEC采用的是碳納米管,EUV透過率高達97.7%,可以將生產(chǎn)效率提高約25%。

從2019年以來,臺積電一直在其量產(chǎn)線上使用自己開發(fā)的EUV薄膜;2021年其EUV薄膜生產(chǎn)能力比2019年提高了20倍。

三星電子顯然也意識到了EUV薄膜在提升EUV光刻良率的重要性,一直在積極開發(fā)和評估由碳納米管和石墨烯制成的EUV薄膜。

在2021年三星表示已經(jīng)開發(fā)出一種EUV透射率為82%的薄膜,并計劃在年底前將透射率提高到88%。

并投資S&STECH公司和FST公司,確保研發(fā)出EUV透射率為90%的石墨烯EUV薄膜。

據(jù)臺媒DIGITIMES報道,三星電子將在其3nm工藝中采用透光率超過90%的最新EUV薄膜以提高良率,這些薄膜將來自韓國公司S&STech。

89ce2668-5231-11ee-a25d-92fbcf53809c.png

材料和轉移工藝挑戰(zhàn),石墨烯是最大希望

此前,硅已被用于制造薄膜,但石墨烯是一種更好的材料,因為它比硅更薄、更透明。

EUV薄膜必須能夠承受曝光過程中發(fā)生的800度或更高的高溫,由于其在高溫下的硬化特性,硅膠非常容易破裂。

薄膜材料制造面臨著結構挑戰(zhàn),因為制程基于獨立在幾十納米的框架上,很容易導致薄膜出現(xiàn)裂縫或斷裂。

為了滿足這些嚴格的標準,需要在薄膜材料和轉移工藝方面的研發(fā)取得突破。

石墨烯是一個單原子層,僅包含具有sp2雜化化學鍵的碳原子,具有優(yōu)異的導熱性和導電性、化學和機械特性,以及隔離金屬表面的保護屏障,使其能夠成為滿足EUVL技術的保護膜。

CVD因具有可控、高質量生長石墨烯的優(yōu)點而引起國內(nèi)外關注,據(jù)報道石墨烯薄膜可在多個襯底上生長,如Fe、Cu和Ni、Pt等。

研究表明,采用CVD工藝生長單層石墨烯,可實現(xiàn)晶粒可調、降低石墨烯固有強度、降低碳原料分解的能量屏障。

8a24eaf2-5231-11ee-a25d-92fbcf53809c.png

競爭新順位,各大廠開始自研+合作

韓國石墨烯廣場股份有限公司是石墨烯EUV薄膜商業(yè)化的先驅,該公司由首爾國立大學化學教授KwonYong-deok實驗室孵化。

該公司已經(jīng)宣稱開發(fā)出5nm及以下芯片EUV光刻所需的石墨烯EUV薄膜,并正在為首次公開募股做準備。

其大面積石墨烯EUV薄膜采用專用化學氣相沉積(CVD)方法,在高溫下使用二氧化碳與銅等催化劑襯底合成的。

CVD技術將高分子化合物粘附在銅合成的石墨烯上,然后使用蝕刻劑去除銅,最后將石墨烯與分子化合物分離。

半導體和顯示材料開發(fā)商石墨烯實驗室已開發(fā)出用石墨烯制造小于5納米的EUV薄膜的技術,并已準備好量產(chǎn)新型薄膜。

近日,巴西柔性薄膜制造商Packseven宣布已將世界上第一個石墨烯增強拉伸薄膜商業(yè)化。

這種新型超薄膜采用GerdauGraphene的專業(yè)石墨烯添加劑技術開發(fā)而成,更薄且更耐用。

三星電子還開始研究高數(shù)孔徑(NA)的薄膜,這被稱為下一代EUV工藝。該公司在最新招聘通知中提到了基于新材料的下一代薄膜的開發(fā)。

它宣布將與外部研究機構合作開發(fā)和評估由碳納米管和石墨烯制成的EUV薄膜。

該公司還計劃挑選研究人員,負責設計該公司自行開發(fā)的納米石墨薄膜(NGF)的大規(guī)模生產(chǎn)設施。

8ae4f8ce-5231-11ee-a25d-92fbcf53809c.png

今年8月,我國首個實現(xiàn)超100微米高性能大厚度石墨烯制膜產(chǎn)業(yè)化項目[烯材高性能石墨烯薄膜產(chǎn)業(yè)化基地]在沈陽渾南科技城啟動試生產(chǎn)。

由深圳烯材科技有限公司投資建設,分兩期推進,當日啟動試生產(chǎn)的是一期項目,主要生產(chǎn)用于熱管理的石墨烯薄膜,項目全面建成后可實現(xiàn)年產(chǎn)值超6億元。

該項目破解了大厚度、高質量石墨烯膜的制備技術難題,將有力吸引高端專業(yè)技術人才加速集聚,為沈陽搶占產(chǎn)業(yè)競爭制高點提供關鍵支撐。

結尾:

為了滿足這些嚴格的標準,需要在薄膜材料和轉移工藝方面的研發(fā)取得突破。

業(yè)界預測,今年EUV薄膜的需求將比去年增加近2倍,而韓國國產(chǎn)的EUV薄膜最早將會在1—2年內(nèi)商用化。此外,臺積電也正在加快開發(fā)自己的產(chǎn)品以確保EUV薄膜可控。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 單芯片
    +關注

    關注

    3

    文章

    410

    瀏覽量

    34474
  • cpu芯片
    +關注

    關注

    0

    文章

    46

    瀏覽量

    13538
  • 光刻機
    +關注

    關注

    31

    文章

    1136

    瀏覽量

    46886
  • ASML
    +關注

    關注

    7

    文章

    706

    瀏覽量

    41040
  • EUV光刻機
    +關注

    關注

    2

    文章

    128

    瀏覽量

    15059

原文標題:深度丨當EUV薄膜成為“高精尖”芯片良率的關鍵

文章出處:【微信號:World_2078,微信公眾號:AI芯天下】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    臺積電早期5nm測試芯片80%,HVM將于2020上半年推出

    TSMC 表示,其 5nm EUV 可將密度提升約 1.84 倍、能效提升 15%(功耗降低 30%)。當前測試的芯片有 256 Mb SRAM 和一些邏輯器件,平均為 80%、峰
    的頭像 發(fā)表于 12-16 08:41 ?5053次閱讀

    EUV產(chǎn)量到位了,是不是也該考慮了?

    EUV 產(chǎn)量到位了,是不是也該考慮了? ? 在當前的半導體制程不斷往7nm以下發(fā)展時,EUV光刻機就成了IDM和代工廠必不可少的工具之一。隨著臺積電、三星、英特爾和SK海力士等企業(yè)
    的頭像 發(fā)表于 07-22 09:22 ?6910次閱讀

    EUV熱潮不斷 中國如何推進半導體設備產(chǎn)業(yè)發(fā)展?

    ofweek電子工程網(wǎng)訊 國際半導體制造龍頭三星、臺積電先后宣布將于2018年量產(chǎn)7納米晶圓制造工藝。這一消息使得業(yè)界對半導體制造的關鍵設備之一極紫外光刻機(EUV)的關注度大幅提升。此后又有媒體
    發(fā)表于 11-14 16:24

    COB顯示屏

    本文作者:深圳大元前面文章老是說,cob顯示屏目前的缺點就是不好,一次性通過太低,屏面墨色一致性不夠好,所以cob顯示屏廠家稀少。那COB顯示屏
    發(fā)表于 05-16 11:40

    理論<實際,多出來的PCB板工廠為什么不留著?一文告訴你

    理論,顧名思義,就是理論上,PCB代工廠根據(jù)設計資料,結合工廠的制程能力與歷史生產(chǎn)數(shù)據(jù),所計算出的PCB最終良品率。它具有較高的參考價值,可以用來確定PCB生產(chǎn)時的投料數(shù),估算生產(chǎn)成本
    發(fā)表于 08-18 18:22

    改善良是AMOLED TV的致勝關鍵

    由于AMOLED制造工藝尚未成熟,一旦過低,材料、折舊、人工等成本相應增加,因此改善良是AMOLED TV提高競爭力的關鍵因素。
    發(fā)表于 06-18 09:40 ?935次閱讀

    MiniLED倒裝結構設計之路上的首道關卡 大角度方案仍存挑戰(zhàn)

    對MiniLED這類小間距顯示芯片來說,倒裝結構的設計是業(yè)界通往之路上的首道關卡。與普遍應用于LED芯片領域最主流的正裝技術不同,倒裝
    發(fā)表于 01-02 10:32 ?2748次閱讀

    美國泛林宣布與ASML、IMEC合作開發(fā)出新的EUV光刻技術 成本大幅降低

    2月28日,美國泛林公司宣布與ASML阿斯麥、IMEC比利時微電子中心合作開發(fā)了新的EUV光刻技術,不僅提高了EUV光刻的、分辨及產(chǎn)能
    的頭像 發(fā)表于 02-29 11:20 ?3364次閱讀

    如何把控晶圓芯片?

    今天查閱了一下晶圓的控制,晶圓的成本和能否量產(chǎn)最終還是要看。晶圓的
    的頭像 發(fā)表于 03-05 15:59 ?6959次閱讀

    如何加快5nm芯片 ,EUV光刻或是關鍵要素

    先進 5nm 器件或先進封裝的提升需要識別和去除從光刻到封裝材料的關鍵缺陷,因此智能和快速的晶圓級檢測必不可少。
    的頭像 發(fā)表于 05-07 16:50 ?3034次閱讀
    如何加快5nm<b class='flag-5'>芯片</b><b class='flag-5'>良</b><b class='flag-5'>率</b> ,<b class='flag-5'>EUV</b>光刻或是<b class='flag-5'>關鍵</b>要素

    韓國公司研發(fā)出先進的石墨烯EUV薄膜

    光罩薄膜(Pellicle)是用于保護EUV工藝中使用的掩模的一種關鍵制品,它對于5納米或以下的超微制造工藝至關重要,這也是一種需要定期更換的消耗品。
    的頭像 發(fā)表于 12-16 10:29 ?475次閱讀

    Mini LED如何而來?Mini LED如何降成本

    “降成本不只是單純的從材料、原物料、設備等方面降價,如果能夠把提高,把品質提高,成本自然而然的會逐漸下降?!焙D啃羌す庑滦惋@示行業(yè)中心總經(jīng)理彭信翰如是說。
    發(fā)表于 07-08 14:14 ?597次閱讀

    為什么要提升芯片為什么難提升?

    提高芯片變得越來越困難,很多新建的晶圓廠通線數(shù)年仍難以量產(chǎn),有的雖勉強量產(chǎn),但是始終無法爬坡式的提升,很多朋友會問:
    的頭像 發(fā)表于 09-06 09:07 ?4518次閱讀
    為什么要提升<b class='flag-5'>芯片</b><b class='flag-5'>良</b><b class='flag-5'>率</b>?<b class='flag-5'>良</b><b class='flag-5'>率</b>為什么難提升?

    Mini LED超99.9999%+ 大為技術材料廠商打響“攻堅戰(zhàn)”

    在Mini/Micro LED火熱度狂飆的今天,Mini/Micro LED應用存在產(chǎn)品低、成本高等現(xiàn)象。
    的頭像 發(fā)表于 01-25 13:36 ?832次閱讀

    傳三星電子12nm級DRAM內(nèi)存不足五

    近日,據(jù)韓國媒體報道,三星在其1b nm(即12nm級)DRAM內(nèi)存生產(chǎn)過程中遇到了不足的挑戰(zhàn)。目前,該制程的仍低于業(yè)界一般目標的80%~90%,僅達到五
    的頭像 發(fā)表于 06-12 10:53 ?491次閱讀