0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為何完全集成式轉(zhuǎn)換環(huán)路器件可實現(xiàn)出色的相位噪聲性能?

jf_pJlTbmA9 ? 來源:亞德諾半導體 ? 作者:亞德諾半導體 ? 2023-11-02 16:22 ? 次閱讀

目前對帶寬的需求呈爆炸式增長,從而將載波頻率推高至幾十千兆赫。在這些高頻率下,客戶可使用更高的帶寬,不必擔心頻譜過度擁擠。但是,隨著頻率增加,針對這些器件和頻率的儀器儀表解決方案就會變得極其復雜。這是因為儀器儀表解決方案需要提升一個數(shù)量級的性能,以避免損壞測試中的器件。本文將介紹幾種低相位噪聲信號生成方法。我們將演示這些方法的優(yōu)缺點,并介紹轉(zhuǎn)換環(huán)路器件,這些器件在不增加復雜性的情況下充分利用所有頻率產(chǎn)生方法的優(yōu)點,可以生成超低相位噪聲信號。

鎖相環(huán)電路剖析

鎖相環(huán)(PLL)電路常見于許多頻率產(chǎn)生器件中。這些器件可確保器件內(nèi)產(chǎn)生的波形和參考信號相位對齊或鎖定為參考信號。圖1為PLL的簡化框圖。壓控振蕩器(VCO)的輸出使用N計數(shù)器進行分頻,并在鑒頻鑒相器(PFD)電路中與參考信號進行比較。這個簡單的電路一直是許多教科書的主題,并得到了廣泛的研究。我們將使用一些眾所周知的基礎(chǔ)知識來確定如何大幅降低輸出端的相位噪聲。

poYBAGIB2KKAIrq_AAAlTYcL59I814.jpg

圖1. 鎖相環(huán)電路。

PLL電路的整體相位噪聲源于每個構(gòu)建模塊的自身缺陷或相位噪聲。可對每個相關(guān)聯(lián)的模塊的相位噪聲進行建模,并可通過仿真和分析計算精確預測PLL的整體相位噪聲。下面我們來回顧一下每個模塊,并討論它們對輸出相位噪聲的影響。

PFD模塊將參考信號與分頻輸出頻率進行比較。該模塊產(chǎn)生的誤差信號饋入電荷泵電路,該電路產(chǎn)生控制電壓,從而控制VCO,直到器件的輸出相位與參考相位相匹配。大多數(shù)具有集成PFD電路的現(xiàn)代頻率產(chǎn)生器件的數(shù)據(jù)手冊中會提供一個品質(zhì)因數(shù)(FOM)。使用FOM可計算帶內(nèi)相位噪聲,如下所示:

poYBAGIB2KSAWploAAAf0YZ00js035.jpg

其中fPFD是PFD頻率,N是輸出頻率分頻器的值。請注意,輸出頻率是fPFD和N分頻器值的乘積。對于給定的輸出頻率,fPFD增加一個因數(shù),N的值就減少相同的因數(shù)。由于fPFD,N值減小會將相位噪聲減少兩倍,這樣整體輸出相位噪聲就會降低。我們可以得出結(jié)論,PFD頻率越高,載波近端相位噪聲就越低。本文接下來的部分就會用到這一發(fā)現(xiàn)。

環(huán)路濾波器跟蹤PFD并對PFD器件所產(chǎn)生的誤差信號進行平滑。其設(shè)計使用幾個系統(tǒng)參數(shù),如電荷泵電流、VCO靈敏度和PFD頻率等。環(huán)路濾波器的一個不太重要的功能是確定負反饋控制環(huán)路的帶寬。參考信號會在環(huán)路濾波器的控制帶寬內(nèi)影響輸出信號的相位噪聲。超過這個截止頻率,整體相位噪聲性能將由VCO的特性主導。我們將在接下來的部分中利用這一點來優(yōu)化系統(tǒng)的整體相位噪聲。

VCO根據(jù)其輸入端施加的控制電壓產(chǎn)生輸出頻率。VCO的輸出頻率由控制環(huán)路進行更新,直至相位與參考信號的相位鎖定。VCO直接影響系統(tǒng)的整體相位噪聲。一般來講,隨著VCO的品質(zhì)提升,相位噪聲會降低。但是,提高品質(zhì)通常會限制器件的整體可調(diào)范圍。針對窄頻操作的VCO通常具有很好的相位噪聲性能。

頻率產(chǎn)生選項

使用各種不同質(zhì)量水平以及不同拓撲結(jié)構(gòu)的振蕩器,可以有多種方式生成信號。儀器儀表應用通常在低相位噪聲和雜散電平方面力求實現(xiàn)最佳性能。我們來回顧一下可以實現(xiàn)極低相位噪聲的一些頻率產(chǎn)生選項。

使用固定頻率振蕩器產(chǎn)生頻率

具有出色相位噪聲性能的一類信號生成器件是固定頻率振蕩器。這些器件通常具有很高的品質(zhì)因數(shù),從而實現(xiàn)出色的載波近端相位噪聲性能。這些振蕩器在預定頻率下工作,該頻率在很大程度上由器件的幾何形狀和結(jié)構(gòu)決定,且具有一定的可調(diào)能力,使其相位能夠鎖定至參考源。此類器件包括恒溫晶體振蕩器(OCXO)、溫度補償晶體振蕩器(TCXO)和壓控SAW振蕩器(VCSO)等。固定頻率振蕩器的一個主要缺點是這些器件的頻率覆蓋范圍有限。盡管它們可能適用于以固定頻率或其倍數(shù)運行的器件,但大多數(shù)儀器儀表器件需要可變頻率覆蓋范圍。

pYYBAGIB2KWATznEAAAktvnFj94288.jpg

圖2. 使用固定源產(chǎn)生可變頻率。

解決此問題的一種方法需要使用直接數(shù)字頻率合成器(DDS)或數(shù)模轉(zhuǎn)換器(DAC)器件。固定頻率信號可用于驅(qū)動DDS器件的采樣時鐘,如圖2所示。振蕩器的頻率可以根據(jù)需要通過倍頻器或階躍恢復二極管(SRD)倍頻,并在應用到DDS之前進行濾波。DDS可以在第一奈奎斯特工作區(qū)產(chǎn)生任意頻率,最高為采樣頻率的一半。一些現(xiàn)代DAC器件甚至可以在第二奈奎斯特區(qū)正常工作。圖3顯示由低相位噪聲介質(zhì)諧振振蕩器(DRO)在6 GHz下驅(qū)動 AD9164 時的輸出頻 譜和相位噪聲圖。相位噪聲圖顯示輸出相位噪聲非常低,且輸出頻譜的雜散電平小于–70 dBc。

倍頻采樣時鐘的頻譜純度直接影響器件的輸出。一旦信號倍頻,輸出端就會出現(xiàn)許多諧波。需要對所需信號進行濾波,以在DDS輸出端實現(xiàn)低雜散電平。通常,采樣時鐘處出現(xiàn)的雜散會以類似電平出現(xiàn)在輸出端。如果倍頻系數(shù)較大,濾波器可能需要非常靈敏,這就需要一個明顯陡變的區(qū)域。

此外,倍頻信號的相位噪聲隨著倍頻系數(shù)的增大而增大。例如,信號頻率每增加一倍,相位噪聲就增加6 dB。根據(jù)起始相位噪聲曲線和倍頻系數(shù),本底噪聲(遠端相位噪聲)可能會顯著增加,使整體解決方案缺乏吸引力。這是一個眾所周知的窘境,采用具有近載波相位噪聲的單頻、高品質(zhì)因數(shù)器件會帶來遠載波相位本底噪聲。例如,表面聲波(SAW)器件在載波頻率約為1 GHz時具有出色的載波近端相位噪聲性能。在40 GHz以上運行的毫米波器件需要高達40的倍頻系數(shù)。這可能會使相位本底噪聲增加32 dB或更多,從而降低解決方案的吸引力。

pYYBAGIB2KaAbKDjAAE4zYU5ocQ837.jpg

圖3. AD9164在800 MHz下的輸出頻譜和相位噪聲,使用固定頻率振蕩器作為采樣時鐘。

使用寬帶PLL器件產(chǎn)生頻率

寬帶頻率合成器解決了許多與單頻器件相關(guān)的挑戰(zhàn)。這些器件(如 ADF4372 微波頻率合成器)使用多個VCO內(nèi)核,每個VCO內(nèi)核又進一步劃分為多個重疊頻段。此架構(gòu)使每個內(nèi)核和頻段都能實現(xiàn)高品質(zhì)因數(shù)。與使用單個內(nèi)核的架構(gòu)相比,顯著提升了器件的整體性能。

這些器件的一個關(guān)鍵優(yōu)勢是基本工作頻率比晶體振蕩器或SAW振蕩器高。許多現(xiàn)代VCO具有4 GHz至20 GHz甚至更高的基頻。這使其在毫米波應用中的載波遠端相位噪聲性能更具吸引力。例如,在10 GHz基頻下運行的器件需要倍頻數(shù)4以將頻率擴展為40 GHz。這意味著相位本底噪聲增加12 dB,而使用晶體振蕩器則會增加32 dB。

與這些多核和多頻段器件相關(guān)的一個挑戰(zhàn)是找到合成目標頻率的最優(yōu)頻段。這可能需要創(chuàng)建查詢表來識別正確的頻段。具有自動校準功能的器件(如ADF4372和 ADF5610)通過溫度和工藝變化使此過程更加簡單可靠。這大大地簡化了器件的整體操作,可將頻率變化簡單地編程到器件的寄存器中,并自動確定最佳工作頻段。

另一個挑戰(zhàn)是與這些器件相關(guān)的載波近端相位噪聲通常比單頻器件要高得多。即使是較低的整體本底相位噪聲,較高的載波近端相位噪聲也能轉(zhuǎn)化為較高的整體積分噪聲。這可能會限制在需要較低積分相位噪聲的應用中使用這些器件。

轉(zhuǎn)換環(huán)路

轉(zhuǎn)換環(huán)路方法充分利用之前提到的所有頻率產(chǎn)生方法,并擯棄其缺點。我們先來總結(jié)一下迄今為止我們的發(fā)現(xiàn)結(jié)果,再討論轉(zhuǎn)換環(huán)路的詳細信息。

OCXO、SAW等單頻器件和具有高品質(zhì)因數(shù)的晶振具有很好的載波近端相位噪聲。這些單頻器件通常基頻較低,因此倍增到毫米波頻率時,載波遠端相位噪聲性能就會略為遜色。理想解決方案應具有這些器件的載波近端性能,同時不會增加載波遠端相位噪聲。

DDS或DAC器件可將固定頻率器件產(chǎn)生可變頻率。這些器件還會受到毫米波頻率所需的大倍頻系數(shù)以及抑制次諧波和其他干擾雜散需要濾波的影響。容忍這些缺點方可實現(xiàn)理想解決方案。

寬帶頻率合成器具有很高的基頻和出色的載波遠端相位噪聲性能。但是,這些器件并非真的具有高品質(zhì)因數(shù),因此,與單頻器件相比,載波近端相位噪聲相對較差。需要利用載波遠端相位噪聲而不惡化載波近端相位噪聲性能。

這就將我們帶到轉(zhuǎn)換環(huán)路器件,如圖4所示。使用混頻器將輸出信號轉(zhuǎn)換為與參考信號頻率相匹配的中頻(IF),而不是將輸出頻率除以一個大分頻器值。這將分頻器值有效地降低至1,從而消除了傳統(tǒng)PLL器件中使用大分頻器值時產(chǎn)生的噪聲。這會使控制環(huán)路上出現(xiàn)LO的相位噪聲分布。我們可以使用具有出色載波近端性能的單頻器件和DDS來產(chǎn)生此LO信號。

pYYBAGIB2KiAZ9BGAAAlSvtbGkg140.jpg

圖4. 轉(zhuǎn)換環(huán)路架構(gòu)。

環(huán)路濾波器帶寬是轉(zhuǎn)換環(huán)路器件的關(guān)鍵設(shè)計參數(shù)。如前所述,環(huán)路濾波器確定控制環(huán)路的整體帶寬。換言之,它定義參考信號和LO信號對輸出相位噪聲的影響程度。在轉(zhuǎn)換環(huán)路中,由于載波近端相位噪聲極低,我們可以選擇大環(huán)路濾波器帶寬。圖5顯示轉(zhuǎn)換環(huán)路器件的相位噪聲曲線及其LO輸入。請注意,盡管LO的載波近端相位噪聲很低,但載波遠端本底噪聲高。RF輸出跟蹤LO相位噪聲直到環(huán)路濾波器帶寬。在此頻率偏移后,載波遠端相位噪聲由VCO定義,此值很低。

轉(zhuǎn)換環(huán)路器件本質(zhì)上利用了使用DDS器件作為LO的單頻器件的理想載波近端性能,并通過選擇大環(huán)路帶寬來利用寬帶VCO的載波遠端相位噪聲。這不僅解決了優(yōu)化哪個相位噪聲區(qū)域相關(guān)的問題,而且實現(xiàn)了極低的輸出相位噪聲。

poYBAGIB2KmAWD6vAAA3X86mnK4442.jpg

圖5. 轉(zhuǎn)換環(huán)路器件的相位噪聲曲線。

轉(zhuǎn)換環(huán)路的出色相位噪聲性能使其在很多毫米波儀器儀表的應用中很有用。除了相位噪聲性能,儀器儀表解決方案還需要將雜散信號抑制到極低的水平。由于存在多個不同頻率的強信號,這對于轉(zhuǎn)換環(huán)路器件來說非常具有挑戰(zhàn)性。在很多情況下,防止LO和IF信號饋通到輸出很有挑戰(zhàn)性。此外,還可能在輸出端產(chǎn)生很多IF、LO和RF信號的交調(diào)產(chǎn)物。這些雜散信號會導致整個儀器儀表解決方案具有較差的雜散性能。

ADI公司提供的完全集成式轉(zhuǎn)換環(huán)路器件 ADF4401A可應對其中很多挑戰(zhàn)。它消除了分立式方案中可能存在的所有饋通路徑。這是通過內(nèi)置屏蔽和最小化饋通機制的總體設(shè)計來實現(xiàn)的。此外,它還具有–90 dBc或更低的雜散抑制性能,可與釔鐵石榴石(YIG)球形振蕩器解決方案匹敵。即使系統(tǒng)的輸入不及理想值,器件的輸出也具有很低的雜散電平。圖6a顯示了ADF4401A的輸出頻譜,其中LO輸入包含許多雜散,雜散電平約–40 dBc,如圖6b所示。由于需要大量濾波,這種LO信號在儀器儀表解決方案中通常不可用。但是,ADF4401A可接受此LO輸入,無需任何額外濾波即可產(chǎn)生圖6a所示的輸出頻譜。

pYYBAGIB2KuAVOstAAF-pcD1z6Q235.jpg

圖6. (a) 6.5 GHz下的轉(zhuǎn)換環(huán)路輸出頻譜和(b) 3 GHz下的LO輸入頻譜。使用ADF4401A的內(nèi)部LO倍頻器,有效LO頻率變?yōu)? GHz。在本例中,IF頻率為500 MHz。

此器件配備自動校準引擎,可識別給定目標頻率的最優(yōu)VCO頻段。在校準模式中,此器件可在實際溫度和工藝條件下搜索正確的頻段,從而實現(xiàn)無縫的頻率調(diào)諧過程。

總結(jié)

儀器儀表解決方案需要很低的載波信號相位噪聲和很低的雜散信號電平,以滿足毫米波器件的需求。雖然有各種方法來合成這些信號,但所有方法都要進行利弊權(quán)衡,因此,整體解決方案變得越來越復雜。ADI轉(zhuǎn)換環(huán)路器件ADF4401A充分利用許多不同頻率產(chǎn)生方案的優(yōu)勢,并去除其劣勢。可實現(xiàn)出色的相位噪聲和優(yōu)異的雜散性能,且無需進行復雜的濾波。

來源:亞德諾半導體

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    35

    文章

    583

    瀏覽量

    87655
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    774

    瀏覽量

    135007
  • 相位噪聲
    +關(guān)注

    關(guān)注

    2

    文章

    177

    瀏覽量

    22815
收藏 人收藏

    評論

    相關(guān)推薦

    全集成頻率綜合器——外國PLL博士論文

    變化的敏感; A型我電荷泵的PLL頻率合成器是在這項工作中提出。閉環(huán)系統(tǒng)的穩(wěn)定是實現(xiàn)使用一個離散時間環(huán)路濾波器。 I型系統(tǒng)架構(gòu)導致開關(guān)速度快。離散時間環(huán)路濾波器的相位/頻率檢測器和VC
    發(fā)表于 12-15 11:17

    一個完全集成的加速計傳感融合設(shè)計

    微控制器實現(xiàn)。一些制造商已經(jīng)開發(fā)了完全集成的傳感器集線器,如 Bosch Sensortec 的 BHA250。這種創(chuàng)新器件集成一個三軸加速計和運動檢測的軟件算法,可在
    發(fā)表于 07-19 10:50

    選擇環(huán)路帶寬涉及抖動、相位噪聲、鎖定時間或雜散問題

    而言是最優(yōu)的,但對于相位噪聲、鎖定時間或雜散卻并非如此。表1給出了環(huán)路帶寬對這些性能指標的影響的大致參考。 性能指標最優(yōu)帶寬備注抖動BWJI
    發(fā)表于 08-29 16:02

    具有出色噪聲性能和線性度的LTC2185

    減少反饋路徑中的寄生電容,從而實現(xiàn)簡單布局,提高放大器的相位裕量。這種ADC和驅(qū)動器組合可在其他高速放大器無法滿足的62.5 MHz至125 MHz區(qū)間提供出色性能。
    發(fā)表于 07-19 06:15

    分布系統(tǒng)的組合相位噪聲性能怎么評估?

    ,它們的貢獻是控制環(huán)路以及任何頻率轉(zhuǎn)換的函數(shù)。這會在嘗試評估組合相位噪聲輸出時增加復雜性。本文基于已知的鎖相環(huán)建模方法,以及對相關(guān)和不相關(guān)貢獻因素的評估,提出了跟蹤不同頻率偏移下的分布
    發(fā)表于 08-02 08:35

    環(huán)路時鐘發(fā)生器清除抖動并提供多個高頻輸出

    環(huán)路 PLL 當作頻率轉(zhuǎn)換器,減少固定量的 參考輸入抖動,但更加準確的做法是將其視為低相位噪聲頻率 轉(zhuǎn)
    發(fā)表于 10-31 08:00

    如何輕松選擇合適的頻率產(chǎn)生器件

    、相位噪聲、抖動、鎖定時間和其他表示頻率合成電路總體性能的特性。轉(zhuǎn)換環(huán)路是基于PLL概念的另一類頻率合成器,但采用不同的方法
    發(fā)表于 03-14 16:17

    具有輸入過壓保護的完全集成降壓轉(zhuǎn)換器參考設(shè)計

    描述該參考設(shè)計詳細介紹了電源管理電路,它能夠在電源電壓暫時超出所使用的 DCDC 轉(zhuǎn)換器的最大推薦電源電壓值時正常運行。發(fā)生過壓事件時,斷開電源電壓并停用轉(zhuǎn)換器即可實現(xiàn)保護功能。實施方案基于
    發(fā)表于 09-21 06:33

    Maxim推出完全集成的PMIC

    Maxim推出完全集成的PMIC  Maxim推出完全集成的PMIC MAX17113,極大地減小了LCD TV的方案尺寸和成本。該器件集成升壓調(diào)節(jié)器、降壓調(diào)節(jié)器、可調(diào)節(jié)的正、負電壓
    發(fā)表于 01-16 09:14 ?671次閱讀

    如何在鎖相環(huán)中實現(xiàn)相位噪聲和雜散性能

    通過演示簡要介紹鎖相環(huán)(PLL)中實現(xiàn)的領(lǐng)先相位噪聲和雜散性能。
    的頭像 發(fā)表于 05-21 06:23 ?5709次閱讀

    完全集成的即插即用轉(zhuǎn)換環(huán)

    的。產(chǎn)品組合包括PLL、PLL/VCO和分配芯片,專為需要同步、時鐘分配和相位噪聲性能的時鐘應用而設(shè)計。 ADI在工業(yè)領(lǐng)先的PLL集成電路的設(shè)計和測試方面有超過25年的經(jīng)驗。有了業(yè)界最
    發(fā)表于 11-12 16:43 ?1760次閱讀

    為何完全集成轉(zhuǎn)換環(huán)路器件實現(xiàn)出色相位噪聲性能?

    本文將介紹幾種低相位噪聲信號生成方法。
    發(fā)表于 02-08 15:16 ?0次下載
    <b class='flag-5'>為何</b><b class='flag-5'>完全集成</b><b class='flag-5'>式</b><b class='flag-5'>轉(zhuǎn)換</b><b class='flag-5'>環(huán)路</b><b class='flag-5'>器件</b><b class='flag-5'>可</b><b class='flag-5'>實現(xiàn)出色</b>的<b class='flag-5'>相位</b><b class='flag-5'>噪聲</b><b class='flag-5'>性能</b>?

    為什么完全集成轉(zhuǎn)換環(huán)路器件實現(xiàn)最佳的相位噪聲性能

    該設(shè)備配備了自動校準引擎,可以識別 給定目標頻率的最佳VCO頻段。在校準模式下, 設(shè)備可以在實際溫度下搜索正確的頻段,并且 工藝條件,使調(diào)頻過程無縫銜接。
    的頭像 發(fā)表于 12-16 11:24 ?1257次閱讀
    為什么<b class='flag-5'>完全集成</b>的<b class='flag-5'>轉(zhuǎn)換</b><b class='flag-5'>環(huán)路</b><b class='flag-5'>器件</b><b class='flag-5'>可</b><b class='flag-5'>實現(xiàn)</b>最佳的<b class='flag-5'>相位</b><b class='flag-5'>噪聲</b><b class='flag-5'>性能</b>

    為何測出的相位噪聲性能低于ADIsimPLL仿真預期值?

    為何測出的相位噪聲性能低于ADIsimPLL仿真預期值? 相位鎖定環(huán)(PLL)是一種重要的電路,可用于在不同領(lǐng)域中應用,如無線通信、數(shù)據(jù)傳輸
    的頭像 發(fā)表于 10-30 10:51 ?391次閱讀

    什么是相位噪聲 產(chǎn)生相位噪聲的原因 相位噪聲的表示方法及影響

    ,它可以影響到通信系統(tǒng)的性能,尤其是對于高速通信系統(tǒng)來說。 相位噪聲的產(chǎn)生原因主要有兩個方面:主振蕩器(或參考頻率源)的噪聲環(huán)路濾波器引入
    的頭像 發(fā)表于 01-31 09:28 ?3060次閱讀