0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

請問在Cadence中鉆孔重疊如何檢查呢?

冬至子 ? 來源:易元互連 ? 作者:易元互連工作室 ? 2023-09-22 10:45 ? 次閱讀

使用Cadence Allegro進行PCB設計時,經(jīng)常用到Subdrawing功能進行走線和孔的復用,Subdrawing的孔和線避免不了與原用的線和孔進行重疊。

線重疊比較容易解決,但孔重疊就比較麻煩。

小易今天就碰到了這個麻煩,小易的規(guī)則是這樣設置的,首先把Same Net Spacing的檢查打開,如下圖所示;

圖片

接著把Same Net Spacing的所有間距設置為0,如下圖所示;

圖片

這樣,同網(wǎng)絡的VIA相交時,就會有DRC產(chǎn)生,如下左圖所示;但如果兩個VIA相交的更狠些,直到兩個Hole相交后,如下右圖所示,發(fā)現(xiàn)DRC就沒有了,這個就很奇怪了。

圖片

究其原因,Allegro在15.2版本之前,沒有做槽孔的功能,當時槽孔的做法就是把N個通孔通過Hole交叉疊加的方式來做出來的,如上右圖,板廠會將兩個Hole交叉的地方做成一個槽孔,這在Allegro的認知中,就認為這種做法是做成一個槽孔,所以就不會有DRC產(chǎn)生了。

Cadencen Allegro發(fā)展到現(xiàn)在的2022版,已經(jīng)不需要通過疊孔的方式來做槽孔了,如下圖所示,專門有做槽孔的選項。鉆孔重疊在PCB設計

圖片

中就不能允許存在了。但Cadence Allegro軟件本身又無法查出這種Hole相交的疊孔,也不知道Cadence公司為什么不更新這個檢測功能,有同仁知道的可以在文章后面幫忙發(fā)出來,在這里先謝了。

不過鉆孔重疊對DFM來說,卻是非常簡單的一個事,下面就用華秋DFM軟件來說明下檢查的方法。

第一步,不用出GERBER資料,直接硬干,打開PCB文件,就是這么強大;華秋DFM可以直接打開PCB文件,不需要每次都要繁瑣的反復出GERBER文件或ODB++文件;

圖片

第二步,打開PCB文件后,直接點擊“一鍵DFM分析”按鈕,如下圖所示;

圖片

第三步,PCB的分析結(jié)果出現(xiàn)在右側(cè),如下圖所示,孔到孔的間距出現(xiàn)紅色,間距0mil;

圖片

第四步,點擊右側(cè)紅色“查看”按鈕,就出現(xiàn)了一個檢查孔到孔的對話,點擊右側(cè)分析結(jié)果,會自動跳到相應的孔重疊的地方,如下圖所示;

圖片

第五步,根據(jù)檢查的結(jié)果,在PCB里進行更改,刪除多余的重疊孔。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Cadence
    +關注

    關注

    64

    文章

    911

    瀏覽量

    141780
  • PCB設計
    +關注

    關注

    394

    文章

    4668

    瀏覽量

    85138
  • DRC
    DRC
    +關注

    關注

    2

    文章

    148

    瀏覽量

    36090
收藏 人收藏

    評論

    相關推薦

    請問,LAYOUT可以鉆孔,但是轉(zhuǎn)到ROUTER之后,卻不能鉆孔

    LAYOUT可以鉆孔,但是轉(zhuǎn)到ROUTER之后,卻不能鉆孔,這是為什么?請教各位~~
    發(fā)表于 11-22 10:00

    鉆孔怎么還是顯示底層

    鉆孔怎么還是顯示底層?那位大神幫忙解決一下!
    發(fā)表于 12-26 17:33

    cadence 原理圖檢查工具

    使用cadence設計原理圖時,有時會出現(xiàn)一些連線錯誤,如單網(wǎng)絡,信號互連錯誤等等,業(yè)界有沒有專業(yè)的針對cadence檢查工具,能夠設置一些條件,將錯誤
    發(fā)表于 02-09 15:58

    allegro鉆孔表數(shù)據(jù)重疊怎么辦??

    allegro鉆孔表數(shù)據(jù)重疊怎么辦??如圖所示
    發(fā)表于 12-22 11:44

    cadence Orcad軟件怎么去檢查單端網(wǎng)絡?

    cadence Orcad軟件怎么去檢查單端網(wǎng)絡?
    發(fā)表于 11-13 17:22

    CAD軟件如何刪除重疊線?

      CAD刪除重疊線是指經(jīng)常會畫重復的線就容易出現(xiàn)重疊線的問題,使用浩辰CAD軟件繪制圖紙的過程刪除CAD
    發(fā)表于 07-07 22:21

    請問怎么Altium么輸出鉆孔符號?

    AD的gerber怎么沒有這個圖Altium么輸出鉆孔符號 NCdrill
    發(fā)表于 07-09 01:30

    C6748UDP通信例程出現(xiàn)內(nèi)存重疊問題

    CCS5.5運行創(chuàng)龍官方提供的SYS/BIOS 的UDP例程,出現(xiàn)內(nèi)存重疊問題,請問該怎么解決?
    發(fā)表于 08-19 08:18

    如何在Altium設置讓軟便不檢查絲印和焊盤重疊?

    請問如何設置讓軟便不檢查絲印和焊盤重疊啊?
    發(fā)表于 09-10 03:07

    為什么安裝ASSURA卻無法Cadence的菜單顯示?

    為什么安裝ASSURA之后無法Cadence的菜單顯示,是什么原因造成的
    發(fā)表于 06-22 08:08

    請問Cadence如何測量MOS電容的伏容特性曲線?

    請問Cadence如何測量MOS電容的伏容特性曲線?
    發(fā)表于 06-24 06:53

    cadence allegro自動生成鉆孔

    ,使用library的參數(shù),也就是自己制作焊盤中指定的標示。 auto generate symbols:系統(tǒng)自動參生鉆孔標示。 write report fi
    發(fā)表于 04-14 07:03 ?2621次閱讀
    <b class='flag-5'>cadence</b> allegro自動生成<b class='flag-5'>鉆孔</b>

    基于Cadence軟件DRACULA工具的LVS檢查

    基于Cadence軟件DRACULA工具的LVS檢查(村田電源技術(上海)有限公司深圳分公司)-基于Cadence軟件DRACULA工具的LVS檢查? ? ? ? ? ?
    發(fā)表于 09-18 17:40 ?25次下載
    基于<b class='flag-5'>Cadence</b>軟件DRACULA工具的LVS<b class='flag-5'>檢查</b>

    基于Cadence軟件DRACULA工具的DRC檢查

    基于Cadence軟件DRACULA工具的DRC檢查(ups電源技術維修)-該文檔為基于Cadence軟件DRACULA工具的DRC檢查講解文檔,是一份還算不錯的參考文檔,感興趣的可以
    發(fā)表于 09-27 15:25 ?34次下載
    基于<b class='flag-5'>Cadence</b>軟件DRACULA工具的DRC<b class='flag-5'>檢查</b>

    如何在Cadence Allegro軟件制作槽孔焊盤

    槽孔是指鉆孔形狀不是圓形的通孔,某些體積較大的開關的封裝會采用槽孔。下面就來簡單介紹一下如何在Cadence Allegro軟件制作槽孔焊盤。
    的頭像 發(fā)表于 10-21 14:08 ?1874次閱讀
    如何在<b class='flag-5'>Cadence</b> Allegro軟件<b class='flag-5'>中</b>制作槽孔焊盤