0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計ESD抑制準(zhǔn)則?

深圳比創(chuàng)達(dá)EMC ? 來源:jf_99355895 ? 作者:jf_99355895 ? 2023-09-26 10:57 ? 次閱讀

PCB設(shè)計ESD抑制準(zhǔn)則?|深圳比創(chuàng)達(dá)EMC

PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障檢查和返工所帶來不必要的成本。在PCB設(shè)計中,不但需要在靜電薄弱電路增加靜電抑制器件,還要克服放電電流產(chǎn)生的電磁干擾(EMI)電磁場效應(yīng)。

本文重點提供可優(yōu)化的ESD防護(hù)的PCB設(shè)計準(zhǔn)則。那么PCB設(shè)計ESD抑制準(zhǔn)則?接下來就跟著深圳比創(chuàng)達(dá)EMC小編一起來看下吧!

wKgaomUSSIqAMtKXAATolcuYTK4126.jpg

一、電路環(huán)路

電流通過感應(yīng)進(jìn)入到電路環(huán)路,這些環(huán)路是封閉的,并具有變化的磁通量。電流的幅度與環(huán)的面積成正比。較大的環(huán)路包含較強(qiáng)的磁通量,因此在電路中產(chǎn)生較強(qiáng)的磁通量。因此必須減少環(huán)路面積。如圖:

wKgaomUSSIuAYTK1AAG4sociCTE268.jpg

常見環(huán)路如上圖所示,由電源和地線所形成的。在可能的條件下,可以采用具有電源和接地層的多層PCB設(shè)計。多層電路板不僅將電源和接地之間的回路面積減到最小,也減小了ESD脈沖產(chǎn)生的高頻電磁場。

如果不能采用多層電路板設(shè)計,那么用于電源線和接地線可以做成如下圖所示的網(wǎng)格狀。

wKgZomUSSIyAZB-lAADtezJ1bdM384.jpg

網(wǎng)絡(luò)連接可以起到電源和接地層的作用,用過孔連接各層的抑制線,且在每個方向上過孔連接間隔應(yīng)該在6里面以內(nèi)。另外,在布線時將電源和接地印制線盡可能靠近過也可以降低環(huán)路面積,如下圖所示:

wKgaomUSSIyAYPAHAAErXiGA9qM270.jpg

綜上所述,相信通過本文的描述,各位對PCB設(shè)計ESD抑制準(zhǔn)則都有一定了解了吧,有疑問和有不懂的想了解可以隨時咨詢深圳比創(chuàng)達(dá)這邊。今天就先說到這,下次給各位講解些別的內(nèi)容,咱們下回見啦!也可以關(guān)注我司wx公眾平臺:深圳比創(chuàng)達(dá)EMC!

以上就是深圳市比創(chuàng)達(dá)電子科技有限公司小編給您們介紹的PCB設(shè)計ESD抑制準(zhǔn)則的內(nèi)容,希望大家看后有所幫助!

深圳市比創(chuàng)達(dá)電子科技有限公司成立于2012年,總部位于深圳市龍崗區(qū),成立至今一直專注于EMC電磁兼容領(lǐng)域,致力于為客戶提供最高效最專業(yè)的EMC一站式解決方案,業(yè)務(wù)范圍覆蓋EMC元件的研發(fā)、生產(chǎn)、銷售及EMC設(shè)計和整改。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    48

    文章

    1975

    瀏覽量

    172225
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4648

    瀏覽量

    84534
  • emc
    emc
    +關(guān)注

    關(guān)注

    167

    文章

    3798

    瀏覽量

    182288
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計ESD(靚電)抑止準(zhǔn)則

    PCB設(shè)計ESD抑止準(zhǔn)則 PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障
    發(fā)表于 04-15 00:44 ?1147次閱讀
    <b class='flag-5'>PCB設(shè)計</b>的<b class='flag-5'>ESD</b>(靚電)抑止<b class='flag-5'>準(zhǔn)則</b>

    優(yōu)化ESD防護(hù)的PCB設(shè)計準(zhǔn)則

    優(yōu)化ESD防護(hù)的PCB設(shè)計準(zhǔn)則 PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計
    發(fā)表于 12-02 09:11

    PCB設(shè)計ESD抑制準(zhǔn)則

    產(chǎn)生的電磁干擾(EMI)電磁場效應(yīng)。本文將提供可以優(yōu)化ESD防護(hù)的PCB 設(shè)計準(zhǔn)則。電路環(huán)路:電流通過感應(yīng)進(jìn)入到電路環(huán)路,這些環(huán)路是封閉的,并具有變化的磁通量。電流的幅度與環(huán)的面積 成正比。較大的環(huán)路包含
    發(fā)表于 02-03 14:09

    【轉(zhuǎn)載】PCB設(shè)計ESD抑制準(zhǔn)則

    產(chǎn)生的電磁干擾(EMI)電磁場效應(yīng)。本文將提供可以優(yōu)化ESD防護(hù)的PCB 設(shè)計準(zhǔn)則。電路環(huán)路:電流通過感應(yīng)進(jìn)入到電路環(huán)路,這些環(huán)路是封閉的,并具有變化的磁通量。電流的幅度與環(huán)的面積 成正比。較大的環(huán)路包含
    發(fā)表于 02-03 14:27

    PCB設(shè)計ESD注意事項

    `` 本帖最后由 dodo1999 于 2020-10-31 09:06 編輯  PCB設(shè)計的其它準(zhǔn)則  避免在PCB邊緣安排重要的信號線,如時鐘和復(fù)位信號等;  將PCB上未使用
    發(fā)表于 10-31 09:03

    并行PCB設(shè)計有哪些準(zhǔn)則?

    本文總結(jié)了并行PCB設(shè)計各個階段的關(guān)鍵準(zhǔn)則。
    發(fā)表于 02-24 08:36

    并行PCB設(shè)計的關(guān)鍵準(zhǔn)則匯總

    本文匯總了并行PCB設(shè)計的一些關(guān)鍵準(zhǔn)則
    發(fā)表于 04-26 06:42

    PCB設(shè)計ESD抑止準(zhǔn)則

    PCB設(shè)計ESD抑止準(zhǔn)則: PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障
    發(fā)表于 11-20 15:50 ?0次下載

    PCB設(shè)計ESD抑止準(zhǔn)則

    PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障檢查及返工所帶來的不必要成本。在PCB設(shè)計中,由于采用了瞬態(tài)電壓抑止器(TVS)二極管來抑止因
    發(fā)表于 09-25 13:46 ?545次閱讀

    pcb設(shè)計esd抑止準(zhǔn)則

    PCB 設(shè)計的ESD抑止準(zhǔn)則   PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB
    發(fā)表于 10-25 15:30 ?2181次閱讀
    <b class='flag-5'>pcb設(shè)計</b>的<b class='flag-5'>esd</b>抑止<b class='flag-5'>準(zhǔn)則</b>

    ESD防護(hù)的PCB設(shè)計準(zhǔn)則

    ESD防護(hù)的PCB設(shè)計準(zhǔn)則 ESD的意思是“靜電釋放”的意思,國際上習(xí)慣將用于靜電防護(hù)的器材統(tǒng)稱為“ESD”,中文名稱為靜
    發(fā)表于 04-07 22:27 ?2391次閱讀

    PCB設(shè)計ESD抑止準(zhǔn)則解析

    PCB設(shè)計ESD抑止準(zhǔn)則解析 PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少
    發(fā)表于 03-15 10:12 ?644次閱讀

    PCB設(shè)計ESD抑制準(zhǔn)則

    產(chǎn)生的電磁干擾(EMI)電磁場效應(yīng)。本文將提供可以優(yōu)化ESD防護(hù)的PCB 設(shè)計準(zhǔn)則。 電路環(huán)路: 電流通過感應(yīng)進(jìn)入到電路環(huán)路,這些環(huán)路是封閉的,并具有變化的磁通量。電流的幅度與環(huán)的面積成正比。較大的環(huán)路包含有較多的磁通量,因而在
    發(fā)表于 12-05 13:40 ?0次下載
    <b class='flag-5'>PCB設(shè)計</b>中<b class='flag-5'>ESD</b><b class='flag-5'>抑制</b><b class='flag-5'>準(zhǔn)則</b>

    PCB設(shè)計中的ESD詳解

    PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障檢查及返工所帶來的不必要成本。
    的頭像 發(fā)表于 05-24 16:31 ?5375次閱讀

    可以優(yōu)化ESD防護(hù)的PCB設(shè)計準(zhǔn)則

    PCB設(shè)計中更重要的是克服放電電流產(chǎn)生的電磁干擾(EMI)電磁場效應(yīng)。本文將提供可以優(yōu)化ESD防護(hù)的PCB設(shè)計準(zhǔn)則
    的頭像 發(fā)表于 12-07 10:17 ?2306次閱讀