0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨 | 在高速PCB設(shè)計時,打孔包地能否解決串擾問題?

溫柔WR ? 來源:溫柔WR ? 作者:溫柔WR ? 2023-10-08 17:39 ? 次閱讀

工程界常常使用保護地線進行隔離,來抑制信號間的相互干擾。的確,保護地線有時能夠提高信號間的隔離度,但是保護地線并不是總是有效的,有時甚至反而會使干擾更加惡化。使用保護地線必須根據(jù)實際情況仔細分析,并認真處理。

wKgZomUhcHmARnT5AAH3KSKtfZI454.png

保護地線是指在兩個信號線之間插入一根網(wǎng)絡(luò)為GND的走線,用于將兩個信號隔離開,地線兩端打GND過孔和GND平面相連,如圖所示。有時敏感信號的兩側(cè)都放置保護地線。

wKgZomUhcHqASEhYAACXqcwtvWg357.png

要想加入保護地線,首先必須把兩個信號線的間距拉開到足以容納一根保護地線的空間,由于拉開了信號線的間距,即使不插入保護地線,也會減小串擾。插入保護地線會有多大的作用?

01低頻模擬信號包地

我們來看表層微帶線情況下串擾的大小。假設(shè)走線是50Ω阻抗控制的,線寬為6mil,介質(zhì)厚度為3.6mil,介電常數(shù)為4.5。并假設(shè)兩路信號都是載波頻率為30Mhz,帶寬為2Mhz的模擬信號。

下圖顯示了三種情況下的遠端串擾情況。當線間距為6mil時,由于兩條線緊密耦合,遠端串擾較大。把間距增加到18mil,遠端串擾明顯減小。進一步,在兩條線之間加入保護地線,地線兩端使用過孔連接到地面,遠端串擾進一步減小。

wKgaomUhcHqAasokAAEpyiXBWOQ273.png

對于低頻模擬信號之間的隔離,保護地線的確很有用。這也是很多低頻板上經(jīng)常見到的“包地”的原因。但是,如果需要隔離的數(shù)字信號,情況會有所不同。

我們分表層微帶線和內(nèi)層帶狀線兩種情況來討論保護地線對數(shù)字信號的隔離效果。以下討論我沒假定PCB走線都是50Ω阻抗控制的。

表層走線

仍然使用上面的表層走線疊層結(jié)構(gòu),線寬為6mil,介質(zhì)厚度為3.6mil,介電常數(shù)為4.5。攻擊信號為上升時間Tr=200ps的階躍波形??紤]以下三種情況下的近端串擾和遠端串擾的情況,如下圖所示,其中耦合段長度為2000mil。

wKgZomUhcHuAAO9_AADS2pP6Hiw788.png

Case1:兩條走線間距gap=1w(w=6mil表示線寬);

Case2:兩條走線間距gap=3w,僅僅拉大道能夠放下一條保護線的間距,但不適用保護線;

Case3:兩條線間距gap=3w,中間使用保護地線,并在兩端打GND過孔。

下圖顯示了三種情況下串擾波形,無論是近端串擾還是遠端串擾,走線間距從1w增加到3w時,串擾都明顯減小。

在此基礎(chǔ)上,走線間插入保護地線,串擾如下圖中Case 3所示,相比Case 2,插入保護地線,不但沒有起到進一步減小串擾的作用,反而增大了串擾噪聲。

wKgaomUhcHuAc6BQAAEAgriWtzg405.png

這個例子表明,拉開走線間距是最有效的減小串擾的方法。保護地線如果使用不當,可能反而會惡化串擾。買元器件現(xiàn)貨上唯樣商城

因此,在使用保護地線時,需要根據(jù)實際情況仔細分析。保護地線要想起到應(yīng)有的隔離作用,需要再地線上添加很多GND過孔,過孔間距應(yīng)小于1/10λ,如圖所示。λ為信號中最高頻率成分對應(yīng)的波長。

wKgZomUhcHyAchT4AAGc-F81t_I345.png

內(nèi)層走線

對于內(nèi)層走線,如下圖所示:

wKgaomUhcH2AX_XKAABQsy3Bb4o808.png

介電常數(shù)為4.5,阻抗為50Ω??紤]到下圖三種情況。攻擊信號為上升時間Tr=200ps的階躍波形,入射信號幅度500mv,耦合長度為2000mil,近端串擾如圖所示,加入了保護地線,近端串擾從3.44mV進一步減小到了0.5mV。信號隔離度提高了16B。對于內(nèi)層走線,加入保護地線能夠獲得更大的隔離度。

wKgZomUhcH2AWRkWAAEhJRrb_8A548.png

對于表層走線來說,使用密集型的GND過孔,對提升隔離效果是有好處的。但是,對于內(nèi)層走線來說,使用密集型的GND過孔幾乎得不到額外的好處,下圖對比了GND過孔間距為2000mil(保護地線兩端打GND過孔)和GND過孔間距為400mil時的近端串擾情況,串擾量幾乎沒有變化。

wKgaomUhcH6ATmF1AAERkaRn5lk626.png


間距增加到5w時情況如何?

wKgZomUhcH6AKsR2AAHK38-utD4105.png

當走線間距進一步加大,保護地線仍保持在6mil的線寬時,對于表層走線來說,保護地線的作用減小。在下圖中,兩條線間距拉到5w時,兩種情況下近端串擾和遠端串擾量和不使用保護地線情況相當,沒有明顯改善。

因此,對于表層走線來說,走線間距很大時,中間再加入保護地線,幾乎沒有什么效果,如果處理不好反而會使串擾惡化。

對于內(nèi)層走線來說,保護地線仍然會起很大作用。如下圖,內(nèi)層間距為5W,兩種情況下近端串擾噪聲波形如圖。中間加入了保護地線,能明顯改善近端串擾。

wKgaomUhcH-AUiW8AAGKnf-swsU599.png

02結(jié)論

1)保護地線對低頻模擬信號的隔離通常都是有效的。但是在數(shù)字信號之間的保護走線并不是那么有用,有時反而會使情況更惡化。


2)對于表層走線,如果保護地線的GDN孔間距很大,可能會使串擾更加嚴重,必須使用非常密集的GND孔才能起到隔離的效果。


3)對于內(nèi)層走線,保護地線可以減小近端串擾。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393243
  • 地線
    +關(guān)注

    關(guān)注

    10

    文章

    216

    瀏覽量

    26690
  • 串擾
    +關(guān)注

    關(guān)注

    4

    文章

    187

    瀏覽量

    26886
收藏 人收藏

    評論

    相關(guān)推薦

    談?wù)?b class='flag-5'>高速PCB設(shè)計中的打孔地與

    工程界常常使用保護地線進行隔離,來抑制信號間的相互干擾。的確,保護地線有時能夠提高信號間的隔離度,但是保護地線并不是總是有效的,有時甚至反而會使干擾更加惡化。
    的頭像 發(fā)表于 05-01 15:10 ?653次閱讀
    談?wù)?b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>中的<b class='flag-5'>打孔</b><b class='flag-5'>包</b>地與<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB設(shè)計中,如何避免?

    PCB設(shè)計中,如何避免? PCB設(shè)計中,避免
    的頭像 發(fā)表于 02-02 15:40 ?1352次閱讀

    PCB產(chǎn)生的原因及解決方法

    PCB產(chǎn)生的原因及解決方法? PCB(印刷電路板)是電子產(chǎn)品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機械支撐。
    的頭像 發(fā)表于 01-18 11:21 ?1539次閱讀

    PCB設(shè)計中,BGA焊盤上可以打孔嗎?

    PCB設(shè)計中,BGA焊盤上可以打孔嗎? PCB(印刷電路板)設(shè)計中,BGA(球柵陣列)焊盤上是可以打孔的。然而,
    的頭像 發(fā)表于 01-18 11:21 ?1436次閱讀

    pcb中的機制是什么

    PCB設(shè)計過程中,(Crosstalk)是一個需要重點關(guān)注的問題,因為它會導(dǎo)致信號質(zhì)量下降,甚至可能導(dǎo)致數(shù)據(jù)丟失。本文將詳細介紹PCB
    的頭像 發(fā)表于 01-17 14:33 ?334次閱讀
    <b class='flag-5'>pcb</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機制是什么

    怎么樣抑制PCB設(shè)計中的

    空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的信號受害網(wǎng)絡(luò)上可以分成前向串擾和反向Sc,這個兩個信
    發(fā)表于 12-28 16:14 ?259次閱讀
    怎么樣抑制<b class='flag-5'>PCB設(shè)計</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    EMC之PCB設(shè)計技巧

    于模擬接地。在數(shù)字電路設(shè)計中,有經(jīng)驗的PCB布局和設(shè)計工程師會特別注意高速信號和時鐘。高速情況下,信號和時鐘應(yīng)盡可能短并鄰近接地層,因為如前所述,接地層可使
    發(fā)表于 12-19 09:53

    PCB設(shè)計高速電路

    PCB設(shè)計高速電路
    的頭像 發(fā)表于 12-05 14:26 ?663次閱讀
    <b class='flag-5'>PCB設(shè)計</b>之<b class='flag-5'>高速</b>電路

    如何減少PCB板內(nèi)的

    如何減少PCB板內(nèi)的
    的頭像 發(fā)表于 11-24 17:13 ?518次閱讀
    如何減少<b class='flag-5'>PCB</b>板內(nèi)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB設(shè)計中的疊層原則

    相鄰地層的作用下可以有效的減小信號之間的和電磁輻射,地層可用于提供電流回路和屏蔽信號層的電磁輻射,特別是高頻高速PCB設(shè)計中,在有相
    的頭像 發(fā)表于 11-13 07:50 ?1428次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的疊層原則

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進來所干擾就是
    的頭像 發(fā)表于 11-01 10:10 ?1015次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹

    什么是阻抗匹配?高速PCB設(shè)計為什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB設(shè)計為什么要控制阻抗匹配? 阻抗匹配是指在電路傳輸信號時,控制電路中信號源、傳輸線和負載之間的阻抗相等的過程,從而確保信號的完整性和可靠性。高速
    的頭像 發(fā)表于 10-30 10:03 ?1824次閱讀

    為什么PCB設(shè)計時要考慮熱設(shè)計?

    為什么PCB設(shè)計時要考慮熱設(shè)計? PCB(Printed Circuit Board)設(shè)計是指通過軟件將電路圖轉(zhuǎn)化為PCB布局圖,以導(dǎo)出一個能夠輸出到電路板的文件。進行電路設(shè)
    的頭像 發(fā)表于 10-24 09:58 ?574次閱讀

    PCB布線減少高頻信號的措施都有哪些?

    能引路誤動作從而導(dǎo)致系統(tǒng)無法正常工作。接下來深圳PCBA公司為大家分享高速PCB設(shè)計布線解決信號的方法。 PCB設(shè)計布線解決信號
    的頭像 發(fā)表于 10-19 09:51 ?1642次閱讀

    干貨 | 氮化鎵GaN驅(qū)動器的PCB設(shè)計策略概要

    干貨 | 氮化鎵GaN驅(qū)動器的PCB設(shè)計策略概要
    的頭像 發(fā)表于 09-27 16:13 ?822次閱讀
    <b class='flag-5'>干貨</b> | 氮化鎵GaN驅(qū)動器的<b class='flag-5'>PCB設(shè)計</b>策略概要