0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ESD電流路徑的分析

電磁兼容EMC ? 來(lái)源:新能源汽車電磁兼容 ? 2023-10-17 15:55 ? 次閱讀

好像任何一個(gè)行業(yè)的EMC都離不開ESD測(cè)試,ESD問(wèn)題排查中,最重要最難的無(wú)疑是靜電路徑問(wèn)題了。本次就和大伙稍微探討下ESD電流路徑的分析,哪怕在為大家排查靜電問(wèn)題的時(shí)候提供一絲絲有益的思路,我就覺(jué)得沒(méi)有白寫。

靜電波形

在試驗(yàn)室,通常使用電容電阻的方式來(lái)模擬人體或其他金屬尖端的靜電效應(yīng),由于不同行業(yè)可能有不同的放電模型要求。本人僅從汽車電子的角度來(lái)分析靜電放電模型(消費(fèi)電子好像是同一個(gè)模型?因?yàn)檫@兩行業(yè)最重要的靜電源頭都來(lái)自于人體放電),汽車電子的放電模型在IEC 61000-4-2中有明確規(guī)定,放電模型決定了靜電放電電流波形,IEC中的靜電放電波形如下圖所示。

wKgZomUuPiKAPH02AAB0-tjQjJg750.png

靜電電流頻譜分布

實(shí)際上靜電放電效應(yīng)可以簡(jiǎn)單的認(rèn)為電容通過(guò)電阻放電的效應(yīng)。都是在前段極短的時(shí)間內(nèi)上升到高點(diǎn),后慢慢減小。上升時(shí)間大概為1ns,持續(xù)大約為60ns。該波形確實(shí)可以通過(guò)數(shù)學(xué)公式進(jìn)行標(biāo)明,但是比較復(fù)雜,本文只注重結(jié)果,所有不進(jìn)行表述。該數(shù)學(xué)公式可以通過(guò)傅里葉變換得到靜電電流的頻譜。如下圖所示。

wKgaomUuPiKAQBKIAAAv75xU0Xk077.jpg

wKgZomUuPiKAbsj7AABzSQVc4mg523.jpg

可見,靜電最大的能量還是集中在直流分量上面。頻譜分布從直流到1GHz,因此靜電的電路路徑會(huì)比較復(fù)雜。從傳導(dǎo)到輻射,都有。但是靜電99%的能量都集中在300MHz之前。因此,對(duì)于過(guò)高頻率的路徑我們可以忽略不計(jì),將注意力集中在分析300MHz帶寬的路徑上面。大部分的汽車電子產(chǎn)品在進(jìn)行靜電放電測(cè)試時(shí),都是通過(guò)電源負(fù)極對(duì)靜電電流進(jìn)行回流(通過(guò)金屬外殼回流的一般風(fēng)險(xiǎn)也比較小,本文不闡述)。正是因?yàn)殪o電的電流頻譜很寬,因此,要完全把握靜電電流的路徑非常困難,一般要借助二維場(chǎng)求解器。

但是在設(shè)計(jì)前期,必須要考慮到所有靜電放電點(diǎn)到電源負(fù)極的直流路徑,為靜電的直流分量提供一條低阻抗的路徑,避免該直流分量引起共阻抗耦合的風(fēng)險(xiǎn)??!另外在靜電風(fēng)險(xiǎn)比較高的走線,必須在板內(nèi)放置濾波電容,1nF的貼片電容是比較合適的值(因?yàn)橹C振點(diǎn)在300MHz左右,對(duì)于靜電整個(gè)頻段都有較好的濾波效果)。還有,對(duì)于靜電電流產(chǎn)生的輻射場(chǎng)導(dǎo)致的問(wèn)題,非常難于把控,我自己也無(wú)法準(zhǔn)確說(shuō)出該類問(wèn)題的輻射源頭。但是基本上是由于高頻分量路徑過(guò)長(zhǎng)導(dǎo)致。

仿真芯片靜電等級(jí)

另外,產(chǎn)品的靜電風(fēng)險(xiǎn)是比較容易進(jìn)行仿真的一個(gè)項(xiàng)目,我們只要仿真出放電點(diǎn)到預(yù)設(shè)泄放安全點(diǎn)的阻抗-頻率曲線和放電點(diǎn)到被害點(diǎn)(敏感芯片管腳或信號(hào))的阻抗-頻率曲線,這兩個(gè)阻抗進(jìn)行比較,就能夠得出到達(dá)被害點(diǎn)的靜電能量,以評(píng)估該放電點(diǎn)的風(fēng)險(xiǎn)。這個(gè)仿真還是比較準(zhǔn)確,比較有設(shè)計(jì)參考意義的。建議靜電設(shè)計(jì)有難度的產(chǎn)品進(jìn)行開展。當(dāng)然,當(dāng)產(chǎn)品已經(jīng)設(shè)計(jì)出來(lái)之后,也可以使用網(wǎng)分或阻抗分析儀對(duì)放電點(diǎn)和泄放點(diǎn)之間進(jìn)行測(cè)試,如滿足一定的阻抗-頻率曲線(每個(gè)公司都有該曲線的不同理解,需要根據(jù)產(chǎn)品情況進(jìn)行進(jìn)行約束),則該放電點(diǎn)的靜電風(fēng)險(xiǎn)很低。

最后,需要注意的是芯片的datasheet中一般會(huì)指出該芯片能夠滿足的靜電放電等級(jí),一般標(biāo)明的是HBM(人體放電模型)和CDM(帶電體放電模型),這兩個(gè)模型都是為了衡量芯片在生產(chǎn)和運(yùn)輸過(guò)程中可能遇到的ESD風(fēng)險(xiǎn),不適用于產(chǎn)品在日常使用過(guò)程中可能遇到的靜電問(wèn)題。這兩個(gè)模型和IEC中的模型是不同的。但是基本上可以將IEC的模型認(rèn)為是HBM模型和CDM模型的疊加。因此,芯片上標(biāo)明的ESD等級(jí)不能夠等同試驗(yàn)中測(cè)試的等級(jí),IEC的模型是更加嚴(yán)酷的。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    48

    文章

    1975

    瀏覽量

    172223
  • 靜電放電
    +關(guān)注

    關(guān)注

    3

    文章

    275

    瀏覽量

    44546
  • emc
    emc
    +關(guān)注

    關(guān)注

    167

    文章

    3798

    瀏覽量

    182287
  • 波形
    +關(guān)注

    關(guān)注

    3

    文章

    374

    瀏覽量

    31376

原文標(biāo)題:淺談靜電放電路徑分析

文章出處:【微信號(hào):EMC_EMI,微信公眾號(hào):電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    驅(qū)動(dòng)器共模電流路徑與數(shù)學(xué)模型分析

    工程上常用關(guān)鍵路徑分析法進(jìn)行EMC問(wèn)題的分析與排查手段,簡(jiǎn)單高效,適合大部分場(chǎng)景,但缺乏細(xì)致的過(guò)程路徑分析,許多文獻(xiàn)也是從仿真和基本路徑的關(guān)鍵點(diǎn)進(jìn)行。
    發(fā)表于 09-08 14:54 ?667次閱讀
    驅(qū)動(dòng)器共模<b class='flag-5'>電流</b><b class='flag-5'>路徑</b>與數(shù)學(xué)模型<b class='flag-5'>分析</b>

    ESD保護(hù)元件的對(duì)比分析及大電流性能鑒定

    ,但當(dāng)發(fā)生ESD沖擊時(shí),導(dǎo)電粒子間的小間隙會(huì)成為突波音隙陣列,從而帶來(lái)低電阻路徑?! ∷矐B(tài)電壓抑制器(TVS)則為采用標(biāo)準(zhǔn)與齊納二極管特性設(shè)計(jì)的硅芯片元件。TVS元件主要針對(duì)能夠以低動(dòng)態(tài)電阻承載大電流
    發(fā)表于 07-29 09:51

    ESD保護(hù)方法的對(duì)比分析

    數(shù)十安培的電流,會(huì)對(duì)手機(jī)、筆記本電腦等電子系統(tǒng)造成損傷。對(duì)于電子系統(tǒng)設(shè)計(jì)人員而言,如果沒(méi)有采取適當(dāng)?shù)?b class='flag-5'>ESD保護(hù)措施,所設(shè)計(jì)的電子產(chǎn)品就會(huì)有遭到損傷的可能。因此,電子系統(tǒng)設(shè)計(jì)中的一項(xiàng)重要課題便是確保使其
    發(fā)表于 07-05 14:19

    ESD設(shè)計(jì)與綜合

    (HVCMOS)、射頻CMOS和智能功率芯片。給出一些實(shí)用的方法,以幫助理解ESD電路電源布局、基本規(guī)則建立、內(nèi)部總線布局、電流路徑分析和質(zhì)量指標(biāo)等概念。簡(jiǎn)介:作者: (美)Steven
    發(fā)表于 09-04 09:17

    ESD損壞PCB板的原理分析

    ESD損壞PCB板的原理分析PCB板這種電子產(chǎn)品,若研發(fā)技術(shù)上沒(méi)有問(wèn)題,一旦出現(xiàn)故障,多半與ESD靜電有關(guān)。眾所周知,ESD靜電無(wú)處不在,對(duì)于一些微小的電子元件,只要被靜電擊穿,那么整
    發(fā)表于 12-25 09:38

    基于EMC的ESD防護(hù)設(shè)計(jì)分析

    。Mountain View Silicon 的系列解碼IC屬于1級(jí)靜電放電敏感元器件,抗靜電能力為2KV. 我們來(lái)分析一下靜電損壞IC的路徑: 1.當(dāng)IC遭遇靜電放電時(shí),放電回路的電阻通常非常小,接近為零
    發(fā)表于 09-21 14:31

    ESD靜電放電

    也許是指導(dǎo)PCB布局、系統(tǒng)布局以及接地的最合適人選。深思熟慮的規(guī)劃以及實(shí)施能幫助實(shí)現(xiàn)好的結(jié)果。考慮在靜電放電過(guò)程中電流的流向,考慮電流的兩個(gè)極性來(lái)確保安全的電流路徑。最好能把放電
    發(fā)表于 09-21 09:54

    ArcGIS的路徑分析

    求解路徑分析表示根據(jù)要求解的阻抗查找最快、最短甚至是最優(yōu)的路徑。如果阻抗是時(shí)間,則最佳路線即為最快路線。如果阻抗是具有實(shí)時(shí)或歷史流量的時(shí)間屬性,則最佳路徑是對(duì)指定日期和時(shí)間來(lái)說(shuō)最快的路徑
    發(fā)表于 06-03 08:04

    高速PCB設(shè)計(jì)——回流路徑分析

    問(wèn)題。如果電流必須經(jīng)過(guò)很長(zhǎng)的路徑才能返回,信號(hào)路徑的電感回路會(huì)增加。當(dāng)系統(tǒng)中的電感回路越大,這些信號(hào)愈有可能吸收來(lái)自系統(tǒng)中任何其他 Net 的噪聲。一般回流路徑不連續(xù)問(wèn)題常是由于缺少接
    發(fā)表于 02-05 07:00

    案例分享:電單車電控模塊ESD故障分析(下)?

    案例分享:電單車電控模塊ESD故障分析(下)?相信不少人是有疑問(wèn)的,今天深圳市比創(chuàng)達(dá)電子科技有限公司就跟大家解答一下! 一、定位整改通過(guò)對(duì)產(chǎn)品的結(jié)構(gòu)及電路進(jìn)行分析,推測(cè)可能的放電路徑
    發(fā)表于 08-15 10:57

    ESD保護(hù)元件的對(duì)比分析及大電流性能鑒定

    ESD保護(hù)元件的對(duì)比分析及大電流性能鑒定 在人們的日常工作生活中,靜電放電(ESD)現(xiàn)象可謂無(wú)處不在,瞬間產(chǎn)生的上升時(shí)間低于納秒(ns)、持續(xù)時(shí)間
    發(fā)表于 12-30 14:49 ?2277次閱讀

    路徑算法分析

    %80短路徑算法分析及其在公交查詢的應(yīng)用。
    發(fā)表于 01-14 17:57 ?6次下載

    網(wǎng)絡(luò)路徑的仿真系統(tǒng)設(shè)計(jì)與分析(基于透明串聯(lián)部署的方法)

    文中目的在于研究分析基于網(wǎng)絡(luò)路徑仿真系統(tǒng)設(shè)計(jì)的相關(guān)問(wèn)題?;趶V域網(wǎng)路徑分析中,為確保提升端到端路徑質(zhì)量,在檢測(cè)中通常采用tracert 來(lái)探測(cè)實(shí)際經(jīng)由
    發(fā)表于 10-30 10:27 ?0次下載
    網(wǎng)絡(luò)<b class='flag-5'>路徑</b>的仿真系統(tǒng)設(shè)計(jì)與<b class='flag-5'>分析</b>(基于透明串聯(lián)部署的方法)

    互感--連接器引起串?dāng)_的因素分析 如何改變返回電流路徑

    電流離開門電路A,經(jīng)由信號(hào)返回路徑X流回源端。由于電流路徑X、Y和Z相互重疊,路徑X的磁場(chǎng)將在信號(hào)路徑
    發(fā)表于 04-16 12:32 ?1558次閱讀
     互感--連接器引起串?dāng)_的因素<b class='flag-5'>分析</b> 如何改變返回<b class='flag-5'>電流</b><b class='flag-5'>路徑</b>

    什么是esd?esd的危害有哪些

    之一。以下是ESD可能引起的問(wèn)題: 在集成電路(IC)遭受靜電放電(ESD)的事件中,由于放電路徑的電阻極低,通常無(wú)法有效抑制放電過(guò)程中的電流。 例如,當(dāng)一個(gè)帶有靜電的電纜接入到電路的
    的頭像 發(fā)表于 02-16 09:50 ?3914次閱讀