為了滿足人工智能(AI)、高性能計(jì)算(HPC)、電信、4K視頻流媒體等各種高帶寬、低延遲應(yīng)用的需求,超大規(guī)模數(shù)據(jù)中心正在快速發(fā)展。此類應(yīng)用依托新一代Multi-Die系統(tǒng)、AI加速器和機(jī)器學(xué)習(xí)(ML)訓(xùn)練集,對(duì)傳輸速率提出了更高的要求。為滿足這一要求,以太網(wǎng)傳輸速率已從51Tb/s提升至100Tb/s,交換機(jī)傳輸速率也從51Tb/s提升至100Tb/s。
隨著數(shù)據(jù)傳輸速率不斷提高,全球的超大規(guī)模數(shù)據(jù)中心都在部署接口IP采用4級(jí)脈沖幅度調(diào)制(PAM-4)信號(hào)技術(shù)的端到端網(wǎng)絡(luò)基礎(chǔ)設(shè)施。與不歸零(NRZ)信號(hào)技術(shù)相比,PAM-4能夠?qū)崿F(xiàn)更高的比特率,而波特率只有一半。盡管PAM-4信號(hào)技術(shù)存在串?dāng)_和非線性問題,增加了設(shè)計(jì)復(fù)雜性,但已成為超大規(guī)模數(shù)據(jù)中心和廣闊HPC片上系統(tǒng)(SoC)市場(chǎng)上接口IP(包括112G以太網(wǎng)PHY)現(xiàn)行的信號(hào)調(diào)制方式。
本文將進(jìn)一步介紹如何在HPC SoC中優(yōu)化112G以太網(wǎng)PHY IP的實(shí)現(xiàn),并將深入探討一些公司如何利用112G以太網(wǎng)PHY IP設(shè)計(jì)各種不同的高帶寬網(wǎng)絡(luò)設(shè)備和基礎(chǔ)設(shè)施,包括AI加速器,服務(wù)器、網(wǎng)絡(luò)接口卡(NIC)、網(wǎng)絡(luò)和互連結(jié)構(gòu)SOC、光學(xué)模塊、存儲(chǔ)設(shè)備以及重定時(shí)器。
新思科技高速SerDes IP在全球廣泛應(yīng)用
降低112G以太網(wǎng)PHY IP集成風(fēng)險(xiǎn)的5種方法
優(yōu)化芯片布局并提高每個(gè)芯片邊緣的帶寬并非易事。芯片設(shè)計(jì)方面也面臨諸多挑戰(zhàn),包括集成多個(gè)物理層(PHY)、物理編碼子層(PCS)、媒體訪問控制器(MAC),還需降低功耗和面積,從而實(shí)現(xiàn)更高密度的元件集成。同時(shí),還必須通過策略性路徑布線來保持信號(hào)完整性,而大量的SerDes通道需要精確實(shí)施復(fù)雜的電力傳輸網(wǎng)絡(luò)。那么,開發(fā)者如何才能最大限度降低集成風(fēng)險(xiǎn),并優(yōu)化112G以太網(wǎng)PHY IP的功耗、性能和面積(PPA)呢?以下是需要考慮的五個(gè)要點(diǎn):
硅驗(yàn)證的IP與出色的PAM-4信號(hào)完整性
112G以太網(wǎng)PHY IP需要經(jīng)過硅驗(yàn)證,采用PAM-4信號(hào)技術(shù),并具有出色的信號(hào)完整性。這確??梢酝ㄟ^多個(gè)相鄰?fù)ǖ缹?shí)現(xiàn)可靠的高速數(shù)據(jù)傳輸。對(duì)于需要穩(wěn)定、高效的數(shù)據(jù)通信支持高帶寬、低延遲應(yīng)用的服務(wù)器SoC來說,這是一個(gè)重要的設(shè)計(jì)考慮因素。
全球生態(tài)系統(tǒng)互操作性
112G以太網(wǎng)PHY Ip應(yīng)當(dāng)與更廣泛的數(shù)據(jù)中心生態(tài)系統(tǒng)實(shí)現(xiàn)無縫互操作,從而幫助簡(jiǎn)化各種硬件組件的集成,同時(shí)提升高需求服務(wù)器環(huán)境中的系統(tǒng)性能和可靠性。
完整的解決方案
112G以太網(wǎng)PHY IP應(yīng)當(dāng)與符合IEEE標(biāo)準(zhǔn)且可配置的MAC、PCS和其他PHY構(gòu)成完整的解決方案。經(jīng)驗(yàn)證的PHY IP還應(yīng)當(dāng)采用先進(jìn)的FinFET(鰭式場(chǎng)效應(yīng)晶體管)工藝,并具備更高的誤碼率(BER)和出色的性能,以滿足HPC、AI和網(wǎng)絡(luò)SoC應(yīng)用的需求。
無縫集成
112G以太網(wǎng)PHY IP應(yīng)當(dāng)經(jīng)過全面的封裝基板設(shè)計(jì)研究,包括利用SoC模型在先進(jìn)的FinFET工藝上進(jìn)行PHY和MAC/PCS版圖規(guī)劃和布局,助力系統(tǒng)開發(fā)者優(yōu)化PPA并縮短產(chǎn)品上市時(shí)間。嚴(yán)格的設(shè)計(jì)前期分析和規(guī)劃對(duì)于服務(wù)器SoC而言必不可少,每一納秒都至關(guān)重要。
優(yōu)化功耗和面積
PHY和控制器應(yīng)當(dāng)針對(duì)面積和功耗進(jìn)行優(yōu)化,并為短信道提供額外的功耗降低機(jī)制。均衡優(yōu)化能夠最大限度地提高HPC SoC效率,為高要求的應(yīng)用提供強(qiáng)大的性能支持。
加速實(shí)現(xiàn)一次流片成功
面對(duì)上述挑戰(zhàn),Banias Labs等公司與新思科技密切合作,以盡可能降低112G以太網(wǎng)PHY IP的集成風(fēng)險(xiǎn)。最近,借助新思科技EDA及112G以太網(wǎng)PHY IP解決方案,Banias Labs的光學(xué)數(shù)字信號(hào)處理器(DSP)SoC實(shí)現(xiàn)了一次流片成功。其中,新思科技的112G以太網(wǎng)PHY IP解決方案具有延遲低、傳輸距離靈活的優(yōu)勢(shì),并且在先進(jìn)的FinFET工藝上達(dá)到了成熟水平。
Banias Labs首席執(zhí)行官Amnon Rom表示:“當(dāng)前,高性能計(jì)算基礎(chǔ)設(shè)施亟需可信且完整的前沿設(shè)計(jì)解決方案。借助新思科技的EDA設(shè)計(jì)套件,我們將具有定制功能的新思科技以太網(wǎng)PHY IP集成到我們的芯片中,提升了系統(tǒng)性能,加快了產(chǎn)品上市速度?!?/p>
為了幫助Banias Labs等系統(tǒng)開發(fā)團(tuán)隊(duì)加速實(shí)現(xiàn)一次流片成功,新思科技的112G以太網(wǎng)PHY IP支持多種類型的互連,包括Multi-Die、共封裝光學(xué)元件、近封裝光學(xué)元件,以及芯片到芯片、芯片到模塊和背板的互聯(lián),還支持CEI-112G-線性和CEI-112G-XSR+光學(xué)接口的長(zhǎng)距離(LR)、中距離(MR)和甚短距離(VSR)電通道。
為進(jìn)一步增強(qiáng)高帶寬、低延遲HPC應(yīng)用的可靠性,新思科技的112G LR-Max PHY IP針對(duì)CEI-112G LR規(guī)范提供了額外的裕度,與45dB通道的規(guī)范相比,誤碼率(BER)提高了三個(gè)數(shù)量級(jí),同時(shí)每條通道具有獨(dú)立的數(shù)據(jù)速率,可支持廣泛的協(xié)議和應(yīng)用。
新思科技的112G LR-Max TX超過IEEE和OIF抖動(dòng)性能規(guī)格
駛?cè)肟燔嚨溃盒滤伎萍嫉?12G以太網(wǎng)PHY IP成功融入服務(wù)器生態(tài)系統(tǒng)
作為全球數(shù)據(jù)中心生態(tài)系統(tǒng)的重要推動(dòng)力,新思科技的112G SerDes PHY IP與Xilinx、Macom、Samtec、Key Sight、Molex、TE、Amphenol、MultiLane等眾多生態(tài)系統(tǒng)成功實(shí)現(xiàn)互操作。
它可以廣泛應(yīng)用于數(shù)據(jù)中心生態(tài)系統(tǒng)的每個(gè)關(guān)鍵組件,包括SoC、NIC、重定時(shí)器、交換機(jī)和光學(xué)模塊,充分展示了其穩(wěn)健性和適應(yīng)性。事實(shí)上,新思科技IP已經(jīng)針對(duì)各種背板、電纜組裝配置、環(huán)回和光電場(chǎng)景進(jìn)行了測(cè)試,得到了全面的驗(yàn)證。
通往1.6T以太網(wǎng)之路
新一代高帶寬、低延遲應(yīng)用正在生成PB級(jí)的海量數(shù)據(jù),需要快速準(zhǔn)確處理這些數(shù)據(jù)。這類應(yīng)用包括汽車ADAS、ChatGPT等生成式AI平臺(tái)以及智能邊緣設(shè)備,正在推動(dòng)超大規(guī)模數(shù)據(jù)中心采用以112G以太網(wǎng)PHY IP為核心構(gòu)建的端到端網(wǎng)絡(luò)基礎(chǔ)設(shè)施,將以太網(wǎng)速度從400G提高到1.6T。速度的提高帶來了新的復(fù)雜性,芯片開發(fā)者們紛紛尋找經(jīng)硅驗(yàn)證的低風(fēng)險(xiǎn)成熟IP。正因如此,35位客戶選擇了PAM-4 新思科技高速SerDes IP以加速流片成功。
在1.6T以太網(wǎng)方面,新思科技的224G以太網(wǎng)PHY IP可簡(jiǎn)化向更高數(shù)據(jù)傳輸速率過渡的過程。除了數(shù)據(jù)速率相對(duì)于112G翻倍外,新思科技224G以太網(wǎng)PHY IP的每比特功耗較上一代降低了三分之一,同時(shí)通過減少高密度數(shù)據(jù)中心的電纜和交換機(jī)數(shù)量?jī)?yōu)化了網(wǎng)絡(luò)效率。作為首家展示224G以太網(wǎng)PHY IP的公司,新思科技在臺(tái)積公司研討會(huì)上的最新224G演示展示了與背板通道成功實(shí)現(xiàn)互操作。
結(jié)語(yǔ)
在塑造數(shù)字未來的高帶寬應(yīng)用中,強(qiáng)大的IP發(fā)揮著日益重要的作用。盡管112G以太網(wǎng)PHY IP技術(shù)成熟可靠,但在先進(jìn)制程節(jié)點(diǎn)上設(shè)計(jì)AI加速器、SoC和服務(wù)器組件時(shí),仍需優(yōu)化PPA并最大限度地降低集成風(fēng)險(xiǎn)。
審核編輯:湯梓紅
-
以太網(wǎng)
+關(guān)注
關(guān)注
40文章
5343瀏覽量
170801 -
soc
+關(guān)注
關(guān)注
38文章
4099瀏覽量
217773 -
服務(wù)器
+關(guān)注
關(guān)注
12文章
8958瀏覽量
85082 -
PHY
+關(guān)注
關(guān)注
2文章
301瀏覽量
51659
原文標(biāo)題:新思科技112G以太網(wǎng)PHY IP:數(shù)據(jù)中心生態(tài)系統(tǒng)的新引擎
文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論