0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Codasip利用RISC-V向量擴展實現(xiàn)領域專用加速器

Codasip 科達希普 ? 來源:Codasip 科達希普 ? 2023-10-18 14:57 ? 次閱讀

Codasip Labs 致力于創(chuàng)新并深耕于創(chuàng)新的商業(yè)化落地。隨著人工智能AI)和機器學習(ML)的興起,這些領域已經成為Codasip關注的重點。2023 年初Codasip加入了歐洲新地平線項目 SYCLOPS(基于 OPen 標準的跨架構訪問擴展極端分析技術)。該項目旨在推進人工智能和數(shù)據(jù)挖掘,以處理極其龐大和多樣化的數(shù)據(jù)。該項目同時也匯集了八家歐洲領先的機構,目標是通過完全開放的人工智能加速技術,在極端數(shù)據(jù)分析的可擴展性方面取得突破性進展。Codasip在該項目中的職責是開發(fā)基于RISC-V矢量擴展(RVV)的領域專用加速器。我們將利用設計自動化工具 Codasip Studio 和 CodAL 處理器描述語言完成這項工作。

大數(shù)據(jù)對硬件加速器的需求日益增長

人工智能的廣泛應用催生了可高效處理人工智能工作負載的新型硬件加速器市場。然而,目前所有流行的人工智能加速器都使用專有的硬件和軟件堆棧。這導致少數(shù)幾家大型行業(yè)公司壟斷了加速器市場。SYCLOPS旨在于打破這種壟斷,通過使用基于開放標準的人工智能加速器,在極端數(shù)據(jù)分析的性能和可擴展性方面取得突破性進展。開放標準 RISC-V(指令集架構)和 SYCL(跨供應商、跨架構、數(shù)據(jù)并行編程模型)將首次結合在一起。這樣做的目的是將在 SYCLOPS 中獲得的經驗反饋給 RISC-V 和 SYCL 社區(qū)。這將簡化代碼設計,實現(xiàn)更廣闊的人工智能加速器設計空間和更豐富的生態(tài)系統(tǒng)。

利用 RISC-V 向量擴展實現(xiàn)領域專用加速器

Codasip Labs團隊將使用 CodAL 處理器架構描述語言和 Codasip Studio API 擴展來實現(xiàn)領域專用的 RISC-V Vector 擴展加速器設計。此外,該團隊還將利用這些工具開發(fā)基于 RISC-V 向量擴展的加速器。

Codasip Studio 是一套獨特的工具集合,用于快速、輕松地設計或修改處理器。CodAL 是 Codasip 開發(fā)的一種專有架構描述語言。這種語言類似于 C 語言,但它是專門為簡化在高抽象層次上描述和定制處理器架構的過程而設計的。該語言包含一組緊湊的結構來描述某些處理器模塊。其中包括寄存器文件、接口、緩存、緊耦合存儲器、總線等。與 Verilog 等通用硬件描述語言相比,這些緊湊的結構使使用者能以更小的代碼量創(chuàng)建設計。

通過 CodAL 描述這一單一來源,可以輕松生成評估處理器所需的全套工具,而不僅僅是包含編譯器、調試器、鏈接器、模擬器和剖析器的軟件工具鏈。此外,還包括相應的 RTL 描述和 UVM 環(huán)境的硬件工具包。Codasip Studio 可根據(jù) CodAL 模型自動生成這些工具。

造福人工智能加速器生態(tài)系統(tǒng)

SYCLOPS 聯(lián)盟的合作伙伴擁有多個領域的專業(yè)知識,包括計算機架構、編程語言、系統(tǒng)和運行、大數(shù)據(jù)和高性能計算等。這一合作將為人工智能加速領域的新進展做出貢獻。項目成員將重點關注自主系統(tǒng)、高能物理和精準腫瘤學中的三個具體用例。更廣泛地說,SYCLOPS 取得的進展將促進歐洲和全球基于 SYCL 和 RISC-V 標準的人工智能加速解決方案生態(tài)系統(tǒng)的開放。除 Codasip 之外,SYCLOPS 項目的合作伙伴還包括 AccelOM、歐洲核子研究中心、Codeplay、EURECOM、INESC-ID、海德堡大學和 HIRO-MicroDataCenters。這些合作伙伴在這些開放標準的形成過程中發(fā)揮了關鍵作用,并完全有能力為簡單、快速、經濟高效地定制 RISC-V 加速器提供基礎架構工具,以及基于開放標準的平臺和應用工具。

Codasip Labs作為我們的創(chuàng)新中心。在該項目框架下,Codasip將繼續(xù)探索新技術領域,努力為未來技術做出貢獻。關于Codasip Labs的那些炫黑科技項目,可查看神經形態(tài)視覺3D芯片和聆聽未來數(shù)字耳朵等項目。

該項目得到了歐盟高等教育研究與創(chuàng)新計劃的資助,資助協(xié)議編號為 101092877。

關于Codasip

Codasip作為領先的處理器解決方案供應商,支持系統(tǒng)級芯片(SoC)開發(fā)人員設計出差異化的產品,從而獲得競爭優(yōu)勢??蛻艨墒褂肅odasip Studio設計自動化工具, 開放的架構許可以及可定制的RISC-V處理器IP系列,通過定制計算,充分解鎖RISC-V的無限潛力。Codasip總部位于歐洲,同時服務于全球市場,目前已實現(xiàn)在數(shù)十億顆芯片中布局。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 加速器
    +關注

    關注

    2

    文章

    785

    瀏覽量

    37147
  • AI
    AI
    +關注

    關注

    87

    文章

    28877

    瀏覽量

    266220
  • 人工智能
    +關注

    關注

    1787

    文章

    46061

    瀏覽量

    234990
  • RISC-V
    +關注

    關注

    44

    文章

    2141

    瀏覽量

    45708

原文標題:歐盟通過SYCLOPS項目,實現(xiàn)人工智能(AL)加速器民主化進程。

文章出處:【微信號:Codasip 科達希普,微信公眾號:Codasip 科達希普】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    RISC-V指令集的特點總結

    實現(xiàn)的復雜性,提高處理的執(zhí)行效率和易于優(yōu)化。 模塊化 定義:RISC-V 指令集支持模塊化擴展,允許開發(fā)者根據(jù)具體應用需求添加或定制特定的指令模塊。 優(yōu)勢:模塊化設計使得
    發(fā)表于 08-30 22:05

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    掌握RISC-V芯片的應用與開發(fā),電子發(fā)燒友作為緊密合作伙伴,依托650萬+開發(fā)者用戶,全力構建包含RISC-V開發(fā)者社區(qū)、RISC-V技術商業(yè)生態(tài)圈及RISC-V創(chuàng)新
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    RISC-V v2.1,增加了對64位體系結構的支持,并提供了更詳細的文檔和規(guī)范。 2017年:RISC-V基金會推出了RISC-V v2.
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V設計簡潔,但在某些應用場景下,其性能可能略低于專用指令集架構(如ARM),尤其是在沒有內置浮點單元或媒體處理單元等特定硬件加速單元的情況下。這是因為RISC-V默認只配備非
    發(fā)表于 07-29 17:18

    RISC-V適合什么樣的應用場景

    設計使得開發(fā)者可以靈活選擇所需的指令集和模塊,以滿足嵌入式系統(tǒng)的各種性能要求。 3. 人工智能(AI)和機器學習(ML) 高性能計算:RISC-V結合AI加速器或協(xié)處理,可以提供高效的人工智能計算
    發(fā)表于 07-29 17:16

    RISC-V在中國的發(fā)展機遇有哪些場景?

    。RISC-V結合AI加速器,可以在AI領域提供高效的計算解決方案。 定制化需求:RISC-V允許添加專門的加速器或協(xié)處理
    發(fā)表于 07-29 17:14

    為什么要有RISC-V

    的,永遠不會改變。這為編譯編寫者,操作系統(tǒng)開發(fā)人員和匯 編語言程序員提供了穩(wěn)定的目標。模塊化來源于可選的標準擴展,根據(jù)應用程序的需要,硬件可以包含或不包含這些擴展。這種模塊化特性使得RISC
    發(fā)表于 07-27 15:05

    RISC-V的MCU與ARM對比

    擴展,實現(xiàn)特定功能或加速器。 性能與功耗 RISC-VRISC-V適合用于高效設計實現(xiàn),其全
    發(fā)表于 05-27 15:58

    risc-v多核芯片在AI方面的應用

    RISC-V多核芯片在AI方面的應用主要體現(xiàn)在其低功耗、低成本、靈活可擴展以及能夠更好地適應AI算法的不同需求等特點上。 首先,RISC-V適合用于高效設計實現(xiàn),其內核面積更小,功耗更
    發(fā)表于 04-28 09:20

    RISC-V在服務方面應用與發(fā)展前景

    計算技術研究所等機構發(fā)布的“香山”開源高性能RISC-V處理核,不僅性能卓越,而且有效匯聚了全球創(chuàng)新力量,加速RISC-V在高性能計算領域
    發(fā)表于 04-28 09:04

    RISC-V在服務方面的應用與發(fā)展前景如何?剛畢業(yè)的學生才開始學來的及嗎?

    計算技術研究所等機構發(fā)布的“香山”開源高性能RISC-V處理核,不僅性能卓越,而且有效匯聚了全球創(chuàng)新力量,加速RISC-V在高性能計算領域
    發(fā)表于 04-28 08:49

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V軟處理的支持,以實現(xiàn)擴展數(shù)據(jù)處理

    Bluespec支持加速器功能的RISC-V處理將Achronix的FPGA轉化為可編程SoC 近日,高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識產權(IP)領域的領先企業(yè)
    的頭像 發(fā)表于 04-19 18:08 ?622次閱讀

    定制化物聯(lián)網/汽車芯片,Codasip RISC-V處理IP與開發(fā)工具的組合拳

    到移動和物聯(lián)網。10月高通聯(lián)合谷歌開發(fā)基于RISC-V架構的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應用在巨頭們的引領下加速發(fā)展。 ? 總部位于歐洲的Co
    的頭像 發(fā)表于 11-29 10:40 ?1238次閱讀
    定制化物聯(lián)網/汽車芯片,<b class='flag-5'>Codasip</b> <b class='flag-5'>RISC-V</b>處理<b class='flag-5'>器</b>IP與開發(fā)工具的組合拳

    Codasip發(fā)布適用于定制計算的新一代RISC-V處理系列產品

    推出高度靈活的700系列,以實現(xiàn)無限創(chuàng)新 德國慕尼黑,2023年10月17日 ——RISC-V定制計算領域的領導者Codasip?今日宣布:推出一款全新的、高度可配置的
    發(fā)表于 10-24 17:25 ?483次閱讀
    <b class='flag-5'>Codasip</b>發(fā)布適用于定制計算的新一代<b class='flag-5'>RISC-V</b>處理<b class='flag-5'>器</b>系列產品

    Codasip推出全新高度可配置的RISC-V基準處理系列

    RISC-V定制計算領域領導者 Codasip 今天宣布推出全新高度可配置的RISC-V基準處理系列,旨在
    的頭像 發(fā)表于 10-18 10:03 ?564次閱讀