0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MOSFET的結(jié)構(gòu)和電路符號(hào)

CHANBAEK ? 來源:百家號(hào)勤奮的乖妹兒 ? 作者:百家號(hào)勤奮的乖妹 ? 2023-10-21 11:35 ? 次閱讀

MOS器件物理基礎(chǔ)——基本概念

PART01

MOSFET 開關(guān)

在研究MOSFET的實(shí)際工作原理前我們來考慮這種器件的一個(gè)簡(jiǎn)化模型,以便對(duì)晶體管有一個(gè)感性認(rèn)識(shí):我們預(yù)期它有什么樣的特性以及特性的哪些方面是重要的。

圖1是一個(gè)n型MOSFET的符號(hào),圖中表示了三個(gè)端口:柵(G)、源(S)和漏(D)。這種器件是對(duì)稱的,因而源和漏可以互換。作為開關(guān)工作時(shí),如果柵電壓VG是高電平,晶體管把源和漏連接在一起;如果柵電壓為低電平,則源和漏是斷開的。

即使對(duì)于這樣簡(jiǎn)單的描述,我們還是必須回答幾個(gè)問題。VG取多大值時(shí)器件導(dǎo)通?換句話說,閥值電壓是多少?當(dāng)器件導(dǎo)通(或斷開)時(shí),源和漏之間的電阻有多大?這個(gè)電阻與端電壓的關(guān)系是怎樣的?總是可以用簡(jiǎn)單的線性電阻來模擬源和漏之間的通道嗎?是什么因素限制了器件的速度?

雖然所有這些問題都是在電路級(jí)產(chǎn)生的,但是僅通過分析晶體管的結(jié)構(gòu)和物理特性就可以對(duì)其作出回答。

圖1

PART02

MOSFET的結(jié)構(gòu)

n型MOS(NMOS)器件的簡(jiǎn)化結(jié)構(gòu)如圖2所示。器件制作在p型襯底上(襯底也稱作bulk或者body),兩個(gè)重?fù)诫sn區(qū)形成源端和漏端,重?fù)诫s的(導(dǎo)電的)多晶硅區(qū)(通常簡(jiǎn)稱poly)作為柵,一層薄SiO2使柵與襯底隔離。器件的有效作用就發(fā)生在柵氧下的襯底區(qū)。注意,這種結(jié)構(gòu)中的源和漏是對(duì)稱的。

圖2

源漏方向的柵的尺寸叫柵長(zhǎng)L,與之垂直方向的柵的尺寸叫做柵寬W。由于在制造過程中,源/漏結(jié)的橫向擴(kuò)散,源漏之間實(shí)際的距離略小于L。為了避免混淆,我們定義Leff=Ldrawn-2L eff,式中Leff稱為有效溝道長(zhǎng)度,Ldrawn是溝道總長(zhǎng)度,而LD是橫向擴(kuò)散的長(zhǎng)度。正如在以后我們將會(huì)看到的那樣,Leff和氧化層厚度tox對(duì)MOS 電路的性能起著非常重要的作用。因此,MOS 技術(shù)發(fā)展中的主要推動(dòng)力就是不使器件的其它參數(shù)退化而一代一代地減小這兩個(gè)尺寸。后續(xù)文章這兩個(gè)尺寸的典型值為

。后續(xù)文章以后將用 L 來表示有效長(zhǎng)度。

既然MOS結(jié)構(gòu)是對(duì)稱的那么為什么還要將一個(gè)n區(qū)稱為源而另一個(gè)n區(qū)稱為漏呢?如果將源定義為提供載流子(NMOS器件中為電子)的終端而漏定義為收集載流子的終端這一點(diǎn)就很清楚了.因此,當(dāng)器件三個(gè)端子的電壓變化時(shí),源和漏的作用可以互換。在本章后面的習(xí)題中給出了這些概念的練習(xí)。

到目前為止,我們還沒有考慮器件的襯底。實(shí)際上,襯底的電位對(duì)器件特性有很大的影響。也就是說,MOSFET 是一個(gè)四端器件。由于在典型的 MOS 工作中,源/漏結(jié)二極管都必須反偏,所以我們認(rèn)為 NMOS 晶體管的襯底被連接到系統(tǒng)的最低電壓上。例如,如果一個(gè)電路在03V工作,則 Vsub.NMOS =0。實(shí)際的連接如圖3 所示通常通過一個(gè)p+歐姆區(qū)來實(shí)現(xiàn)。

圖3

在互補(bǔ)MOS(CMOS)技術(shù)中同時(shí)用到NMOS和PMOS。從簡(jiǎn)單的角度來看,PMOS器件可通過將所有摻雜類型取反(包括村底)來實(shí)現(xiàn),如圖4(a)所示。但實(shí)際生產(chǎn)中NMOS和PMOS器件必須做在同一晶片上,也就是說做在相同的村底上。由于這一原因,其中某一種類型的器件要做在一個(gè)“局部襯底”上,通常稱為“阱”?,F(xiàn)在大多數(shù) CMOS工藝中PMOS器件做在n阱中(圖4b))。注意n阱必須接一定的電位,以便 PMOS管的源/漏結(jié)二極管在任何情況下都保持反偏。在大多數(shù)電路中,n阱與最正的電源供給相連接。為了簡(jiǎn)化,有時(shí)分別稱NMOS和PMOS器件為“NFETs”和“PFETs”。

圖4(b)指出了NMOS和PMOS 晶體管一個(gè)有意義的區(qū)別每個(gè)PFETs可以處于各自獨(dú)立的n阱中而所有 NFETs則共享同一襯底。PFETs的這種靈活性在一些模擬電路中被應(yīng)用。

圖4

PART03

MOS符號(hào)

用來表示NMOS和PMOS 晶體管的電路符號(hào)如圖5所示。圖5(a)中的符號(hào)包括晶體管的所有四個(gè)端子,其中襯底用 B(bulk)而不是用S來表示,以免與源極相混淆。PMOS 器件的源極放在頂端,這是為了直觀起見,因?yàn)樵礃O比柵極的電壓高。由于在大多數(shù)電路中,NMOS和PMOS器件的村底端子分別接地和 VDD ,所以我們畫圖時(shí)通常省略這一連接圖5(b)在數(shù)字電路中慣上用圖 5(C)所示的開關(guān)符號(hào)來表示兩種 MOS管。但是我們更喜歡圖5(b)的表示,因?yàn)槊鞔_區(qū)分源和漏對(duì)于理解電路的工作被證明是很有幫助的。

圖5

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • MOSFET
    +關(guān)注

    關(guān)注

    143

    文章

    7042

    瀏覽量

    212487
  • NMOS
    +關(guān)注

    關(guān)注

    3

    文章

    287

    瀏覽量

    34261
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9610

    瀏覽量

    137662
  • PMOS
    +關(guān)注

    關(guān)注

    4

    文章

    243

    瀏覽量

    29434
  • MOS器件
    +關(guān)注

    關(guān)注

    0

    文章

    9

    瀏覽量

    6426
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    簡(jiǎn)單認(rèn)識(shí)功率MOSFET結(jié)構(gòu)特點(diǎn)

      功率電路中常用垂直導(dǎo)電結(jié)構(gòu)MOSFET(還有橫向?qū)щ?b class='flag-5'>結(jié)構(gòu)的MOSFET,但很少用于耐高壓的功率電路
    發(fā)表于 02-16 11:25 ?1958次閱讀
    簡(jiǎn)單認(rèn)識(shí)功率<b class='flag-5'>MOSFET</b>的<b class='flag-5'>結(jié)構(gòu)</b>特點(diǎn)

    MOSFET結(jié)構(gòu)、電學(xué)符號(hào)和電學(xué)特性

      現(xiàn)在所有電子產(chǎn)品中的芯片、放大器中的基本結(jié)構(gòu)就是MOSFET,學(xué)好MOSFET是理解這些芯片、放大電路的前提。
    發(fā)表于 02-16 11:34 ?4135次閱讀
    <b class='flag-5'>MOSFET</b>的<b class='flag-5'>結(jié)構(gòu)</b>、電學(xué)<b class='flag-5'>符號(hào)</b>和電學(xué)特性

    MOSFET的基本結(jié)構(gòu)與工作原理

    就會(huì)使MOSFET的反向?qū)ㄌ匦宰兂啥O管的導(dǎo)通特性。從電路的角度看,MOSFET反偏置狀態(tài)可以看成MOS柵結(jié)構(gòu)與PN結(jié)二極管的并聯(lián),兩部分的電流-電壓曲線不同,
    發(fā)表于 06-13 10:07

    基于MOSFET內(nèi)部結(jié)構(gòu)設(shè)計(jì)優(yōu)化的驅(qū)動(dòng)電路

    ,尤其是從來沒有基于MOSFET內(nèi)部的微觀結(jié)構(gòu)去考慮驅(qū)動(dòng)電路的設(shè)計(jì),導(dǎo)致在實(shí)際的應(yīng)用中,MOSFET產(chǎn)生一定的失效率。本文將討論這些細(xì)節(jié)的問題,從而優(yōu)化
    發(fā)表于 09-27 11:25

    非門芯片電路的內(nèi)部結(jié)構(gòu)是怎樣的?符號(hào)是什么?

    非門芯片電路的內(nèi)部結(jié)構(gòu)是怎樣的?符號(hào)是什么?
    發(fā)表于 11-04 07:46

    單向晶閘管的結(jié)構(gòu)符號(hào)

    單向晶閘管的結(jié)構(gòu) 單向晶閘管的基本結(jié)構(gòu)符號(hào)如圖1 所示。它屬于四層結(jié)構(gòu),最外的P 層引出的電極為陽(yáng)極A,最外的N 層引出的電極
    發(fā)表于 06-20 22:31 ?5225次閱讀
    單向晶閘管的<b class='flag-5'>結(jié)構(gòu)</b>、<b class='flag-5'>符號(hào)</b>

    CMOS傳輸門的電路結(jié)構(gòu)和邏輯符號(hào)

    CMOS傳輸門的電路結(jié)構(gòu)和邏輯符號(hào)
    發(fā)表于 07-15 19:06 ?1.2w次閱讀
    CMOS傳輸門的<b class='flag-5'>電路</b><b class='flag-5'>結(jié)構(gòu)</b>和邏輯<b class='flag-5'>符號(hào)</b>

    CMOS雙向模擬開關(guān)的電路結(jié)構(gòu)符號(hào)

    CMOS雙向模擬開關(guān)的電路結(jié)構(gòu)符號(hào)
    發(fā)表于 07-15 19:07 ?2680次閱讀
    CMOS雙向模擬開關(guān)的<b class='flag-5'>電路</b><b class='flag-5'>結(jié)構(gòu)</b>和<b class='flag-5'>符號(hào)</b>

    FAMOS管的結(jié)構(gòu)符號(hào)

    FAMOS管的結(jié)構(gòu)符號(hào)
    發(fā)表于 12-04 12:26 ?1474次閱讀

    SIMOS管的結(jié)構(gòu)符號(hào)

    SIMOS管的結(jié)構(gòu)符號(hào)
    發(fā)表于 12-04 12:28 ?1274次閱讀

    Flotox管的結(jié)構(gòu)符號(hào)

    Flotox管的結(jié)構(gòu)符號(hào)
    發(fā)表于 12-04 13:02 ?1411次閱讀
    Flotox管的<b class='flag-5'>結(jié)構(gòu)</b>和<b class='flag-5'>符號(hào)</b>

    變壓器電路圖符號(hào)大全

    變壓器有一個(gè)基本的電路符號(hào),但是各種不同結(jié)構(gòu)的變壓器其電路符號(hào)是不同的,從變壓器的電路
    發(fā)表于 10-06 09:39 ?8.1w次閱讀
    變壓器<b class='flag-5'>電路圖符號(hào)</b>大全

    MOSFET結(jié)構(gòu)符號(hào)及教程摘要

    除了結(jié)型場(chǎng)效應(yīng)晶體管(JFET)外,還有另一種類型的場(chǎng)效應(yīng)晶體管,其柵極輸入與主載流通道電絕緣,因此被稱為絕緣柵場(chǎng)效應(yīng)晶體管。最常見的絕緣柵FET類型用于許多不同類型的電子電路被稱為金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管或MOSFET。
    的頭像 發(fā)表于 06-25 11:15 ?1.5w次閱讀
    <b class='flag-5'>MOSFET</b><b class='flag-5'>結(jié)構(gòu)</b>和<b class='flag-5'>符號(hào)</b>及教程摘要

    mosfet命名方法_MOSFET電路符號(hào)

    本文主要介紹了mosfet命名方法及MOSFET電路符號(hào)。
    的頭像 發(fā)表于 08-12 10:28 ?1.2w次閱讀

    常用的MOSFET驅(qū)動(dòng)電路結(jié)構(gòu)設(shè)計(jì)

    常用的MOSFET驅(qū)動(dòng)電路結(jié)構(gòu)如圖1所示,驅(qū)動(dòng)信號(hào)經(jīng)過圖騰柱放大后,經(jīng)過一個(gè)驅(qū)動(dòng)電阻Rg給MOSFET驅(qū)動(dòng)。
    發(fā)表于 01-22 18:09 ?1395次閱讀
    常用的<b class='flag-5'>MOSFET</b>驅(qū)動(dòng)<b class='flag-5'>電路</b><b class='flag-5'>結(jié)構(gòu)</b>設(shè)計(jì)