0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

產(chǎn)生共模噪聲的主要原因 影響電路共模抑制比的因素

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-10-25 11:01 ? 次閱讀

產(chǎn)生共模噪聲的主要原因 影響電路共模抑制比的因素

共模噪聲是指同時在兩個電路的輸入端產(chǎn)生噪聲信號,引起輸出端的電壓變化,這種噪聲信號叫做共模噪聲。在電子設備中,由于信號處理電路復雜,且存在大量元器件的強耦合,加之干擾源的復雜性,共模噪聲的產(chǎn)生就顯得尤為常見。

產(chǎn)生共模噪聲的主要原因

1. 地線電感:電線和地線之間的互感,通常情況下,如果出現(xiàn)共模噪聲,就是因為有地線電感的存在。

2. 電源線電感:在電源線中也會有電感產(chǎn)生,而且相當明顯。當信號線和地線之間的距離很近并且相互之間的長度相等,就會產(chǎn)生電磁感應。這種情況下,共模噪聲的強度很大。

3. 傳輸介質(zhì)的失真:傳輸介質(zhì)的失真引起的干擾也是共模干擾的一種形式。如果傳輸介質(zhì)受熱,則信號傳輸?shù)乃俣劝l(fā)生變化,從而產(chǎn)生共模噪聲。

4. 環(huán)境噪聲:環(huán)境噪聲的影響也會影響到設備和電路的運行。環(huán)境噪聲包括電磁干擾、放射性干擾、機械噪聲等。

影響電路共模抑制比的因素

1. 負載的特性:負載電性能決定了電路抗干擾能力的好壞。負載電性能好,電路的抑制性能就會更好。

2. 輸入阻抗:如果信號源的輸入阻抗很低,那么信號源將很容易引起回路共振,在這種情況下,電路的抑制性能會被大大降低。

3. 工作狀態(tài):工作的狀態(tài)是另一種可能影響共模抑制比的因素。如果實時工作狀態(tài)比較穩(wěn)定,那么電路的抑制性能就會更好。

4. 隔離電路:在電路中,隔離電路也會影響到共模抑制比。如果隔離電路的質(zhì)量較好,那么抑制性能會很好。

5. 電源質(zhì)量:電源質(zhì)量對電路的抑制性能也非常關鍵。好的電源質(zhì)量可以更好的保證電路的抑制性能。

在綜合考慮以上因素的情況下,電路的共模抑制比可以同時兼顧抑制性能和經(jīng)濟性,并且可以更好地滿足實際工程應用的需要。隨著科技進步和技術不斷改進,對于電路的共模抑制比也將會越來越高。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 共模抑制比
    +關注

    關注

    3

    文章

    75

    瀏覽量

    15897
  • 共模噪聲
    +關注

    關注

    1

    文章

    50

    瀏覽量

    10811
收藏 人收藏

    評論

    相關推薦

    影響電路共模抑制比因素有哪些?如何去提高電路共模抑制比?

    影響電路共模抑制比因素有哪些?如何去提高電路共模抑制比?
    發(fā)表于 09-09 07:32

    影響電路共模抑制比因素有哪些?如何去提高電路共模抑制比?

    電路用來檢測腦電波的信號,性能要求此電路共模抑制比要達到不低于80dB,而現(xiàn)在實測只能達到67dB,想知道,影響電路共模抑制比
    發(fā)表于 08-20 07:21

    怎么根據(jù)共模抑制比Kcmr、最大輸入電壓Vic挑選運放?

    怎么根據(jù)共模抑制比Kcmr、最大輸入電壓Vic挑選運放 常見的集成運放推薦?
    發(fā)表于 08-19 06:22

    求助,關于INA333共模抑制比問題求解

    50Hz的信號(相對REF),我該怎么判斷共模抑制比的大小才合理? 問題三:如果我對1.65V產(chǎn)生
    發(fā)表于 08-05 06:27

    消除噪聲的秘密武器-共模抑制比

    噪聲、接地干擾或其他外部干擾。共模抑制比是通過測量輸入信號與輸出信號之間的差異來確定設備
    的頭像 發(fā)表于 06-04 08:10 ?2293次閱讀
    消除<b class='flag-5'>共</b><b class='flag-5'>模</b><b class='flag-5'>噪聲</b>的秘密武器-<b class='flag-5'>共模抑制比</b>

    共模抑制比和邊抑制比分別是什么意思?有什么區(qū)別?

    共模抑制比和邊抑制比分別是什么意思?有什么區(qū)別? 共模抑制比和邊抑制
    的頭像 發(fā)表于 02-05 14:55 ?1171次閱讀

    同相比例放大器為什么對共模抑制比要求高?運放的共模抑制比如何仿真?

    信號的部分(即兩個輸入信號的相同部分)。對于同相比例放大器來說,共模抑制比是一個重要的性能指標。在本文中,我們將詳細討論為什么同相比例放大器對共模抑制比要求高,并介紹如何在仿真中評
    的頭像 發(fā)表于 01-26 14:42 ?1157次閱讀

    為什么電流是EMI的主要原因

    為什么電流是EMI的主要原因
    的頭像 發(fā)表于 12-05 15:56 ?356次閱讀
    為什么<b class='flag-5'>共</b><b class='flag-5'>模</b>電流是EMI的<b class='flag-5'>主要原因</b>

    運放的共模抑制比高有什么作用?共模抑制比比較高的運放有哪些啊?

    運放的共模抑制比高有什么作用?共模抑制比比較高的運放有哪些??? 共模抑制比(Common Mode Rejection Ratio,CMRR)是一個衡量運放的性能的重要指標,表示運放在輸入信號的
    的頭像 發(fā)表于 11-20 16:35 ?1549次閱讀

    求助,關于儀表運放共模抑制比的問題

    如圖所示,下面是一個交流耦合放大電路,在電路的差分輸入端輸入差(100uV,10Hz)和信號(10V,10Hz),進行
    發(fā)表于 11-17 09:09

    儀表放大器AD620的輸入范圍超過電源電壓會影響共模抑制比嗎?

    儀表放大器AD620的輸入范圍超過電源電壓,會影響共模抑制比嗎?比如AD620采用正負5V電源供電,放大倍數(shù)為10倍,測試時輸入范圍
    發(fā)表于 11-15 06:49

    影響共模抑制比主要因素 如何提高共模抑制比

    能夠有效抑制干擾,提高信號傳輸質(zhì)量。影響共模抑制比主要因素有系統(tǒng)設計、電路拓撲、濾波器設計
    的頭像 發(fā)表于 11-08 17:46 ?1836次閱讀

    共模抑制比CMRR定義及其測試

    在開始討論運放的共模抑制比CMRR之前,我們先了解一下運放的輸入電壓和軌對軌運放。
    的頭像 發(fā)表于 11-02 10:20 ?3908次閱讀
    <b class='flag-5'>共模抑制比</b>CMRR定義及其測試

    什么是共模抑制比CMRR?什么是電源抑制PSRR?

    共模抑制比(CMRR) 共模抑制比是指放大器在相同輸入信號下,對于信號(兩個輸入端的電壓相等)的抑制能力和差
    的頭像 發(fā)表于 10-29 11:45 ?5442次閱讀

    帶恒流源的差分放大器如何提高共模抑制比的?

    帶恒流源的差分放大器如何提高共模抑制比的? 差分放大器是常見的電路設計,它可以提供高增益和高共模抑制比。但是,由于器件的不匹配和溫度變化等因素,
    的頭像 發(fā)表于 10-23 10:29 ?1472次閱讀