0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

測試向量是什么意思

麥辣雞腿堡 ? 來源:TrustZone ? 作者:ictest8 ? 2023-10-30 11:23 ? 次閱讀

測試向量及其生成

測試向量(Test Vector)的一個基本定義是:測試向量是每個時鐘周期應(yīng)用于器件管腳的用于測試或者操作的邏輯1和邏輯0數(shù)據(jù)。

這一定義聽起來似乎很簡單,但在真實(shí)應(yīng)用中則復(fù)雜得多。因?yàn)檫壿?和邏輯0是由帶定時特性和電平特性的波形代表的,與波形形狀、脈沖寬度、脈沖邊緣或斜率以及上升沿
和下降沿的位置都有關(guān)系。

ATE測試向量

在ATE語言中,其測試向量包含了輸入激勵和預(yù)期存儲響應(yīng),通過把兩者結(jié)合形成ATE 的測試圖形。

這些圖形在ATE中是通過系統(tǒng)時鐘上升和下降沿、器件管腳對建立時間和保持時間的要求和一定的格式化方式來表示的。

格式化方式一般有RZ(歸零)、RO(歸1)、NRZ(非歸零)和NRZI(非歸零反)等。

圖2為RZ和R1格式化波形,圖3為NRZ和NRZI格式化波形。

圖片

圖2 RZ和R1數(shù)據(jù)格式波形?

圖片

圖3 NRZ和NRZI數(shù)據(jù)格式波形

RZ數(shù)據(jù)格式,在系統(tǒng)時鐘的起始時間T0,RZ測試波形保持為“0”,如果在該時鐘周期圖形存儲器輸出圖形數(shù)據(jù)為“1”,則在該周期的時鐘周期期間,RZ測試波形由“0”變換到“1”,時鐘結(jié)束時,RZ
測試波形回到“0”。若該時鐘周期圖形存儲器輸出圖形數(shù)據(jù)為“0”,則RZ測試波形一直保持為“0”,在時鐘信號周期內(nèi)不再發(fā)生變化。歸“1”格式(R1)與RZ相反。

非歸“0”(NRZ)數(shù)據(jù)格式,在系統(tǒng)時鐘起始時間T0,NRZ測試波形保持T0前的波形,根據(jù)本時鐘周期圖形文件存儲的圖形數(shù)據(jù)在時鐘的信號沿變化。即若圖形文件存儲數(shù)據(jù)為“1”,那么在相應(yīng)時鐘邊沿,波形則變化為“1”。NRZI波形是NRZ波形的反相。

在ATE中,通過測試程序?qū)r鐘周期、時鐘前沿、時鐘后沿和采樣時間的定義,結(jié)合圖形文件中存儲的數(shù)據(jù),形成實(shí)際測試時所需的測試向量。

ATE測試向量與EDA設(shè)計(jì)仿真向量不同,而且不同的ATE,其向量格式也不盡相同。以JC-3165型ATE為例,其向量格式如圖4所示。

ATE向量信息以一定格式的文件保存,JC-3165向量文件為.MDC文件。在ATE測試中,需將.MDC文件通過圖形文件編譯器,編譯成測試程序可識別的*.MPD文件。在測試程序中,通過裝載圖形命令裝載到程序中。

ATE測試向量的生成

對簡單的集成電路,如門電路,其ATE測試向量一般可以按照ATE向量格式手工完成。而對于一些集成度高,功能復(fù)雜的IC,其向量數(shù)據(jù)龐大,一般不可能依據(jù)其邏輯關(guān)系直接寫出所需測試向量,因此,有必要探尋一種方便可行的方法,完成ATE向量的生成。

IC設(shè)計(jì)制造產(chǎn)業(yè)中,設(shè)計(jì)、驗(yàn)證和仿真是不可分離的。其ATE測試向量生成的一種方法是,從基于EDA工具的仿真向量(包含輸入信號和期望的輸出),經(jīng)過優(yōu)化和轉(zhuǎn)換,形成ATE格式的測試向量。

依此,可以建立一種向量生成方法。利用EDA工具建立器件模型,通過建立一個Test
bench仿真驗(yàn)證平臺,對其提供測試激勵,進(jìn)行仿真,驗(yàn)證仿真結(jié)果,將輸入激勵和輸出響應(yīng)存儲,按照ATE向量格式,生成ATE向量文件。其原理如圖。

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 測試
    +關(guān)注

    關(guān)注

    8

    文章

    4927

    瀏覽量

    125955
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5787

    瀏覽量

    174384
  • 測量
    +關(guān)注

    關(guān)注

    10

    文章

    4614

    瀏覽量

    110578
  • ATE
    ATE
    +關(guān)注

    關(guān)注

    5

    文章

    120

    瀏覽量

    26546
收藏 人收藏

    評論

    相關(guān)推薦

    新思TetraMAX II將測試向量生成時間從數(shù)天縮短到數(shù)小時

    新思第二代TetraMAX II測試工具采用的新型ATPG引擎將運(yùn)行時速度提高至少一個數(shù)量級,一個大型SoC樣片的驗(yàn)證測試時間從過去的數(shù)天降低到數(shù)小時,劃時代的里程碑式進(jìn)步,不僅大幅降低了測試成本,而且還將
    發(fā)表于 07-22 09:07 ?1828次閱讀

    聊聊IC測試機(jī)(2)IC測試基本原理與ATE測試向量生成

    IC測試主要的目的是將合格的芯片與不合格的芯片區(qū)分開,保證產(chǎn)品的質(zhì)量與可靠性。
    的頭像 發(fā)表于 11-01 15:35 ?1534次閱讀
    聊聊IC<b class='flag-5'>測試</b>機(jī)(2)IC<b class='flag-5'>測試</b>基本原理與ATE<b class='flag-5'>測試</b><b class='flag-5'>向量</b>生成

    如何編寫一個簡單的解決方案來測試向量的值?

    你好, 我想編寫一個程序來測試向量的值。 是有另一個更簡單的解決方案?? GPIO_DeInit(GPIOB);GPIO_Init(GPIOB,GPIO_PIN_0
    發(fā)表于 07-10 06:54

    靈動微ARM Cortex內(nèi)核測試向量生成技術(shù)介紹

    參考設(shè)計(jì)方案到整機(jī)開發(fā)的全方位支持,真正為中國電子信息產(chǎn)業(yè)提供底層技術(shù)驅(qū)動和支持。下面介紹的是關(guān)于靈動微ARM Cortex內(nèi)核測試向量生成的相關(guān)技術(shù)
    發(fā)表于 12-15 07:00

    求大神分享一種更優(yōu)化的測試向量生成的算法

    提出一種更優(yōu)化的測試向量生成算法,并將此算法運(yùn)用于測試程序產(chǎn)生測試圖形序列。這些測試圖形序列不僅易于產(chǎn)生,而且有短的
    發(fā)表于 04-20 07:02

    時序電路測試向量的壓縮

    時序電路測試生成算法產(chǎn)生的向量存在冗余。針對此問題提出一種壓縮算法,減少測試序列的總長度,從而減少了仿真的時間和ATE 設(shè)備的測試的時間,加速了測試
    發(fā)表于 08-29 11:00 ?8次下載

    基于蟻群和遺傳算法的測試向量生成方法

    隨著設(shè)計(jì)復(fù)雜度的迅速增長,集成電路的測試已成為阻礙其發(fā)展的重要因素,如何盡可能自動生成可以滿足測試覆蓋率的測試向量是這一問題的關(guān)鍵所在。本文在對測試
    發(fā)表于 01-27 14:10 ?25次下載

    嵌入式存儲器的兩種可測性設(shè)計(jì)方式

    摘要:MBIST是針對一個或多個內(nèi)嵌存儲器創(chuàng)建BIST測試邏輯電路,以此來達(dá)到測試的目的;MacroTest通過將用戶自定義的測試向量轉(zhuǎn)換為掃描測試
    發(fā)表于 06-07 10:38 ?29次下載

    DFT掃描設(shè)計(jì)在控制芯片的測試中的應(yīng)用

      本文通過對一種控制芯片的測試,證明通過采用插入掃描鏈和自動測試向量生成(ATPG)技術(shù),可有效地簡化電路的測試,提高芯片的測試覆蓋率,大
    發(fā)表于 09-02 10:22 ?2256次閱讀
    DFT掃描設(shè)計(jì)在控制芯片的<b class='flag-5'>測試</b>中的應(yīng)用

    Mellanox Technologies 選用 Mentor Graphics Tessent階層化ATPG解決方案

    ,以管理復(fù)雜度及削減其先進(jìn)的集成電路 (IC) 設(shè)計(jì)生成測試向量所需的成本。高品質(zhì)的 IC 測試需要大量的制造測試向量,Mellanox 運(yùn)
    發(fā)表于 05-19 17:12 ?1837次閱讀

    IC測試原理與ATE測試向量的生成

    越來越困難。因此,研究和發(fā)展IC測試,有著重要的意義。而測試向量作為IC測試中的重要部分,研究其生成方法也日漸重要。 1、IC測試 1.1、
    發(fā)表于 10-20 09:57 ?74次下載
    IC<b class='flag-5'>測試</b>原理與ATE<b class='flag-5'>測試</b><b class='flag-5'>向量</b>的生成

    分享ATE-Connect 測試技術(shù)對加快芯片調(diào)試的作用分析

    盡管業(yè)界廣泛采用IJTAG(IEEE 1687)測試架構(gòu)進(jìn)行芯片級測試,但很多公司在芯片級測試向量轉(zhuǎn)換,以及自動測試設(shè)備 (ATE) 調(diào)試
    的頭像 發(fā)表于 10-11 15:36 ?3824次閱讀
    分享ATE-Connect <b class='flag-5'>測試</b>技術(shù)對加快芯片調(diào)試的作用分析

    電路板快速測試怎樣來設(shè)計(jì)一套系統(tǒng)

    該系統(tǒng)利用計(jì)算機(jī)并行端口,通過適配器發(fā)送、接收測試向量,然后對采集數(shù)據(jù)進(jìn)行分析,顯示測試結(jié)果。
    發(fā)表于 09-11 17:47 ?2328次閱讀
    電路板快速<b class='flag-5'>測試</b>怎樣來設(shè)計(jì)一套系統(tǒng)

    如何設(shè)置自動測試向量生成 (ATPG) 的目標(biāo)指標(biāo)

    DFT 團(tuán)隊(duì)可能花費(fèi)數(shù)年時間建立 ATPG 目標(biāo)——可能包括覆蓋率目標(biāo)、向量大小或其他一些指標(biāo)——但僅適用于定值型和轉(zhuǎn)態(tài)型故障模型。當(dāng)引入新的重要故障模型時,需要針對新的工藝節(jié)點(diǎn)調(diào)整目標(biāo)。
    發(fā)表于 10-25 12:11 ?815次閱讀

    SoC的功能驗(yàn)證

    檢測到測試者沒有想到的一些系統(tǒng)缺陷帶約束的隨機(jī)測試激勵是指在產(chǎn)生隨機(jī)測試向量時施加一定的約束,使所產(chǎn)生的隨機(jī)測試
    的頭像 發(fā)表于 11-29 16:15 ?997次閱讀