0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

芯行紀宣布推出布局布線工具AmazeSys

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2023-11-13 14:40 ? 次閱讀

2023年11月10日,芯行紀科技有限公司(簡稱“芯行紀”)在中國ic 2023年會及廣州ic產(chǎn)業(yè)創(chuàng)新發(fā)展論壇(簡稱“ICCAD 2023”)正式宣布數(shù)字布局和布局布線工具amazesys上市。

作為新一代的數(shù)字芯片物理設計和實現(xiàn)工具,amazesys包括宏單元布局規(guī)劃、電源規(guī)劃、布局、時鐘樹綜合、布線、優(yōu)化、寄生參數(shù)提取以及時序功耗分析等物理學的完整的功能模塊,包括先進工藝制程中的大規(guī)模設計支持。Netlist到GDS服務數(shù)字芯片的設計完整的后端進程從設計到制造的傳達的職能。以出色的實力進一步提高設計效率,可以積累新的開發(fā)經(jīng)驗。

內(nèi)置先進機器學習引擎內(nèi)核的amazesys可以從整體角度分析設計內(nèi)容,為soc開發(fā)者提供更高的智能化和定制優(yōu)化解決方案,并迅速實現(xiàn)均衡性能、電力消耗和面積(ppa)等設計指標。全新的分散數(shù)據(jù)結(jié)構(gòu)支持分散優(yōu)化,動態(tài)合理分配硬件資源,使多個作業(yè)同時運行,最大限度地提高計算效率,加快設計收斂進程。基于完全自主的簽名階段寄生因子提取和時間順序電力分析引擎,amazesys輸出與業(yè)界標準簽名工具非常一致的結(jié)果,大幅減少重復周期。為開發(fā)者提供比以往任何一年都豐富的設計體驗的親切的多功能界面,可以實時觀看、修改并提供反饋。

amazesys芯片設計及加工技術的復雜性越來越高,隨著芯片制造過程的新的創(chuàng)新因素持續(xù)更新,完全獨立研發(fā)的進程是系統(tǒng)的所有部分都與顧客的要求迅速一致可以保證。強大的關鍵核心技術引擎和獨特的基礎數(shù)據(jù)結(jié)構(gòu),將賦予設計,布線全過程新的智能化表現(xiàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關推薦

    在DSP上實現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實現(xiàn)DDR2 PCB布局布線.pdf》資料免費下載
    發(fā)表于 10-15 09:16 ?0次下載
    在DSP上實現(xiàn)DDR2 PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    科技完成數(shù)億元B輪融資

    近日,數(shù)字實現(xiàn)EDA先進解決方案供應商科技有限公司(簡稱“”)
    的頭像 發(fā)表于 05-29 14:42 ?550次閱讀

    科技完成B輪數(shù)億元融資,致力于打造安全高效的數(shù)字實現(xiàn)E

    2024年5月28日,數(shù)字實現(xiàn)EDA領先者科技有限公司(以下簡稱“”)
    的頭像 發(fā)表于 05-28 17:00 ?745次閱讀

    完成數(shù)億元B輪融資,由紐爾利資本和祥峰成長基金聯(lián)合領投

    2024年5月28日,數(shù)字實現(xiàn)EDA先進解決方案供應商科技有限公司(以下簡稱“”)
    的頭像 發(fā)表于 05-28 11:30 ?1067次閱讀

    如何降低5M8母頭布線差錯率

    德索工程師說道布線設計是5M8母頭布線工作的基礎,其質(zhì)量直接影響到布線差錯率的高低。通過優(yōu)化布線路徑,減少線路的長度和復雜度,可以降低
    的頭像 發(fā)表于 05-24 15:53 ?220次閱讀
    如何降低5<b class='flag-5'>芯</b>M8母頭<b class='flag-5'>布線</b>差錯率

    科技宣布推出數(shù)字實現(xiàn)一站式優(yōu)化修復工具AmazeECO

    2024年5月16日,科技有限公司(以下簡稱“”)
    的頭像 發(fā)表于 05-16 14:25 ?390次閱讀

    榮獲“2024中國IC設計成就獎之年度創(chuàng)新EDA公司”獎項

    2024年3月29日,科技有限公司(以下簡稱“”)憑借其在數(shù)字實現(xiàn)EDA領域的多項創(chuàng)
    的頭像 發(fā)表于 04-01 17:14 ?964次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>行</b><b class='flag-5'>紀</b>榮獲“2024中國IC設計成就獎之年度創(chuàng)新EDA公司”獎項

    AmazeFP-ME引領智能EDA領域的新篇章

    科技有限公司,一直致力于推動EDA(電子設計自動化)領域的創(chuàng)新發(fā)展。該公司全新的AmazeFP-ME平臺,開啟智能EDA的新旅程。
    的頭像 發(fā)表于 02-04 09:29 ?1005次閱讀

    pcb設計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設計布局布線原則及規(guī)則有哪些?PCB設計六大布線規(guī)則。在PCB設計中,布線是至關重要的一步。合理有效的布線
    的頭像 發(fā)表于 01-22 09:23 ?2024次閱讀

    PCB電路板布局布線設計交流

    PCB電路板布局布線設計交流
    發(fā)表于 01-19 22:27

    關于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動布局布線。但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關PCB布局布線的基本的原則和技巧,才可以讓自己的設計完美無缺。
    發(fā)表于 01-02 15:58 ?652次閱讀

    fpga布局布線算法加速

    現(xiàn)代電子設備中,針對復雜的數(shù)字電路,F(xiàn)PGA(Field-Programmable Gate Array)是一種非常優(yōu)秀的可編程邏輯器件。在FPGA的設計過程中,布局布線算法是關鍵步驟之一,其主要
    的頭像 發(fā)表于 12-20 09:55 ?745次閱讀

    [ElfBoard]AltiumDesigner實用技巧知多少-相同電路快速布局布線

    AltiumDesigner 實用技巧——相同電路快速布局布線 在進行設計開發(fā)的時候,總會遇到相同的電路,或者模塊,這些電路可以使用相同的布局和走線,例如 DC-DC 電源、網(wǎng)口 PHY 電路部分
    發(fā)表于 12-05 16:37

    浪涌防護器件要選對,布局布線更重要!

    浪涌防護器件要選對,布局布線更重要!|深圳比創(chuàng)達電子EMC(上)
    的頭像 發(fā)表于 11-16 10:14 ?776次閱讀
    浪涌防護器件要選對,<b class='flag-5'>布局</b><b class='flag-5'>布線</b>更重要!

    PCB元器件布局布線基本規(guī)則

    電子發(fā)燒友網(wǎng)站提供《PCB元器件布局布線基本規(guī)則.docx》資料免費下載
    發(fā)表于 11-13 16:10 ?35次下載