0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Clock時(shí)鐘電路PCB設(shè)計(jì)布局布線要求

揚(yáng)興科技 ? 2023-11-16 17:17 ? 次閱讀

時(shí)鐘電路就是作為計(jì)時(shí)功能準(zhǔn)確運(yùn)動(dòng)的振蕩電路,任何工作都是依照時(shí)間順序,那么產(chǎn)生這個(gè)時(shí)間的電路就是時(shí)鐘電路,時(shí)鐘電路一般是由晶體振蕩器/諧振器控制芯片/RTC芯片以及匹配電容組成。

如圖1所示

wKgaomVV21mAM2DxAAA70UBcktg010.png如圖1

針對(duì)時(shí)鐘電路PCB設(shè)計(jì)有以下注意事項(xiàng):

1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時(shí)應(yīng)與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠(yuǎn)離干擾源,盡量遠(yuǎn)離板邊緣;

2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應(yīng)盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進(jìn)行包地處理,以避免被干擾;

3、晶體以及時(shí)鐘信號(hào)走線需要全程包地處理,包地線每隔200-300mil至少添加一個(gè)GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;

4、晶體的當(dāng)前層可圍繞其進(jìn)行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲;

如圖2所示

wKgZomVV3c6ANWK3AAAwgSZ_Yyg383.png如圖2

5、時(shí)鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進(jìn)入時(shí)鐘電路;

6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出。

如下圖3所示

wKgZomVV3f6Af3e0AAA7pso-0U0428.png如圖3
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 晶體
    +關(guān)注

    關(guān)注

    2

    文章

    1329

    瀏覽量

    35329
  • 晶振
    +關(guān)注

    關(guān)注

    33

    文章

    2799

    瀏覽量

    67839
  • 時(shí)鐘芯片
    +關(guān)注

    關(guān)注

    2

    文章

    242

    瀏覽量

    39809
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    pcb設(shè)計(jì)布局的要點(diǎn)是什么

    PCB設(shè)計(jì)中,布局是一個(gè)非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點(diǎn),這些要點(diǎn)將幫助您設(shè)計(jì)出高質(zhì)量
    的頭像 發(fā)表于 09-02 14:48 ?321次閱讀

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計(jì)PCB制板的關(guān)系 1. PCB設(shè)計(jì)PCB設(shè)計(jì)是指在電子產(chǎn)品開發(fā)過程中,設(shè)計(jì)工程師使用專業(yè)的電子設(shè)計(jì)軟件創(chuàng)建
    的頭像 發(fā)表于 08-12 10:04 ?410次閱讀

    PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)

    是否滿足ESD或者EMI防護(hù)設(shè)計(jì)要求,撇開原理圖設(shè)計(jì),PCB設(shè)計(jì)一般需要我們從PCB布局PCB布線
    的頭像 發(fā)表于 06-12 09:49 ?552次閱讀

    Clock時(shí)鐘電路PCB設(shè)計(jì)布局布線要求

    針對(duì)時(shí)鐘電路PCB設(shè)計(jì)有以下注意事項(xiàng):1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,
    發(fā)表于 06-11 10:24 ?0次下載

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    清寶PCB抄板今天為大家講講PCB設(shè)計(jì)高頻電路布線要注意什么?高頻電路PCB
    的頭像 發(fā)表于 03-04 14:01 ?417次閱讀

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    制造缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計(jì)中,布局布線是決定整個(gè)電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點(diǎn)介紹其相關(guān)檢查項(xiàng)概述。 ? 一、
    的頭像 發(fā)表于 02-27 18:22 ?1675次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>優(yōu)化丨<b class='flag-5'>布線</b><b class='flag-5'>布局</b>必須掌握的檢查項(xiàng)

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計(jì)中,布局布線是決定整個(gè)電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點(diǎn)介紹其相關(guān)檢查項(xiàng)概述。 一、
    發(fā)表于 02-27 18:19

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?2022次閱讀

    PCB電路布局布線設(shè)計(jì)交流

    PCB電路布局布線設(shè)計(jì)交流
    發(fā)表于 01-19 22:27

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局布線。但是隨著信號(hào)頻率不斷提升,很多時(shí)候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可
    發(fā)表于 01-02 15:58 ?652次閱讀

    為什么說元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南

    為什么說元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南? 元器件布線布局PCB設(shè)計(jì)過程中起著至
    的頭像 發(fā)表于 12-21 11:31 ?896次閱讀

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設(shè)計(jì)過程實(shí)例詳解

    PCB設(shè)計(jì)中,EMC/EMI主要分析布線網(wǎng)絡(luò)本身的信號(hào)完整性,實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射和電磁干擾以及電路板本身抵抗外部電磁干擾的能力,并且依據(jù)設(shè)計(jì)者的
    發(fā)表于 12-15 16:31 ?584次閱讀

    提高電路板EMC能力PCB設(shè)計(jì)布線方法

    提高電路板EMC能力PCB設(shè)計(jì)布線方法
    的頭像 發(fā)表于 12-07 15:36 ?851次閱讀
    提高<b class='flag-5'>電路</b>板EMC能力<b class='flag-5'>PCB設(shè)計(jì)</b>和<b class='flag-5'>布線</b>方法

    31條PCB設(shè)計(jì)布線技巧!

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和
    的頭像 發(fā)表于 12-05 19:40 ?1413次閱讀
    31條<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布線</b>技巧!

    pcb設(shè)計(jì)元器件布局布線基本規(guī)則是什么

    一站式PCBA智造廠家今天為大家講講 pcb設(shè)計(jì)常見布線規(guī)則有哪些?PCB設(shè)計(jì)常見布線規(guī)則。
    的頭像 發(fā)表于 11-14 09:17 ?1213次閱讀
    <b class='flag-5'>pcb設(shè)計(jì)</b>元器件<b class='flag-5'>布局</b><b class='flag-5'>布線</b>基本規(guī)則是什么