0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在3DICC中基于虛擬原型實現(xiàn)多芯片架構(gòu)探索

Xpeedic ? 來源:Xpeedic ? 2023-11-20 16:50 ? 次閱讀

前言

Chiplet多芯片系統(tǒng)將多個裸芯片集成在單個封裝中,這對于系統(tǒng)架構(gòu)的設(shè)計來說增加了新的維度和復(fù)雜性,多芯片系統(tǒng)的設(shè)計貫穿著系統(tǒng)級協(xié)同設(shè)計分析方法。

在系統(tǒng)定義和規(guī)劃時,虛擬原型可以用來分析架構(gòu)設(shè)計決策可能產(chǎn)生的影響,將系統(tǒng)的功能性和非功能性要求轉(zhuǎn)化為系統(tǒng)的物理硬件屬性,包括裸片的目標(biāo)工藝、面積大小以及不同組成芯片的組裝要求等。根據(jù)不同的解決方案,選擇不同的chiplets和堆疊架構(gòu),進(jìn)行早期的分析驅(qū)動的架構(gòu)探索和優(yōu)化迭代,包括電氣可靠性、散熱、良率分析、應(yīng)力分析等等。從而可以基于目標(biāo)系統(tǒng)的指標(biāo)定義,確定系統(tǒng)的瓶頸所在——性能、功耗、存儲容量/帶寬、面積/體積、成本以及上市時間等,逐步建立和完善各類分析模型,使得整個系統(tǒng)最終定型。

芯和半導(dǎo)體的3DICCompiler(以下簡稱“3DICC”)設(shè)計平臺,全面支持chiplet多芯片系統(tǒng)2.5D/3D集成設(shè)計和仿真本文介紹如何在3DICC設(shè)計平臺實現(xiàn)基于虛擬原型實現(xiàn)多芯片架構(gòu)探索。整個流程包含chiplets虛擬原型和頂層創(chuàng)建、布局堆疊規(guī)劃、Bump/TSV設(shè)計規(guī)劃、PG網(wǎng)絡(luò)規(guī)劃和系統(tǒng)早期EMIR&Thermal分析等。

案例介紹

dde17524-877f-11ee-939d-92fbcf53809c.png

ddfc51be-877f-11ee-939d-92fbcf53809c.png

圖1

多芯片系統(tǒng)3D架構(gòu)探索、布局、分析和迭代

1. Chiplets虛擬原型和頂層創(chuàng)建

創(chuàng)建chiplets虛擬原型,包含長寬尺寸和信號接口規(guī)劃。

de075d2a-877f-11ee-939d-92fbcf53809c.png

de14976a-877f-11ee-939d-92fbcf53809c.png

圖 2

虛擬芯片原型創(chuàng)建

創(chuàng)建虛擬頂層網(wǎng)表,建立芯片間互連關(guān)系,包含多芯片系統(tǒng)的所有實例和互連,但不會產(chǎn)生用于生產(chǎn)制造的實際GDS。

de23373e-877f-11ee-939d-92fbcf53809c.png

de3cb9ca-877f-11ee-939d-92fbcf53809c.png

圖3

虛擬頂層網(wǎng)表創(chuàng)建

2. 布局堆疊規(guī)劃

Chiplet多芯片系統(tǒng)架構(gòu)和布局規(guī)劃有諸多因素需要考量,如chiplets和IP選擇、接口協(xié)議和類型、裸片是并排放置還是垂直堆疊等等,選擇的確定取決于目標(biāo)應(yīng)用在功耗、性能、功能、成本和散熱等方面的要求。

3DICC對于系統(tǒng)的架構(gòu)布局支持多種芯片堆疊方式,如face-to-face、face-to-back等,在布局探索過程中,這些都可以從2D和3D的視圖進(jìn)行交互式設(shè)計,快捷直觀。

de427658-877f-11ee-939d-92fbcf53809c.png

de5a14c0-877f-11ee-939d-92fbcf53809c.png

圖4

堆疊布局探索

3.Bump/TSV設(shè)計規(guī)劃

在chiplets的架構(gòu)探索和設(shè)計階段,需要完成系統(tǒng)級Floorplan和各個層次的bump planning。

對于ubump、TSV、C4 bump的設(shè)計,3DICC支持多種規(guī)劃方式,包括CSV、Excel表格以及圖形界面陣列設(shè)計等,可以根據(jù)實際的設(shè)計條件和需求,選擇適合的方式進(jìn)行。例如:

Die1:已有Excel表格類型IO信息,導(dǎo)入文件自動創(chuàng)建。

de6d6de0-877f-11ee-939d-92fbcf53809c.png

圖 5

導(dǎo)入excel格式的bump map

Die2:已有CSV格式IO信息,導(dǎo)入文件自動創(chuàng)建。

de8a47bc-877f-11ee-939d-92fbcf53809c.png

圖6

FanOut設(shè)計頂層創(chuàng)建

Die3:只有IO信號列表,可以設(shè)定區(qū)域和pattern創(chuàng)建,也可以由工具基于信號接口關(guān)系自動分布創(chuàng)建。

deaf68f8-877f-11ee-939d-92fbcf53809c.png

圖7

設(shè)定區(qū)域和pattern創(chuàng)建bump陣列

dec94a5c-877f-11ee-939d-92fbcf53809c.png

圖8

工具自動分布創(chuàng)建bump陣列

4.PG網(wǎng)絡(luò)規(guī)劃和系統(tǒng)早期EMIR&Thermal分析

3DICC可以快速建立不同類型和pattern的PG網(wǎng)絡(luò),用于支持原型階段的EMIR和Thermal建模分析。這些結(jié)果為PG網(wǎng)絡(luò)、bump/TSV陣列、芯片熱功耗、芯片堆疊方式等設(shè)計選擇確定提供了必要的數(shù)據(jù)支持,推進(jìn)架構(gòu)探索設(shè)計迭代優(yōu)化。

def41ff2-877f-11ee-939d-92fbcf53809c.png

圖9

PG網(wǎng)絡(luò)實現(xiàn)

df1058fc-877f-11ee-939d-92fbcf53809c.png

df296a5e-877f-11ee-939d-92fbcf53809c.png

圖10

EMIR&Thermal分析示例

總結(jié)

與單片系統(tǒng)相比,chiplet多芯片系統(tǒng)在架構(gòu)定義階段,必須通過功能架構(gòu)、物理架構(gòu)的協(xié)同假設(shè)和優(yōu)化,從整個系統(tǒng)的角度進(jìn)行設(shè)計和驗證,問題越早發(fā)現(xiàn),就越有可能做出有影響力的改變來優(yōu)化整個系統(tǒng)。通常來說,有價值的設(shè)計數(shù)據(jù)通常要到設(shè)計流程的后期才能獲得,而借助虛擬原型技術(shù),開發(fā)者可以更好地掌控功耗和性能,同時仍可以在設(shè)計過程中做出修正和優(yōu)化,從而規(guī)劃出系統(tǒng)的理想藍(lán)圖。

3DIC Compiler提供的基于虛擬原型實現(xiàn)多芯片架構(gòu)探索,對于多芯片系統(tǒng)的可行性、可優(yōu)化性和可實現(xiàn)性等方面提供了有效且高效的功能支持。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49636

    瀏覽量

    417144
  • 封裝
    +關(guān)注

    關(guān)注

    125

    文章

    7592

    瀏覽量

    142144
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    3971

    瀏覽量

    132959
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    404

    瀏覽量

    12513
  • 芯和半導(dǎo)體
    +關(guān)注

    關(guān)注

    0

    文章

    96

    瀏覽量

    31357

原文標(biāo)題:【應(yīng)用案例】如何在 3DICC 中基于虛擬原型實現(xiàn)多芯片架構(gòu)探索

文章出處:【微信號:Xpeedic,微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    如何基于3DICC實現(xiàn)InFO布局布線設(shè)計

    InFO (Integrated-FanOut-Wafer-Level-Package)能夠提供芯片垂直堆疊封裝的能力,它通過RDL層,將芯片的IO連接扇出擴(kuò)展到Die的投影面積之外,增加了
    的頭像 發(fā)表于 03-30 09:42 ?2796次閱讀
    如何基于<b class='flag-5'>3DICC</b><b class='flag-5'>實現(xiàn)</b>InFO布局布線設(shè)計

    高頻RFID芯片的FPGA原型驗證平臺設(shè)計及驗證

    的RFID系統(tǒng),用FPGA原型驗證平臺替代上述的電子標(biāo)簽芯片(Tag),使用上層的應(yīng)用軟件開發(fā)驗證激勵。通過閱讀器與FPGA原型驗證平臺進(jìn)行通信來實現(xiàn)對FPGA
    發(fā)表于 05-29 08:03

    通道RF到位開發(fā)平臺可實現(xiàn)相控陣的快速原型設(shè)計

    實現(xiàn)通用的原型開發(fā)環(huán)境。功能包括:開發(fā)平臺展示了跨轉(zhuǎn)換器IC和跨板的通道同步。在客戶面前先在評估板環(huán)境驗證通道性能,而不是僅僅為了同時
    發(fā)表于 08-21 14:24

    請問虛擬系統(tǒng)原型有什么作用?

    虛擬系統(tǒng)原型是什么?虛擬系統(tǒng)原型有什么作用?
    發(fā)表于 04-27 06:41

    何在嵌入式系統(tǒng)或快速原型構(gòu)建板上實現(xiàn)即交即用式部署?

    何在嵌入式系統(tǒng)或快速原型構(gòu)建板上實現(xiàn)即交即用式部署?
    發(fā)表于 11-22 07:25

    何在visual studio上實現(xiàn)USB虛擬串口功能?

    何在visual studio上實現(xiàn)USB虛擬串口功能?
    發(fā)表于 12-07 06:26

    STM32實現(xiàn)虛擬串口功能

    STM32實現(xiàn)虛擬串口功能廢話不多說直接上代碼,Gitlab下載鏈接。USB虛擬串口用的是正點(diǎn)原子開發(fā)板探索者,芯片STM32F407ZGT
    發(fā)表于 02-22 06:04

    ARM GIC(八)GICv3架構(gòu)的變化

    ,加入了LPI中斷類型,來實現(xiàn)消息中斷。并且提供了ITS,來實現(xiàn)中斷的轉(zhuǎn)換。四、變化四:SGI處理對于SGI的處理,有如下的變化。五、總結(jié)gicv3/v4,
    發(fā)表于 04-07 10:59

    將 Virtualizer 虛擬原型和 HAPS 系列基于 FPGA 的原型無縫集成

    如今,設(shè)計人員使用兩種相對獨(dú)立的方法進(jìn)行 SoC 原型驗證:以事務(wù)級模型為基礎(chǔ)的虛擬原型驗證和基于 FPGA 的原型驗證。 虛擬
    發(fā)表于 02-08 14:32 ?344次閱讀

    介紹虛擬機(jī)器原型及應(yīng)用

    機(jī)電一體化基礎(chǔ)---虛擬機(jī)器原型概述及其商業(yè)價值視頻教程
    的頭像 發(fā)表于 06-25 02:11 ?1790次閱讀
    介紹<b class='flag-5'>虛擬</b>機(jī)器<b class='flag-5'>原型</b>及應(yīng)用

    何在ADIsimRF建模級元件

    本視頻,我們將介紹如何在ADIsimRF建模級元件。
    的頭像 發(fā)表于 08-23 06:03 ?2015次閱讀

    帶有Android的四核ARM虛擬原型

      虛擬原型基于 Synopsys 模型庫和 ARM 的快速模型。用戶可以使用自定義 SystemC TLM-??2.0 兼容模型擴(kuò)展虛擬原型
    的頭像 發(fā)表于 06-19 10:14 ?957次閱讀
    帶有Android的四核ARM<b class='flag-5'>虛擬</b><b class='flag-5'>原型</b>

    大算力時代,虛擬原型解決方案如何保證SoC架構(gòu)和性能不掉隊?

    ? ? 原文標(biāo)題:大算力時代,虛擬原型解決方案如何保證SoC架構(gòu)和性能不掉隊? 文章出處:【微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
    的頭像 發(fā)表于 11-10 18:40 ?516次閱讀

    虛擬機(jī)洞察:實現(xiàn)應(yīng)用感知型基礎(chǔ)架構(gòu)的關(guān)鍵路徑

    電子發(fā)燒友網(wǎng)站提供《虛擬機(jī)洞察:實現(xiàn)應(yīng)用感知型基礎(chǔ)架構(gòu)的關(guān)鍵路徑.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 11:07 ?0次下載
    <b class='flag-5'>虛擬</b>機(jī)洞察:<b class='flag-5'>實現(xiàn)</b>應(yīng)用感知型基礎(chǔ)<b class='flag-5'>架構(gòu)</b>的關(guān)鍵路徑

    何在 3DICC 基于虛擬原型實現(xiàn)芯片架構(gòu)探索

    何在 3DICC 基于虛擬原型實現(xiàn)
    的頭像 發(fā)表于 11-23 09:04 ?383次閱讀
    如<b class='flag-5'>何在</b> <b class='flag-5'>3DICC</b> <b class='flag-5'>中</b>基于<b class='flag-5'>虛擬</b><b class='flag-5'>原型</b><b class='flag-5'>實現(xiàn)</b><b class='flag-5'>多</b><b class='flag-5'>芯片</b><b class='flag-5'>架構(gòu)</b><b class='flag-5'>探索</b>