0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電平標(biāo)準(zhǔn)M-LVDS接口學(xué)習(xí)筆記

CHANBAEK ? 來源:電子設(shè)計小札 ? 作者: billzhhb ? 2023-11-22 16:29 ? 次閱讀

一、M-LVDS概述

1) M-LVDS:英文全稱Multipoint-Low-Voltage DifferentialSignaling,中文全稱:多點低電壓差分信號,其主要目的是將點對點的LVDS延申用于解決多點應(yīng)用問題,因此其除了LVDS的相關(guān)低功耗、差分、抗干擾等特點外,其驅(qū)動器輸出的強度更高,共模范圍更廣。

2) M-LVDS可認(rèn)為僅定義“物理層”標(biāo)準(zhǔn),其僅定義了相關(guān)的電氣特性,因此也可被其他協(xié)議標(biāo)準(zhǔn)借用為其物理層接口。

3) M-LVDS相關(guān)規(guī)范標(biāo)準(zhǔn):TIA/EIA-899 規(guī)范。

4) 使用場景:基于LVDS的多點應(yīng)用,比LVDS更強的噪聲容忍,比TIA/EIA-485(RS485)或控制器局域網(wǎng)CAN更低的功耗、更高速的傳輸。

二、拓?fù)浣Y(jié)構(gòu)

1) 點對點(point-to-point) 拓?fù)涮卣魅缦聢D所示:

1 *LVDS驅(qū)動器、

1 *LVDS接收器

1*LVDS差分傳輸介質(zhì)、

1 *端接匹配電阻放置接收器端 )、

單向通信@1組傳輸介質(zhì) ;

適用于TIA/EIA-644 (LVDS)。

圖片

2) 多分支(multidrop) 拓?fù)涮卣魅缦聢D所示:

1 *LVDS驅(qū)動器、

N *LVDS接收器、

1*LVDS差分傳輸介質(zhì)、

1 *端接匹配電阻( 放置在接收器最遠端 )、

單向通信@1組傳輸介質(zhì) ;

適用于TIA/EIA-644-A (LVDS, REV A),基本上與LVDS類似(因為接收器有多個,特別規(guī)定了接收器的輸入端口漏電流大小,免得多個互連時漏電流太大),不特別說明了,有時候這個也簡稱為MLVDS。

圖片

3) 多點(multipoint)半雙工拓?fù)涮卣魅缦聢D所示:

N *LVDS驅(qū)動器、

N *LVDS接收器、

1*LVDS差分傳輸介質(zhì)(半雙工總線中使用1對2根傳輸介質(zhì))、

2 *端接匹配電阻( 放置在一對傳輸線兩端 )、

半雙工雙向通信@1對傳輸介質(zhì) ;

適用于M-LVDS (TIA/EIA-899)半雙工。

圖片

圖片

4) 多點(multipoint)全雙工拓?fù)涮卣魅缦聢D所示:

N *LVDS驅(qū)動器、

N *LVDS接收器、

2 *LVDS差分傳輸介質(zhì)(全雙工總線中使用2對四根傳輸線)、

2*2端接匹配電阻( 2@1對傳輸介質(zhì)兩端,2對傳輸介質(zhì) )、

全雙工雙向通信@2對傳輸介質(zhì) ;

適用于M-LVDS (TIA/EIA-899)全雙工。

圖片

三、工作原理

M-LVDS的工作原理是基于LVDS的工作原理,原理類似,只是參數(shù)上有區(qū)別(其中恒流源可以認(rèn)為大約11.3mA,2個100Ω端接電阻等效值為50Ω,則差分輸出電壓差為11.3 mA 50Ω=565mV,對應(yīng)的LVDS則為3.5mA100Ω=350mV),下面是LVDS的工作原理。

圖片

如上圖可知,LVDS驅(qū)動端有個3.5mA的恒流源驅(qū)動,同時由4個MOS管形成了全橋開關(guān)電路,通過4個MOS管的開關(guān),控制3.5mA恒流源輸出的電流方向;而接收器端在同相和反相之間并聯(lián)了一個100Ω端接電阻,通過端接電阻可產(chǎn)生3.5mA*100Ω=0.35V的電壓壓降,該壓降經(jīng)過接收端電平判斷可形成高低電平。

依據(jù)上圖的電路結(jié)構(gòu),可知LVDS是一個電流驅(qū)動型接口,需要依賴外部電阻產(chǎn)生電壓, 如果單獨測量驅(qū)動端(端口懸空)是無法測量到電壓信號的 ,這與我們常規(guī)的CMOS電壓驅(qū)動型信號還是有所區(qū)別的。

具體高電平產(chǎn)生示意如下圖藍色箭頭所示,當(dāng)Q1和Q3導(dǎo)通,Q2和Q4截止,恒流源3.5mA電流分別經(jīng)過Q1、100歐端接電阻、Q3,最后經(jīng)過偏置電阻到GND,接收端輸入阻抗較大,則3.5mA基本全部經(jīng)過100歐電阻,形成了350mV的正向電壓差,即認(rèn)為輸出為“H”。

圖片

具體低電平產(chǎn)生示意如下圖橙色箭頭所示,當(dāng)Q2和Q4導(dǎo)通,Q1和Q3截止,恒流源3.5mA電流分別經(jīng)過Q4、100歐端接電阻、Q2,最后經(jīng)過偏置電阻到GND,一般接收端輸入阻抗較大,則3.5mA基本全部經(jīng)過100歐電阻,形成了350mV的負(fù)向電壓差,即認(rèn)為輸出為“L”。

圖片

四、電氣特性

1)輸出特性(對發(fā)送端來說)

圖片

如上圖所示,對M-LVDS而言,正端輸出信號VOUT+:邏輯1為高電平,邏輯0為低電平,負(fù)端輸出信號VOUT-:邏輯1為低電平,邏輯0為高電平。

這里面有兩個概念,一個是差模電壓,一個是共模電壓,其中:

M-LVDS差模電壓=“VOUT+”與“VOUT-”之間的電壓差,可為正,也可為負(fù),通常以|VOD|表示;VOD按照上文的原理分析,M-LVDS一般電壓差為565mV,但是在實際過程中有個范圍(如下圖),一般在480mV~650mV之間。

圖片

M-LVDS共模電壓=“VOUT+”與“VOUT-”的中心電壓,通常以VOC表示,共模電壓在實際不同的芯片中也有不同,通常情況下對于2.5V/3.3V/5V供電的設(shè)備,其VOC一般為1.2V,但是對于1.8V供電的設(shè)備,其VOC一般可能為0.9V。

2)輸入特性(對接收端來說)

對于接收端來說,也有同樣的共模電壓VIC和差分電壓VID概念,接受端針對這兩個特性分別有要求,其中:

M-LVDS差分電壓會有個判決門限(如下圖所示),正VID >= +50 mV對應(yīng)于邏輯1,負(fù)VID <= ?50 mV則對應(yīng)于邏輯0,這種±50mV判決門限的M-LVDS為TYPE1類型M-LVDS。

需要特別說明的是,如果差分電壓在兩個閾值之間,則M-LVDS接收器輸出為未定義態(tài),可能為高電平或低電平,比如說M-LVDS接收器件輸入端短路或者開路時。為了編碼這種情況,定義了TYPE2 型M-LVDS接收器,被稱為fail-safe,具體原理參照前面的這篇文章。

圖片

需要重點說的是,由前面的介紹可以知道,M-LVDS信號為電流驅(qū)動型,通常采用直流耦合的方式進行, 因此M-LVDS的發(fā)送端和接收端是需要進行共地處理的,這塊尤其注意,只不過對于共地的要求不是特別高,允許兩端有一定的地電勢差 ,通常允許兩端的地電勢差在±1V之間。

3)傳輸線

M-LVDS傳輸線可以為導(dǎo)線,也可以為PCB走線,因為其驅(qū)動電流較LVDS更大,因此其走線長度較LVDS更長,可達20m以上,其傳輸速率能夠達到400Mbps這樣的速率,當(dāng)然傳輸速率與傳輸距離是成反比的,當(dāng)傳輸線長度20m時,速率最大200Mbps左右,準(zhǔn)確的距離還受傳輸介質(zhì)、阻抗匹配等影響,需要通過仿真去評估。

五、應(yīng)用說明

1) 應(yīng)用場景:多點半雙工/全雙工傳輸、低功耗,M-LVDS速率最高可>400Mbps,傳輸距離最長可達到20m左右,但需要關(guān)注速率、傳輸介質(zhì)與傳輸距離的關(guān)系等;

2) 原理圖設(shè)計時,需要關(guān)注每對傳輸介質(zhì)兩端均并聯(lián)端接100歐電阻,同時關(guān)注M-LVDS相關(guān)設(shè)備的共地情況,必須確保各設(shè)備的共地電勢差小于1V;

3) PCB設(shè)計時,主要關(guān)注差分信號的等長、阻抗匹配,以及端接電阻兩端放置,其他收發(fā)器盡量距離主傳輸線較近。

六、LVDS與M-LVDS對比說明

類別參數(shù)LVDSM-LVDS
拓?fù)?/td>拓?fù)?/td>點對點多點(最多32個)
驅(qū)動器數(shù)量1個多個
接收器數(shù)量1個多個
端接電阻1個@接收端2個@兩端
通信方向單向@1對傳輸線半雙工@1對傳輸線全雙工@2對傳輸線
發(fā)送驅(qū)動電流3.5mA11.3mA
差分電壓VOD350 mV250mV~450mV565mV480mV~650mV
共模電壓VOC1.2V1.2V
接收判決門限≥100mV—H≤-100mV—L≥50mV—H≤-50mV—L@type1≥150mV—H≤50mV—L@type2
共地漂移±1V±1V
傳輸速率最大3.125Gbps最大400Mbps
距離最大10m最大20m
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 驅(qū)動器
    +關(guān)注

    關(guān)注

    52

    文章

    8099

    瀏覽量

    145811
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8447

    瀏覽量

    150720
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    357

    瀏覽量

    39812
  • 差分信號
    +關(guān)注

    關(guān)注

    3

    文章

    365

    瀏覽量

    27626
  • M-LVDS
    +關(guān)注

    關(guān)注

    0

    文章

    337

    瀏覽量

    9112
收藏 人收藏

    評論

    相關(guān)推薦

    M-LVDS是什么 有哪些優(yōu)勢

    現(xiàn)代的分布式計算系統(tǒng)需要采用更小的模塊,這些模塊必須通過速度更快的背板傳輸更多數(shù)據(jù)。面向此類需求,多點低壓差分信號(M-LVDS)可有效滿足。
    的頭像 發(fā)表于 07-19 10:44 ?4348次閱讀

    LVDS電平學(xué)習(xí)筆記

    LVDS電平是根據(jù)ANSI/EIA/TIA-644定義的一種電平標(biāo)準(zhǔn),其標(biāo)準(zhǔn)定義的相關(guān)參數(shù)如下。
    的頭像 發(fā)表于 09-20 15:29 ?1604次閱讀
    <b class='flag-5'>LVDS</b><b class='flag-5'>電平</b><b class='flag-5'>學(xué)習(xí)</b><b class='flag-5'>筆記</b>

    電平標(biāo)準(zhǔn)LVDS接口學(xué)習(xí)筆記

    LVDS: 英文全稱Low-Voltage Differential Signaling,中文全稱:低電壓差分信號,其基本特點即:“低電壓”、“差分”,引申特點“高速”、“低功耗”、“抗干擾”、“低輻射”。
    的頭像 發(fā)表于 11-22 16:31 ?1.7w次閱讀
    <b class='flag-5'>電平</b><b class='flag-5'>標(biāo)準(zhǔn)</b><b class='flag-5'>LVDS</b><b class='flag-5'>接口</b><b class='flag-5'>學(xué)習(xí)</b><b class='flag-5'>筆記</b>

    M-LVDS優(yōu)化高密度系統(tǒng)實現(xiàn)緊湊模塊化設(shè)計

    高密度的系統(tǒng)提供優(yōu)化。 ? ? M-LVDS 優(yōu)劣勢 ? M-LVDS是電信行業(yè)協(xié)會和電子行業(yè)協(xié)會根據(jù)TIA/EIA-899-A頒布的物理層標(biāo)準(zhǔn)。區(qū)別于LVDS低電壓差分信號只適用于高
    的頭像 發(fā)表于 09-29 09:29 ?1562次閱讀

    單通道M-LVDS接收機的特性與應(yīng)用

    ;nbsp;M-LVDS 標(biāo)準(zhǔn)可定義兩種類型的接收機,分別為 Type 1 與 Type 2。Type 1 接收機 (SN65MLVD2) 的閾值為 0 左右,并具有 25mV 滯后功能,以防止由于輸出振蕩
    發(fā)表于 10-28 14:38

    增強隔離型 M-LVDS 收發(fā)器參考設(shè)計

    `描述此參考設(shè)計演示的是采用 ISO7842 和 SN65MLVD203 的增強型隔離式全雙工 M-LVDS 收發(fā)器節(jié)點的性能。單一增強型數(shù)字隔離器代替了兩個基本數(shù)字隔離器,降低了成本并節(jié)省
    發(fā)表于 04-29 10:38

    LVDSM-LVDS電路實施指南

    低電壓差分信號(LVDS)是一種高速點到點應(yīng)用通信標(biāo)準(zhǔn)。多點LVDS (M-LVDS)則是一種面向多點應(yīng)用的類似標(biāo)準(zhǔn)。
    發(fā)表于 08-22 16:09 ?94次下載
    <b class='flag-5'>LVDS</b>和<b class='flag-5'>M-LVDS</b>電路實施指南

    基于M-LVDS的數(shù)據(jù)通信架構(gòu)介紹

    M-LVDS和通信架構(gòu)
    的頭像 發(fā)表于 03-01 06:19 ?5149次閱讀
    基于<b class='flag-5'>M-LVDS</b>的數(shù)據(jù)通信架構(gòu)介紹

    LVDSM-LVDS電路實施指南文件下載

    低電壓差分信號(LVDS)是一種高速點到點應(yīng)用通信標(biāo)準(zhǔn)。多點LVDSM-LVDS)則是一種面向多點應(yīng)用的類似標(biāo)準(zhǔn)。
    發(fā)表于 05-24 11:46 ?22次下載

    LVDS接口設(shè)計及電平轉(zhuǎn)換綜述

    LVDS接口設(shè)計及電平轉(zhuǎn)換綜述
    發(fā)表于 07-31 16:34 ?15次下載

    M-LVDS應(yīng)用的優(yōu)勢在哪

    M-LVDS是電信行業(yè)協(xié)會和電子行業(yè)協(xié)會根據(jù)TIA/EIA-899-A頒布的物理層標(biāo)準(zhǔn)。區(qū)別于LVDS低電壓差分信號只適用于高速點對點,M-LVDS能面向多點應(yīng)用。而且相對于
    的頭像 發(fā)表于 09-29 09:19 ?2675次閱讀

    M-LVDS(TIA/EIA-899)簡介

    電子發(fā)燒友網(wǎng)站提供《M-LVDS(TIA/EIA-899)簡介.pdf》資料免費下載
    發(fā)表于 09-29 10:27 ?1次下載
    <b class='flag-5'>M-LVDS</b>(TIA/EIA-899)簡介

    TIA/EIA-485和M-LVDS,功率和速度比較

    電子發(fā)燒友網(wǎng)站提供《TIA/EIA-485和M-LVDS,功率和速度比較.pdf》資料免費下載
    發(fā)表于 09-30 11:31 ?0次下載
    TIA/EIA-485和<b class='flag-5'>M-LVDS</b>,功率和速度比較

    M-LVDS信令速率與距離的關(guān)系

    電子發(fā)燒友網(wǎng)站提供《M-LVDS信令速率與距離的關(guān)系.pdf》資料免費下載
    發(fā)表于 09-29 09:58 ?0次下載
    <b class='flag-5'>M-LVDS</b>信令速率與距離的關(guān)系

    M-LVDS和總線LVDS的互操作性

    電子發(fā)燒友網(wǎng)站提供《M-LVDS和總線LVDS的互操作性.pdf》資料免費下載
    發(fā)表于 09-29 09:46 ?0次下載
    <b class='flag-5'>M-LVDS</b>和總線<b class='flag-5'>LVDS</b>的互操作性