0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

音頻接口電路的PCB設計注意事項

jf_pJlTbmA9 ? 來源:凡億PCB ? 作者:凡億PCB ? 2023-11-23 17:42 ? 次閱讀

Audio接口音頻插孔,即音頻接口,可分為Audio in接口和Audio out接口。音頻接口是連接麥克風和其他聲源與計算機的設備,其在模擬數字信號之間起到了橋梁連接的作用。

其余走線要求如下:

1、所有CLK信號建議串接22ohm電阻,并靠近RK3588放置,提高信號質量;

2、所有CLK信號走線不得挨在一起,避免串擾;時鐘信號需要全程獨立包地,包地的走線間隔300mil以內必須打一個地過孔;如圖1所示

3、芯片的各IO電源的去耦電容務必靠近芯片放置;如圖2所示。

wKgaomVdbIGAS-AfAADnCl1tuKQ579.png

圖1 時鐘包地處理

wKgaomVdbIqAFKvKAADMvt1lgeg951.png

如圖2去耦電容的放置

4、音頻接口按照結構放置,沒有結構要求盡量放置在板邊,方便插拔;

5、IC靠近接口放置,不要放置太遠,模擬信號盡量短。

6、Audio in和Audio out不用控制阻抗,走線需要加粗至15mil,全程包地處理,間隔300mil必須打一個地過孔;

7、ESD器件要靠近音頻接口放置,走線需要警告ESD器件在進入音頻接口,不要打孔換層,如圖3所示。

wKgaomVdbI2ATVbyAAD7JpErRmg734.png

圖3 ESD器件的擺放

8、所有音頻信號線走線應遠離電感區(qū)域、遠離RF信號和器件;

9、對于一個 I2S 接口接多個設備的情況,相關的 CLK 應按照菊花鏈走線拓撲連接;對于一個PDM接口接多個設備的情況,相關的CLK應按照菊花鏈走線拓撲連接;如果 GPIO 充裕情況下,PDM 接口一組內的兩個CLK都可以使用,以優(yōu)化走線分支;

10、所有音頻信號都應遠離LCD、DRAM等高速信號線。禁止在高速信號線相鄰層走線,音頻信號的相鄰層必須為地平面,禁止在高速信號線附近打孔換層;

11、SPDIF 信號建議全程包地處理,包地的走線間隔 300mil 以內必須有地過孔;

對于外設相關音頻信號要求,以對應器件設計指南為準,如果沒有強調的,可參考以下說明:

1、喇叭的SPKP/SPKN信號耦合走線,并整組包地,線寬根據輸出的峰值電流進行計算,并盡量縮短走線以控制線阻;

2、喇叭的功放輸出如有放置磁珠、LC濾波等器件,建議靠近功放輸出放置,可優(yōu)化EMI;

3、Headphone的左右聲道輸出應獨立包地,避免串擾,優(yōu)化隔離度,建議走線寬度大于10mil;

4、麥克風單端連接時,MIC信號單獨走線并分別包地;麥克風差分連接時,特別大多數偽差分的情況,也要按照差分走線,并整組包地;

5、麥克風信號的走線建議線寬8mil 以上;

6、對于耳機座、麥克風的TVS保護二極管,放置上盡量靠近連接座,信號拓撲為:耳機座/麥克風→TVS→IC;這樣使得發(fā)生ESD現象時,ESD電流先經過TVS器件衰減;TVS器件走線上不要有殘樁,TVS 的地管腳建議盡量增加地過孔,至少保證兩個0.4mm*0.2mm 的過孔,加強靜電泄放能力。

本文轉載自:凡億PCB微信公眾號

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 信號
    +關注

    關注

    11

    文章

    2773

    瀏覽量

    76539
  • PCB設計
    +關注

    關注

    394

    文章

    4668

    瀏覽量

    85131
  • 音頻接口
    +關注

    關注

    1

    文章

    101

    瀏覽量

    64443
收藏 人收藏

    評論

    相關推薦

    CC13xx/CC26xx硬件配置和PCB設計注意事項

    電子發(fā)燒友網站提供《CC13xx/CC26xx硬件配置和PCB設計注意事項.pdf》資料免費下載
    發(fā)表于 09-03 11:12 ?0次下載
    CC13xx/CC26xx硬件配置和<b class='flag-5'>PCB設計</b><b class='flag-5'>注意事項</b>

    人機接口電感式觸摸按鈕的設計注意事項

    電子發(fā)燒友網站提供《人機接口電感式觸摸按鈕的設計注意事項.pdf》資料免費下載
    發(fā)表于 08-30 09:30 ?0次下載
    人機<b class='flag-5'>接口</b>電感式觸摸按鈕的設計<b class='flag-5'>注意事項</b>

    Buck電路PCB layout布局設計和注意事項

    在DCDC電源電路中,PCB的布局對電路功能的實現和良好的各項指標來說都十分重要。今天我們以Buck電路為例,分析如何進行合理PCB lay
    的頭像 發(fā)表于 08-28 10:47 ?2195次閱讀
    Buck<b class='flag-5'>電路</b>中<b class='flag-5'>PCB</b> layout布局設計和<b class='flag-5'>注意事項</b>

    24芯M16接口加工注意事項

     德索工程師說道在加工24芯M16接口時,為確保接口的質量、性能和可靠性,需要嚴格遵循一系列注意事項。以下是對這些注意事項的詳細闡述:   金屬針腳:采用優(yōu)質黃銅或銅合金材料,確
    的頭像 發(fā)表于 06-24 16:58 ?282次閱讀
    24芯M16<b class='flag-5'>接口</b>加工<b class='flag-5'>注意事項</b>

    PCB設計的EMC有哪些注意事項

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設計應該注意哪些? PCB設計 emc注意事項。按照PCB設計流程,一個產品
    的頭像 發(fā)表于 06-12 09:49 ?552次閱讀

    FPGA的高速接口應用注意事項

    FPGA的高速接口應用注意事項主要包括以下幾個方面: 信號完整性與電磁兼容性(EMC) : 在設計FPGA高速接口時,必須充分考慮信號完整性和電磁兼容性。這要求合理的PCB布局、走線策
    發(fā)表于 05-27 16:02

    PCB厚銅板的設計,這一點一定要注意

    能力,適用于高功率和高頻率電路的應用。然而,要保障PCB的性能和穩(wěn)定性,設計過程中需注意一些關鍵事項。接下來為大家介紹厚銅PCB設計
    的頭像 發(fā)表于 05-15 09:35 ?663次閱讀
    <b class='flag-5'>PCB</b>厚銅板的設計,這一點一定要<b class='flag-5'>注意</b>

    FMD LINK 使用注意事項

    電子發(fā)燒友網站提供《FMD LINK 使用注意事項.pdf》資料免費下載
    發(fā)表于 05-06 10:11 ?0次下載

    高頻高密度PCB布局設計注意事項

    清寶PCB抄板今天為大家講講PCB設計高頻電路板布線要注意什么?高頻電路PCB布局設計的
    的頭像 發(fā)表于 03-04 14:01 ?414次閱讀

    霍爾元件使用的注意事項

    使用壽命,有一些注意事項需要牢記。本文將詳細介紹霍爾元件使用的注意事項。 一、安裝注意事項 1. 霍爾元件需要正確安裝在電路板上,確保其與周圍元件之間的間距適宜,以避免信號干擾。 2.
    的頭像 發(fā)表于 12-18 14:56 ?1170次閱讀

    電流互感器的使用注意事項

    當談到電流互感器的使用時,有一些重要的注意事項需要我們牢記。在本文中,我們將探討這些注意事項,為您提供詳細和全面的信息。
    的頭像 發(fā)表于 12-15 10:34 ?1310次閱讀
    電流互感器的使用<b class='flag-5'>注意事項</b>

    J-Link 中的JTAG 接口:正確使用需要了解的注意事項,在這里!

    J-Link 中的JTAG 接口:正確使用需要了解的注意事項,在這里!
    的頭像 發(fā)表于 12-01 16:01 ?1352次閱讀
    J-Link 中的JTAG <b class='flag-5'>接口</b>:正確使用需要了解的<b class='flag-5'>注意事項</b>,在這里!

    pcb板線路腐蝕清洗注意事項

    pcb板線路腐蝕清洗注意事項
    的頭像 發(fā)表于 11-24 17:21 ?1092次閱讀

    VGA OUT 的PCB設計注意事項

    VGA OUT 的PCB設計注意事項
    的頭像 發(fā)表于 11-23 09:04 ?776次閱讀

    PCB設計時處理去耦電容和旁路電容的注意事項

    本篇介紹PCB設計時處理去耦電容和旁路電容的注意事項。   去耦電容(另見退耦電容、緩沖電容、儲能電容等),可以放置在電源電路公共出口處,或者外部電源輸入PCB的連接器旁。較大的
    的頭像 發(fā)表于 11-21 15:33 ?1175次閱讀