0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D異構(gòu)集成與 COTS (商用現(xiàn)成品)小芯片的發(fā)展問題

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-27 16:37 ? 次閱讀

作者:Paul McLellan,來源:Cadence楷登PCB及封裝資源中心

wKgaomVde7KATulfAAEeHTnS7xw804.jpg

莎士比亞在《羅歐與朱麗葉》中寫道:“名字有何重要?玫瑰不叫玫瑰,依舊芳香如故?!?/p>

然而在過去 10 年中,尤其是過去 5 年左右,每當我們將不止一個晶粒置于一個封裝內(nèi)時,我們就想為其增加一個新的命名:

wKgaomVde7WALYzVAADrlwUIPfQ342.jpg

……此外還有很多不同的專用名詞,顯然不適合用作整個行業(yè)的通用名稱。

最新出現(xiàn)的一個名稱是“異構(gòu)集成(heterogeneous integration)”或“3D 異構(gòu)集成(3D heterogeneous integration)”,目前的關(guān)注度越來越高。這個詞涵蓋的內(nèi)容非常豐富,從向處理器添加"高帶寬存儲器 (HBM) "堆棧,到 Intel的 Ponte Vecchio 產(chǎn)品(復雜性方面的登峰造極者)——

在 5 個不同的制程節(jié)點上裝進了超過 47 塊小芯片(chiplets),晶體管總數(shù)量超過 1000 億!

wKgZomVde7aAUriNAAEZv4-Aep4831.jpg

這是當之無愧的異構(gòu)集成!

但是,“異構(gòu)集成”這一詞語依然存在一個問題:我們該如何稱呼采用這種技術(shù)的設(shè)計?我認為,“系統(tǒng)級封裝”(SiP) 一詞就很貼切。所以說,異構(gòu)集成是用于創(chuàng)建 SiP 的技術(shù)。

顯然,與異構(gòu)集成形成鮮明對比的是同構(gòu)集成,即系統(tǒng)級芯片 (SoC)。同構(gòu)集成最大的缺點在于,必須在同一個半導體制程節(jié)點中完成所有組件。如果需要集成差別較大的模塊,例如光子學、射頻、模擬、DRAM、MRAM 等等,這項工作就會變得非常棘手。

wKgaomVde7iAQJk6AAFH29ivo0s158.jpg

挑戰(zhàn)來自成本方面,而不是技術(shù)。例如,我們知道如何將 DRAM 擺放在邏輯晶粒上,但實際上,即使芯片上有非 DRAM 的部分(DRAM 掩膜是空白的),我們也要為它們支付成本。同構(gòu)集成的另一個問題是晶粒的尺寸可能會非常大。如果尺寸過大,晶粒可能會超出光刻極限,最終將無法制造。但即便沒有超出極限,如果芯片面積相同,與四個單獨的小晶粒相比,大晶粒的良率也會比較差。

《異構(gòu)集成 (HI) 與系統(tǒng)級芯片 (SoC) 有何區(qū)別?》一文詳細講述了這兩種設(shè)計工藝之間的區(qū)別以及各自的優(yōu)勢和注意事項,歡迎點擊閱讀。

COTS 小芯片

自動化程度更高的異構(gòu)集成流程存在很多技術(shù)挑戰(zhàn)。但最值得關(guān)注的問題是在商業(yè)領(lǐng)域。在此強調(diào):這些問題暫時還沒有答案。

COTS 指的是“commercial off the shelf(即商用現(xiàn)成品)”。通常情況下,它用于國防等專門行業(yè),將可以輕松購買的芯片與必須為特定用途設(shè)計的專門芯片區(qū)分開來。關(guān)于異構(gòu)集成,最值得關(guān)注的問題之一是 COTS 小芯片是否可用?;蛟S最極端的情況是,能否用Intel的微處理器、NVIDIA的 GPU 和Qualcomm的 5G 調(diào)制解調(diào)器來構(gòu)建一個 SiP?

目前已經(jīng)有一些 COTS 小芯片(或小芯片堆棧)是可用的,如高帶寬存儲器 (HBM) 和 CMOS 圖像傳感器 (CIS) 視覺/AI 子系統(tǒng)。

為了擴大這一市場,讓 COTS 小芯片可用,有幾個重大問題需要解決:

小芯片將以芯片的形式提供,還是僅僅作為授權(quán) IP 提供?

如果有實際的小芯片可用,那么誰將持有庫存?

這是否仍將是一個“酒香不怕巷子深”的市場,依然要按需生產(chǎn)小芯片,只有在收到確定的訂單后才會進行生產(chǎn)?

誰來管理小芯片的生產(chǎn)運營?

是否會出現(xiàn)新的公司來創(chuàng)造/服務這個市場?

這些問題在很大程度上歸結(jié)為誰將承擔財務風險:最終用戶、中間商(如分銷商)、設(shè)計小芯片的公司、代工廠,還是其他公司或供應商。就像任何價值鏈一樣,所有參與者都希望將自己獲得的收入/利潤最大化,并試圖將其他供應商商品化。當然,如果每個人在這方面都過于激進,那么就很有可能釀成殺雞取卵的悲劇?;蛘咦兂赊朊缰L,那么這種市場將永遠不會成熟。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49631

    瀏覽量

    417113
  • COTS
    +關(guān)注

    關(guān)注

    0

    文章

    23

    瀏覽量

    10821
  • 異構(gòu)集成
    +關(guān)注

    關(guān)注

    0

    文章

    32

    瀏覽量

    1821
收藏 人收藏

    評論

    相關(guān)推薦

    2.5D/3D封裝技術(shù)升級,拉高AI芯片性能天花板

    2.5D/3D封裝和Chiplet等得到了廣泛應用。 ? 根據(jù)研究機構(gòu)的調(diào)研,到2028年,2.5D3D封裝將成為僅次于晶圓級封裝的第二大先進封裝形式。這一技術(shù)不僅能夠提高
    的頭像 發(fā)表于 07-11 01:12 ?5781次閱讀

    3D堆疊發(fā)展過程中面臨的挑戰(zhàn)

    3D堆疊將不斷發(fā)展,以實現(xiàn)更復雜和集成的設(shè)備——從平面到立方體
    的頭像 發(fā)表于 09-19 18:27 ?380次閱讀
    <b class='flag-5'>3D</b>堆疊<b class='flag-5'>發(fā)展</b>過程中面臨的挑戰(zhàn)

    君正X2600在3D打印機上的優(yōu)勢:多核異構(gòu),遠程控制與實時控制

    在當前的3D打印機領(lǐng)域,君正的X2600芯片以其獨特的優(yōu)勢引起了業(yè)界的廣泛關(guān)注。這款多核異構(gòu)芯片,擁有兩個大核和一個小的RISC-V處理器,不僅能夠處理復雜的打印任務,還可以通過接US
    的頭像 發(fā)表于 08-02 16:56 ?260次閱讀

    3D封裝熱設(shè)計:挑戰(zhàn)與機遇并存

    隨著半導體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進步。目前,2D封裝和3D封裝是兩種主流的封裝技術(shù)。這兩種封裝技術(shù)在散熱路徑和熱設(shè)計方面有著各自的特點和挑戰(zhàn)。本文將深入探討2
    的頭像 發(fā)表于 07-25 09:46 ?1049次閱讀
    <b class='flag-5'>3D</b>封裝熱設(shè)計:挑戰(zhàn)與機遇并存

    3D HMI應用場景和發(fā)展趨勢

    隨著科技的飛速發(fā)展,人機交互(HMI)設(shè)計也在不斷演進。傳統(tǒng)的HMI設(shè)計主要基于二維界面和傳統(tǒng)的輸入設(shè)備,如按鈕、旋鈕和觸摸屏等。然而,隨著3D技術(shù)的不斷成熟,3DHMI設(shè)計正在成為未來
    的頭像 發(fā)表于 02-19 13:27 ?682次閱讀
    <b class='flag-5'>3D</b> HMI應用場景和<b class='flag-5'>發(fā)展</b>趨勢

    華芯邦科技開創(chuàng)異構(gòu)集成新紀元,Chiplet異構(gòu)集成技術(shù)衍生HIM異構(gòu)集成模塊賦能孔科微電子新賽道

    華芯邦科技將chiplet技術(shù)應用于HIM異構(gòu)集成模塊中伴隨著集成電路和微電子技術(shù)不斷升級,行業(yè)也進入了新的發(fā)展周期。HIM異構(gòu)
    的頭像 發(fā)表于 01-18 15:20 ?430次閱讀

    介紹一種使用2D材料進行3D集成的新方法

    美國賓夕法尼亞州立大學的研究人員展示了一種使用2D材料進行3D集成的新穎方法。
    的頭像 發(fā)表于 01-13 11:37 ?894次閱讀

    提供3D打印材料與解決方案,助力3D打印產(chǎn)業(yè)發(fā)展

    提供3D打印材料與解決方案,助力3D打印產(chǎn)業(yè)發(fā)展
    的頭像 發(fā)表于 12-12 11:12 ?388次閱讀

    3D 封裝與 3D 集成有何區(qū)別?

    3D 封裝與 3D 集成有何區(qū)別?
    的頭像 發(fā)表于 12-05 15:19 ?758次閱讀
    <b class='flag-5'>3D</b> 封裝與 <b class='flag-5'>3D</b> <b class='flag-5'>集成</b>有何區(qū)別?

    異構(gòu)集成 (HI) 與系統(tǒng)級芯片 (SoC) 有何區(qū)別?

    異構(gòu)集成 (HI) 與系統(tǒng)級芯片 (SoC) 有何區(qū)別?
    的頭像 發(fā)表于 11-29 15:39 ?1433次閱讀
    <b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b> (HI) 與系統(tǒng)級<b class='flag-5'>芯片</b> (SoC) 有何區(qū)別?

    什么是異構(gòu)集成?什么是異構(gòu)計算?異構(gòu)集成、異構(gòu)計算的關(guān)系?

    異構(gòu)集成主要指將多個不同工藝節(jié)點單獨制造的芯片封裝到一個封裝內(nèi)部,以增強功能性和提高性能。
    的頭像 發(fā)表于 11-27 10:22 ?5802次閱讀
    什么是<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>?什么是<b class='flag-5'>異構(gòu)</b>計算?<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>、<b class='flag-5'>異構(gòu)</b>計算的關(guān)系?

    3D芯片,怎么辦?

    圍繞 3D異構(gòu)集成(3DHI:heterogeneous integration )的活動正在升溫,原因是政府的支持不斷增加、需要向系統(tǒng)中添加更多功能和計算元素
    的頭像 發(fā)表于 11-25 17:13 ?960次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>芯片</b>,怎么辦?

    芯片變身 3D系統(tǒng),3D異構(gòu)集成面臨哪些挑戰(zhàn)

    芯片變身 3D 系統(tǒng),3D 異構(gòu)集成面臨哪些挑戰(zhàn)
    的頭像 發(fā)表于 11-24 17:51 ?609次閱讀
    當<b class='flag-5'>芯片</b>變身 <b class='flag-5'>3D</b>系統(tǒng),<b class='flag-5'>3D</b><b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>面臨哪些挑戰(zhàn)

    美國斥巨資,發(fā)展3D異構(gòu)集成

    該中心將專注于 3D 異構(gòu)集成微系統(tǒng)(3DHI)——一種先進的微電子制造方法。3DHI 研究的前提是,通過以不同的方式
    的頭像 發(fā)表于 11-24 17:36 ?1516次閱讀

    臺積電推出3Dblox 2.0標準,促進3D芯片架構(gòu)設(shè)計

    半導體公司在2022年提出了3dblox開放型標準,以簡化半導體產(chǎn)業(yè)的3d芯片設(shè)計和模式化。臺積電表示,在大規(guī)模生態(tài)系統(tǒng)的支持下,3dblox成為未來
    的頭像 發(fā)表于 09-28 10:51 ?643次閱讀