0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片工程師的那些“黑話”

全棧芯片工程師 ? 來源:歪睿老哥 ? 2023-12-05 10:07 ? 次閱讀

1:計劃

A:你們項目組芯片什么時間TO?

B:年底。

A: MPW?

B: 直接FULL MASK。

A:有錢。

B:芯片面積太大,占了6個SEAT,況且年底沒有合適時間點的shuttle。老大們就直接定了FULL MASK。

A:牛X!

TAPEOUT (TO):流片,指提交最終GDSII文件給Foundry工廠做加工。

MPW:多項目晶圓,將多個使用相同工藝的集成電路設(shè)計放在同一晶圓片上流片,制造完成后,每個設(shè)計可以得到數(shù)十片芯片樣品。

FULL MASK:“全掩膜”的意思,即制造流程中的全部掩膜都為某個設(shè)計服務(wù)。

Shuttle:就是MPW的時間,MPW的時間就是固定的,每個月或者每個季度有一次,有個很形象的翻譯:班車,到點就走。

SEAT:一個MPW的最小面積,就類似“班車”的座位,可以選擇一個或者幾個座位。

簡單來說,MPW就是和別的廠家共享一張掩模版,而FULL MASK則是獨享一張掩膜版。

如果芯片風(fēng)險比較高,則可以先做MPW,測試沒有問題,再做FULL MASK。

主要的原因就是MASK(掩膜),比較貴,例如40nm的MASK大約在500萬左右,而28nm的MASK大約在1000萬左右,14nm的MASK大約在2500萬左右。不同廠家有差異,這里只是說明MASK的成本比較高。

如果芯片失敗,則MASK的錢就打水漂了。所以先做一次MPW也是分散風(fēng)險的方法。

而MPW的問題就是,這個是按照面積來收錢的,例如在40nm的3mm*4mm 大約50萬人民幣等等。

這個叫做SEAT。一個SEAT就是3mm*4mm。

如果超過這個面積,就要額外收費。所以大芯片,是不合適做MPW的,如果是120mm2那需要10個SEAT,那么和整個MASK費用就一樣了。

這種情況做MPW就不合適了,所以從成本上來說是綜合考量的一件事情。

2:供應(yīng)鏈

A:這次定了多少片WAFER?

B:24片?每片大約出1000片Die??紤]yield,大約有2萬片。

A:封裝怎么做?wirebonding還是flipchip。

B:Flip chip 。

A:是在foundry長好bump,還是封裝廠家來長bump。

B:foundry直接長好bump送到封測廠。

A: CP和FT都做,還是只做FT。

B:yield不高,基板也很貴,只做CP的話,會浪費太多基板。

A:對對對,這個年頭,基板太貴了。

B:我們老板搞到了1000萬片基板。

A:牛X!

Foundry:晶圓廠,專門從事芯片制造的廠家,例如臺積電(TSMC),中芯國際(SMIC),聯(lián)電(UMC)。對應(yīng)的就是fabless,就是設(shè)計廠家,就是沒有晶圓廠。

Wafer:晶圓。

Die:晶圓切割后,單個芯片的晶圓,這個需要加上封裝好的外殼才能能變成芯片。

Chip:最后封裝后的芯片。

Bump:bumping指凸點。在wafer表面長出凸點(金,錫鉛,無鉛等等)后,(多用于倒裝工藝封裝上,也就是flipchip)。

Wirebonding:打線也叫Wire Bonding(壓焊,也稱為綁定,鍵合,絲焊)是指使用金屬絲(金線、鋁線等),利用熱壓或超聲能源,完成固態(tài)電路內(nèi)部接線的連接,即芯片與電路或引線框架之間的連接。

Flipchip:Flip chip又稱倒裝片,是在I/Opad上沉積錫鉛球,然后將芯片翻轉(zhuǎn)加熱利用熔融的錫鉛球與陶瓷基板相結(jié)合。

3477fee6-9304-11ee-939d-92fbcf53809c.png

CP:直接對晶圓進行測試,英文全稱Circuit Probing、Chip Probing,也稱為晶圓測試,測試對象是針對整片wafer中的每一個Die,目的是確保整片wafer中的每一個Die都能基本滿足器件的特征或者設(shè)計規(guī)格書,通常包括電壓、電流、時序和功能的驗證??梢杂脕?a target="_blank">檢測fab廠制造的工藝水平。

FT:FT測試,英文全稱FinalTest,是芯片出廠前的最后一道攔截。測試對象是針對封裝好的chip,CP測試之后會進行封裝,封裝之后進行FT測試??梢杂脕頇z測封裝廠的工藝水平。

Yield:良率,芯片的良率這個和工藝比較相關(guān),芯片有一定幾率失效,芯片越大,失效的幾率也越大。

解釋一下:為什么不直接做FT,而先做CP再做FT,這個是因為,CP針對晶圓,如果壞的Die就不用再去做封裝了,省下封裝的費用和基板的費用。

為什么不只做CP,而忽略FT,這個是因為CP測試完畢后,在封裝過程中還會引入芯片失效,所以還需要做FT來將失效的芯片去掉。

這個是一個權(quán)衡的過程,如果芯片良率足夠高,封裝成本不敏感,CP測試省掉,直接做FT也是可以的,因為CP測試本身也是需要成本。這個就是計算良率的問題。

目前來看,芯片行業(yè)整個供應(yīng)鏈都很緊張,所以能夠搶到產(chǎn)能,包括搶wafer,搶基板,這些對于芯片廠商來說,都是當(dāng)下的最重要的事情。

除了產(chǎn)能,其他都不是事!

3:IP

A:這次SOC芯片選的哪個vendor的IP?

B:S的。

A:S的據(jù)說不錯,據(jù)說挺貴的,license要多少錢

B:200萬刀。

A:正常價。

B:收不收loyalty。

A: 收,每個芯片額外0.5刀。

B:牛X

IP:這個對應(yīng)芯片來說,就是一個完整的功能模塊,

vendor:就是IP供應(yīng)商,IP vendor,

license:允許使用這個IP,IP的授權(quán)

Loyalty:在用戶使用這個IP后,需要按照每個芯片收錢。

SOC:片上系統(tǒng),就是把CPU,總線,外設(shè),等等放到一個芯片內(nèi)部實現(xiàn)。例如手機處理器就是一個復(fù)雜的SOC芯片。

3481d664-9304-11ee-939d-92fbcf53809c.png

IP這個是構(gòu)成芯片最核心的組成單元,例如USB,PCIE,CPU等等都是IP,整個芯片都是IP集成的,芯片能夠做的比較復(fù)雜,核心就是IP的復(fù)用。例如那些做成幾千萬門,幾億門的,都是IP復(fù)用才能可以的。

如果有公司說全自主,沒有用過別人的IP,這種公司要么最牛X,例如大家都知道I家,要么就是極其簡單,ASIC。如果是做SOC大芯片這個領(lǐng)域,沒有用過別家的IP,這個不太可信。例如模擬的高速serdes,PCIe,ddr,mipi等等,全部自己搞,產(chǎn)品周期就會很漫長。蘋果的芯片也是先用了別人的IP,公司達到萬億美金產(chǎn)值,搞那么多人來自己搞替換。

初創(chuàng)公司,不用外部IP,從0開始搞,這個不是思路,是絕路。

一般是核心IP自己搞(也沒有賣的),外圍成熟IP有成熟就賣成熟IP,減少上市的時間,盡快迭代占了市場,逐漸核心替換,才是正常公司的思維。

千萬不要被“全自研”給唬住了。

一般IP的license的費用和IP的loyalty的費用可以談,如果量很大的話,license的費用就會比較低,loyalty的費用單片不高,但是如果量很大,最后就很可觀,也有IP廠商不收license費用,最后只收loyalty的費用,這樣IP廠商和芯片廠商的利益就綁在一起了。

4:技術(shù)

A: 你們項目的RTL freeze了嗎?

B:freeze了,verification都差不多了。Power simlulation正在搞。

A:年底的shuttle應(yīng)該沒有問題吧

B:可能要delay,netlist還沒有freeze

A:啥原因?

B:SDC還有點問題,后端反饋,timing沒有clean;

A:那你們要抓緊了,需要去做merge,需要提前2周出gds。

B:是的,我們芯片分了10個模塊單獨harden,難度還是很大的。

A:牛X

RTL:register-transferlevel(RTL)是用于描述同步數(shù)字電路的硬件描述語言。

Netlist:網(wǎng)表,RTL需要通過綜合以后才能變成網(wǎng)表。

SDC:設(shè)計提供約束文件,綜合工具需要這個約束文件才能講RTL轉(zhuǎn)換成netlist。

SDC主要描述內(nèi)容包括:芯片工作頻率,芯片IO時序,設(shè)計規(guī)則,特殊路徑,不用check的路徑等等。

Freeze:指設(shè)計凍結(jié),不能再改動的了,例如RTL freeze ,就是代碼凍結(jié)了,netlist freeze 就是網(wǎng)表凍結(jié)了,不能再改了。

Verification:芯片功能驗證,目前主要指芯片驗證方法論(UVM),主要通過驗證兩者RTL和reference model是不是一致,簡稱A=B,可見本公眾號之前發(fā)過的文章《降低芯片流片失敗風(fēng)險的"七種武器"》,里面有關(guān)于驗證的描述。

Simulation仿真, 仿真通常是生成波形,一般來說,芯片的功能,verification ,芯片的功耗,可以simulation,比較直觀反應(yīng)真實的場景。

Hardren:指某個IP以硬模塊的形式來實現(xiàn)。

GDS:netlist經(jīng)過后端工具編程版圖,而版圖提交給流片廠家(foundry)的就是GDS II

Merge:就是講單獨hardren的模塊,拼接進去。

merge這個是IP廠商保護IP的一種手段,一般放在foundry的專門的merge room中,才能進行。這樣芯片廠商最終需要去foundry廠商那里拼接完成,得到最終的GDSII。

delay:延期,這個次是芯片工程師最不愿意的詞了,也是最經(jīng)常碰到的詞,一個環(huán)節(jié)不慎,就要delay,這個意味著問題出現(xiàn),成本增加,周期加長。

如果芯片太大,可以把其中一部分來hardren,頂層就是幾個harden模塊像拼拼圖一樣拼起來,大型多核CPU一般都是這樣做的,在版圖上很容易看出來。

3497b7ea-9304-11ee-939d-92fbcf53809c.png

從上圖來看,這些四四方方的位置,都是單獨harden后,在芯片頂層拼起來的。

單獨harden的好處是,可以多個芯片后端設(shè)計團隊并行設(shè)計,大家同時設(shè)計,設(shè)計完畢,拼接一下就行。

如果有問題的話,直接改某個模塊,而不用整個芯片都返工。當(dāng)然,改完某個模塊后,面積還要保持一致,否則就拼不進去了,改完了后,整個頂層也要重新跑一遍流程。

這個就是大芯片難度大的原因,也容易delay(延期);

大芯片的設(shè)計難度明顯比小芯片設(shè)計難度大,周期也長。

大芯片類似大電影,需要大咖,大制作,燈光,道具,劇本,人員,后期,等等;小芯片類似小視頻,都是芯片,其中的復(fù)雜程度,協(xié)同程度,需要人力,物力,財力都是完全不同的。

現(xiàn)在有個問題:大芯片賺錢,還是小芯片賺錢?

這個也不一定,你見過幾億拍的大片,沒幾個人看,虧得一塌糊涂,而一個人拍的小視頻也可以火遍全網(wǎng)。

但是,大芯片是能力,國之重器,非常重要。

4:后記

上面是比較常用的一些“黑話”。

當(dāng)然芯片工程師的“黑話”,遠不止于此。歡迎大家在評論區(qū)補充?。?!

就像斯皮爾伯格導(dǎo)演《貓鼠游戲》里的萊昂納多一樣,他偽裝成記者和一個資深飛行員套話,記住了這些黑話,就能偽裝成一個飛行員,從而成功的登上飛機。

而知道上面這些芯片工程師的“黑話”,還遠不能混為一個芯片工程師。

由于芯片分工太細,很多芯片工程師對于這些不同工序的黑話,也不能全部知道。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49636

    瀏覽量

    417163
  • 集成電路
    +關(guān)注

    關(guān)注

    5367

    文章

    11162

    瀏覽量

    358378
  • 芯片工程師
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    368

原文標題:芯片工程師的那些“黑話”

文章出處:【微信號:全棧芯片工程師,微信公眾號:全棧芯片工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    說說電子工程師最在意的那些事兒

    本文提取了12個電子工程師最關(guān)心的問題,是經(jīng)過同電子工程師的真誠交流,長時間的深刻思考電子工程師一直糾結(jié)于心中的難題,并做了淺顯的分析,希望電子工程師論壇的廣大
    發(fā)表于 10-29 12:44 ?8243次閱讀

    求推薦!電子工程師們愛逛的論壇和網(wǎng)站有那些?

    求推薦!電子工程師們愛逛的論壇和網(wǎng)站有那些
    發(fā)表于 06-19 09:47

    EDA工程師請進

    新手迷惑,請問Orcad,Allegro對電子工程師有多大的用處?為甚么?與其相似的還有那些個?
    發(fā)表于 04-23 00:51

    硬件工程師還是軟件工程師

    我從機械電子轉(zhuǎn)向電子工程師,轉(zhuǎn)硬件工程師有前途還是軟件工程師
    發(fā)表于 03-22 16:42

    硬件工程師要學(xué)習(xí)哪些知識

    比方來說,電阻有分壓,限流的作用,在充電器上某個電阻它起分壓呢還是限流呢,我搞不懂.......硬件工程師這門專業(yè)從哪方面學(xué)起,要學(xué)習(xí)哪些知識,掌握那些應(yīng)用等等......請大師們給點指導(dǎo),說詳細點.........
    發(fā)表于 09-02 01:45

    數(shù)字ASIC/SOC芯片后端設(shè)計工程師

    上海英資設(shè)計服務(wù)公司急招數(shù)字ASIC/SOC芯片后端設(shè)計工程師!4種職位包括:畢業(yè)生,初級工程師,中級工程師和高級工程師。簡歷投遞郵箱:qi
    發(fā)表于 06-05 10:58

    電子工程師最在意的那些

    在Cepark網(wǎng)站上看到了這篇文章,感覺說得有道理,就順手轉(zhuǎn)了過來。 中國缺少什么樣的電子工程師?中國缺少滿嘴胡須的電子工程師;中國缺少坐輪椅的電子工程師;中國缺少在一個行業(yè)專注幾十年的資深
    發(fā)表于 10-16 08:47

    EMC工程師需要具備哪些技能?

    EMC工程師需要具備那些技能?從企業(yè)產(chǎn)品進行需求設(shè)計,整改認證的過程來看,EMC工程師必須具備以下八大技能:
    發(fā)表于 05-30 06:28

    工程師離不開的那些電路設(shè)計工具

    工程師離不開的那些電路設(shè)計工具,感興趣的小伙伴們可以瞧一瞧。
    發(fā)表于 05-12 10:29 ?0次下載

    那些谷歌曾經(jīng)刁難工程師的問題及答案

    谷歌面試未來的工程師的題目一向是很難的。但下面這些不同于以往你看到的那些,因為它們還需要你具備一定的計算和邏輯基礎(chǔ)。
    的頭像 發(fā)表于 04-13 11:46 ?6954次閱讀

    如何入門硬件電路工程師

    本文主要針對那些剛開始或準備開始搞設(shè)計硬件電路的工程師,高級別的硬件工程師看這篇文章就沒必要了。
    的頭像 發(fā)表于 11-28 16:01 ?1.5w次閱讀
    如何入門硬件電路<b class='flag-5'>工程師</b>

    硬件那些事兒——什么是硬件工程師?

    一個優(yōu)秀的硬件工程師,不僅需要從外界交流獲取對自己設(shè)計的需求,然后匯總,分析成具體的硬件實現(xiàn)。
    的頭像 發(fā)表于 08-12 11:08 ?8596次閱讀

    為什么芯片工程師這么貴

    最近知乎上,關(guān)于芯片行業(yè)工資問題經(jīng)??梢詿崴?, 如何看待XX芯片公司180W招聘芯片工程師? 如何看待坐標成都的某芯片公司給應(yīng)屆畢業(yè)生開出5
    的頭像 發(fā)表于 11-19 09:20 ?5339次閱讀

    芯片工程師那些黑話”知多少

    1:計劃A:你們項目組芯片什么時間TO?B:年底。A:MPW?B:直接FULLMASK。A:有錢。B:芯片面積太大,占了6個SEAT,況且年底沒有合適時間點的shuttle。老大們就直接定了
    的頭像 發(fā)表于 01-24 14:21 ?2733次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>工程師</b>的<b class='flag-5'>那些</b>“<b class='flag-5'>黑話</b>”知多少

    BMS有哪些崗位?BMS策略工程師/軟件工程師/硬件工程師的區(qū)別?

    今天群里有學(xué)員提問BMS策略工程師具體做什么業(yè)務(wù)?借這個話題給大家分享一下BMS策略工程師、BMS軟件工程師、BMS硬件工程師之間的區(qū)別。首先是BMS策略
    的頭像 發(fā)表于 03-16 11:02 ?2311次閱讀
    BMS有哪些崗位?BMS策略<b class='flag-5'>工程師</b>/軟件<b class='flag-5'>工程師</b>/硬件<b class='flag-5'>工程師</b>的區(qū)別?