0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA硬件電路的調(diào)試必備原則和技巧

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-12-22 16:40 ? 次閱讀

在調(diào)試FPGA電路時(shí)要遵循必須的原則和技巧,才能降低調(diào)試時(shí)間,防止誤操作損壞電路。通常情況下,參考以下步驟執(zhí)行 FPGA硬件系統(tǒng)的調(diào)試。

1、在焊接硬件電路前,首先要測(cè)試電路板的各個(gè)電源之間,各電源與地是否短路;最好是每一塊板子都進(jìn)行測(cè)試,這樣板子焊好后如果出現(xiàn)電源和地短路的情況也可以首先排除是板子本身的問題。

2、在焊接硬件時(shí),首先先焊接電源部分,然后測(cè)試,排除電源短路等情況后,上電測(cè)量電壓是否正確;對(duì)于電源要求比較高的某些電路要測(cè)試電源芯片的輸出電壓是否處于正常工作要求的范圍之內(nèi)。

3、然后焊接FPGA及相關(guān)的下載電路。再次測(cè)量電源地之間有沒有短路現(xiàn)象,上電測(cè)試各電壓是否正確;將手排除靜電后觸摸FPGA有無發(fā)燙的現(xiàn)象。

a.如果出現(xiàn)短路,通常是去耦電容短路造成的,所以在焊接時(shí)通常先不焊去耦電容。FPGA的管腳粘連也可能造成短路,這時(shí)需要比較電路圖和焊接仔細(xì)查找有無管腳粘連。

b.如果出現(xiàn)電壓值錯(cuò)誤,通常是電源芯片的外圍調(diào)壓電阻焊錯(cuò),或者電源的承載力不夠造成的。若是后者,則需要選用負(fù)載能力更強(qiáng)的電源模塊替換。假如FPGA的I/O管腳與電源管腳粘連,也可能出現(xiàn)電壓值錯(cuò)誤的現(xiàn)象。

c.如果出現(xiàn)FPGA發(fā)燙,通常是出現(xiàn)總線沖突的現(xiàn)象。這種情況下需要自行檢驗(yàn)外圍總線是否可能出現(xiàn)競(jìng)爭(zhēng)疑問。特別是多片存儲(chǔ)器共用總線時(shí)刻。比如SRAM和FLASH芯片復(fù)用一套總線,如果片選信號(hào)同時(shí)有效就出現(xiàn)總線沖突。

4、以上完成后,將電路板上電運(yùn)行。將下載線接到JTAG口上,看是否能正確檢測(cè)到FPGA。

5、分別將測(cè)試程序?qū)懭氲絊RAM和PROM,確定FPGA的配置電路是否正確。

wKgZomWFTI6AUs79AABUdafP6GM103.jpg

精彩推薦 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、12月30號(hào)西安中心開課、歡迎試聽! 浮點(diǎn)LMS算法的FPGA實(shí)現(xiàn) 詳解從均值濾波到非局部均值濾波算法的原理及實(shí)現(xiàn)方式掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgZomWFTI6AAhkKAABiq3a-ogY357.jpgwKgZomWFTI6AFFdgAAACXWrmhKE077.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:FPGA硬件電路的調(diào)試必備原則和技巧

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598901

原文標(biāo)題:FPGA硬件電路的調(diào)試必備原則和技巧

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    組成放大電路的基本原則是什么?

    組成放大電路的基本原則主要包括以下幾個(gè)方面: 1. 穩(wěn)定性原則 定義 :穩(wěn)定性是指放大電路在工作過程中應(yīng)能夠保持其性能不受外界干擾或內(nèi)部變化的影響。 實(shí)現(xiàn)方式 :通過采取一些措施來保持
    的頭像 發(fā)表于 08-07 10:02 ?279次閱讀

    如何在服務(wù)器上調(diào)試本地FPGA板卡

    的編程和調(diào)試 現(xiàn)在 Vivado 已遠(yuǎn)程運(yùn)行,最后一步是對(duì) FPGA 板卡進(jìn)行編程和調(diào)試。Vivado 的硬件服務(wù)器應(yīng)用程序必須按照上述說明在本地PC上運(yùn)行。
    發(fā)表于 07-31 17:36

    FPGA與SRIO調(diào)試步驟

     FPGA(現(xiàn)場(chǎng)可編程門陣列)和DSP(數(shù)字信號(hào)處理器)之間通過SRIO接口進(jìn)行調(diào)試通常需要以下步驟。
    的頭像 發(fā)表于 04-19 11:48 ?1035次閱讀

    fpga硬件還是軟件

    FPGA(現(xiàn)場(chǎng)可編程門陣列)本質(zhì)上是一種硬件設(shè)備,但它在功能實(shí)現(xiàn)上結(jié)合了硬件和軟件的特性。
    的頭像 發(fā)表于 03-27 14:14 ?773次閱讀

    fpga仿真器是什么?它有哪些優(yōu)勢(shì)?

    FPGA仿真器是一種用于模擬FPGA(現(xiàn)場(chǎng)可編程門陣列)硬件行為的軟件工具。它通過模擬FPGA內(nèi)部的邏輯電路、時(shí)序和接口等,幫助工程師在
    的頭像 發(fā)表于 03-15 15:15 ?1118次閱讀

    fpga軟件是什么意思

    FPGA軟件通常指的是用于編程、配置和管理FPGA(現(xiàn)場(chǎng)可編程門陣列)芯片的工具和應(yīng)用程序的集合。FPGA是一種可編程的集成電路,它允許用戶通過編程來改變其
    的頭像 發(fā)表于 03-15 14:28 ?831次閱讀

    fpga硬件還是軟件

    FPGA(現(xiàn)場(chǎng)可編程門陣列)屬于硬件設(shè)備,而不是軟件。它是一種可編程的硬件設(shè)備,由大量的邏輯單元、存儲(chǔ)單元和互連資源組成,能夠?qū)崿F(xiàn)復(fù)雜的數(shù)字電路和系統(tǒng)設(shè)計(jì)。
    的頭像 發(fā)表于 03-14 17:08 ?1404次閱讀

    fpga是什么 fpga用什么編程語言

    FPGA(Field-Programmable Gate Array)是一種可編程邏輯技術(shù),它使用可重構(gòu)的硬件單元(如門陣列和查找表)來實(shí)現(xiàn)電路功能。相比傳統(tǒng)的專用集成電路(ASIC)
    的頭像 發(fā)表于 02-04 15:26 ?1366次閱讀

    淺析FPGA調(diào)試-內(nèi)嵌邏輯分析儀(SignalTap)原理及實(shí)例

    對(duì)于FPGA調(diào)試,主要以Intel FPGA為例,在win10 Quartus ii 17.0環(huán)境下進(jìn)行仿真和調(diào)試,開發(fā)板類型EP4CE15F17。
    的頭像 發(fā)表于 01-12 09:34 ?1937次閱讀
    淺析<b class='flag-5'>FPGA</b>的<b class='flag-5'>調(diào)試</b>-內(nèi)嵌邏輯分析儀(SignalTap)原理及實(shí)例

    如何用內(nèi)部邏輯分析儀調(diào)試FPGA?

    1 推動(dòng)FPGA調(diào)試技術(shù)改變的原因 進(jìn)行硬件設(shè)計(jì)的功能調(diào)試時(shí),FPGA的再編程能力是關(guān)鍵的優(yōu)點(diǎn)。CPLD和
    的頭像 發(fā)表于 12-20 13:35 ?423次閱讀
    如何用內(nèi)部邏輯分析儀<b class='flag-5'>調(diào)試</b><b class='flag-5'>FPGA</b>?

    硬件工程師必備的音頻功放電路大全

    硬件工程師必備的音頻功放電路大全
    的頭像 發(fā)表于 12-07 17:25 ?992次閱讀
    <b class='flag-5'>硬件</b>工程師<b class='flag-5'>必備</b>的音頻功放<b class='flag-5'>電路</b>大全

    #FPGA 調(diào)試技巧課(調(diào)試能力)

    fpga調(diào)試
    明德?lián)P助教小易老師
    發(fā)布于 :2023年11月02日 06:13:34

    如何學(xué)習(xí)FPGA?FPGA學(xué)習(xí)必備的基礎(chǔ)知識(shí)

    FPGA已成為現(xiàn)今的技術(shù)熱點(diǎn)之一,無論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。網(wǎng)絡(luò)上各種開發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉(zhuǎn)FPGA必須具備
    的頭像 發(fā)表于 10-27 17:43 ?684次閱讀

    電路布線的七大原則

    電路布線的七大原則? 電路布線是電子設(shè)計(jì)中非常重要的一環(huán),它直接影響著電路的性能和穩(wěn)定性。因此,在進(jìn)行電路布線的時(shí)候,需要遵循七大
    的頭像 發(fā)表于 10-27 10:26 ?1097次閱讀

    #FPGA #硬件工程師#硬件工程師適合轉(zhuǎn)FPGA分析

    fpga硬件
    明德?lián)P助教小易老師
    發(fā)布于 :2023年10月12日 06:37:26